



#### بسمه تعالى

### درس طراحی سیستمهای نهفته مبتنی بر FPGA

آزمایش ۳: طراحی سیستم نهفته مبتنی بر پردازندهی Nios II و اضافه کردن دستورات اختصاصی به این پردازنده

دانشکدگان فنی دانشگاه تهران دانشکده مهندسی برق و کامپیوتر دکتر بیژن علیزاده

دستياران آموزشي:

ali.ghaemi@ut.ac.ir mahsa.rasti80@ut.ac.ir علی قائمی مهسا راستی

پاییز ۱۴۰۲

## مدت آزمایش: سه جلسه

# اهداف آزمایش:

- ✓ آشنایی با طراحی سطح بالای فیلتر FIR در محیط MATLAB.
- ✓ آشنایی با طراحی سختافزاری سیستم نهفته مبتنی بر پردازندهی Nios II.
  - √ اضافه کردن دستورات اختصاصی در پردازنده Nios II.
  - ✓ بررسی مزایا و معایب استفاده از دستورات اختصاصی در یک پردازنده.

#### مقدمه

در آزمایش دوم با استفاده از سختافزاری که از قبل طراحی شده بود (DE2 Media Computer)، با پردازنده ی استفاده از سختافزاری که از قبل طراحی شده بود (این آزمایش ابتدا با طراحی سطح بالای فیلتر مورد استفاده در آزمایش اول آشنا می شویم. این فیلتر در محیط MATLAB طراحی و کد RTL آن استخراج می شود. سپس در محیط طراحی سختافزار Qsys، فیلتر طراحی شده را به عنوان دستور اختصاصی به پردازنده Nios II در محیط طراحی شده را به عنوان دستور اختصاصی به پردازنده DE2 Media Computer سیستم به صورت نرمافزاری با و بدون استفاده از دستور اختصاصی پیاده سازی، درستی سنجی و مقایسه می کنیم.

# شرح آزمایش

در بخش اول این آزمایش به طراحی سطح بالای یک فیلتر پایین گذر FIR (شمای کلی در شکل ۱ قابل مشاهده است) و استخراج کد RTL آن به کمک نرمافزار MATLAB و درستی سنجی کد RTL تولید شده می پردازیم. بخش دوم به اضافه کردن دستورات اختصاصی به پردازنده Nios II اختصاص دارد که ابتدا باید فیلتر مورد نظر را به صورت نرمافزاری و سپس به صورت سختافزاری با دستور اختصاصی پیاده سازی کنید . برای این منظور، مراحل زیر را به ترتیب انجام دهید.



شكل ١- فيلتر FIR.

# ۱- طراحی سطح بالای فیلتر FIR و سنتز آن به کد TR

اگرچه طراحی سطح بالای فیلترها در درس "طراحی در سطح سیستم" مفصل بحث می شود، در اینجا روند بطور مختصر و مفید توضیح داده شده است. در محیط MATLAB دستور filterDesigner را اجرا کنید. محیط گرافیکی ابزار طراحی و آنالیز فیلتر دیجیتال نمایش داده می شود. در این محیط با استفاده از مشخصات زیر یک فیلتر پایین گذر طراحی کنید. انتظار می رود یک فیلتر با درجه ۶۳ (یعنی با ۶۴ ضریب) طراحی شود (شکل ۲).

Design Method = FIR (Equiripple)

Filter Order = Minimum order

Density Factor = 20

Fs = 48000 Hz

Fpass = 6000 Hz

Fstop = 7500 Hz

Apass = 1 dB

Astop = 60 dB

دلیل انتخاب فرکانس نمونهبرداری ۴۸ کیلوهرتزی، عملکرد Codec صدای موجود در برد DE2 با این فرکانس است (در حالت پیش فرض). برای پیادهسازی سختافزاری فیلتر به صورت ممیز ثابت لازم است ابتدا ضرایب آن را کوانتیزه کنید. Filter arithmetic را کوانتیزه کنید. برای این کار روی آیکون کنید. کنید. و سیگنالهای داخلی فیلتر ظاهر میشود. ورودی را کنید. در سمت راست سه tab شامل ضرایب، ورودی/خروجی و سیگنالهای داخلی فیلتر ظاهر میشود. ورودی را روی ۲۳ بیت با ۲۳ بیت اعشار تنظیم کنید (برای این کار باید Filter precision را روی Specify all را روی الجه نمایید که با (برای این کار باید دینامیکی قابل نمایش در اثر ضرب و جمعهای متوالی در فیلتر است. توجه نمایید که با این کار دامنه دینامیکی قابل نمایش در اثر ضرب و جمعهای متوالی در فیلتر است. توجه نمایید که با این کار دامنه سیگنال خروجی صدا تقریباً نصف میشود. تفاوت حالت Saturate با حالت Wrap در زمان تنظیم مدود. وی Apply کلیک کنید تا ضرایب فیلتر کوانتیزه شود.



شكل ٢- محيط گرافيكي ابزار filterDesigner.

برای درستی سنجی عملکرد فیلتر در محیط Simulink ، با کلیک روی آیکون وارد پنل Realize Model برای درستی سنجی عملکرد فیلتر در محیط Realize Model ، با کلیک کنید. نوع پردازش ورودی را تغییر ندهید (به صورت Realize Model کلیک کنید. نوع پردازش ورودی را تغییر ندهید (به صورت real-time و پخش صدا فراهم شود. یک فایل Simulink باز می شود که شامل فیلتر باشد) تا امکان پردازش real-time و پخش صدا فراهم شود. یک فایل

طراحی شده است. بلوکهای موجود در شکل ۳ را به مدل اضافه کنید و پس از ذخیرهسازی آن، به صدای فیلتر شده و نشده گوش داده و از عملکرد صحیح فیلتر اطمینان حاصل کنید. مدل Simulink را به همراه گزارش آپلود کنید. توجه داشته باشید که مقدار FIR rate conversion باید مضربی از ۱۴۷ باشد (مثلا ۱۴۷۰).



شکل ۳- مدل Simulink.

در ادامه، به محیط filterDesigner برگردید. از منوی Targets گزینه ... Generate HDL... را انتخاب کنید. در پرگه Verilog می توانید معماری کاملاً موازی پنجره ظاهرشده زبان Verilog را انتخاب کنید. در برگه خرب کننده و جمع کننده) و یا حالتی مابین (شامل فقط یک ضرب کننده و جمع کننده) و یا حالتی مابین این دو را انتخاب کنید. همچنین معماری بدون استفاده از ضرب کننده نیز موجود است. به راهنمای MATLAB را جستجو کنید. راهنمای کار با این ابزار و مثالهای فراوانی موجود است. با تنظیمات موجود در این ابزار آشنا شوید.

حال فیلتر را در دو حالت کاملاً موازی و کاملاً سریال Generate کنید. بدین ترتیب توصیف سطح بالای فیلتر به کد ATL سنتز خواهد شد. این دو کد را به دقت بخوانید و در گزارش خود معماری آنها را رسم کرده و عملکرد این دو را توضیح داده و آنها را مقایسه کنید.

# ۱-۱- شبیهسازی کد تولید شده توسط MATLAB

در برگه Testbench در زیربرگه Stimuli تیک User defined response را فعال کنید (بقیه ورودیها را غیر فعال کنید).

ابتدا دستورهای زیر را اجرا کنید.

```
>> [inputs Fs] = audioread('input.wav');
>> inputs48k = resample(inputs,160,147);
```

آرایه inputs48k را به عنوان ورودی موردنظر وارد نمایید. فیلتر را در مد کاملاً سریال قرار دهید. در Tab مخصوص inputs48k در زیربرگه Configuration مقدار حاشیه خطا بر حسب بیت را صفر انتخاب کنید (انتظار داریم دقیقاً خروجی مطلوب تولید شود). فیلتر و testbench آن را Generate کنید (مد کاملاً سریال).

## ۱-۲- پیادهسازی

کدهای فیلتر را که در دو حالت کاملاً موازی و کاملاً سریال Generate کردید را به کمک Quartus برای برد کدهای فیلتر را که در دو حالت کاملاً موازی و کاملاً سریال FPGA را در دو حالت مقایسه کنید. توجه کنید که پینهای مشتر کی را در هر دو سنتز استفاده نمایید. نتایج خود را گزارش کنید.

## √ خواستهها

- فیلترهای کاملاً سریال، کاملاً موازی و سریال-موازی ساخته شده توسط MATLAB را ارسال کنید.
  - مدل Simulink در محیط MATLAB را به همراه گزارش آپلود کنید.
- تفاوت فیلترهای کاملاً سریال و کاملاً موازی را گزارش کنید و معماری آنها را رسم کرده و عملکرد این دو را توضیح دهید.
  - میزان استفاده از منابع FPGA را در دو حالت مقایسه کنید.

# ۲- اضافه کردن دستور اختصاصی به پردازندهی Nios II

در آزمایش دوم عملیات فیلتر کردن جهت اضافه کردن echo به صدا توسط پردازنده Nios انجام شد. فیلتر مورد استفاده در این آزمایش فقط دو ضریب داشت و در نتیجه این علمیات، محاسبات کمی می طلبید، به طور یکه پردازنده قادر بود اضافه کردن echo را به صورت بی درنگ انجام دهد. در این بخش از آزمایش قصد داریم فیلتر

\_

<sup>&</sup>lt;sup>1</sup> Real-time

حذف نویز مورد استفاده در آزمایش اول را در دو حالت توسط پردازنده ی Nios اعمال کنیم: ۱) به صورت کاملا نرمافزاری و ۲) با اضافه کردن دستور اختصاصی و سختافزار مربوط به آن به پردازنده ی Nios. در حین کار با نرمافزار ممکن است نیاز باشد که داده را cast کنید. به این معنی که بدون تغییر در بیتهای ذخیره شده مربوط به داده، نحوه تعامل با داده متفاوت شود. به طور مثال داده ای val را به صورت rampa نخیره کردهاید و حال نیاز به تقسیم این داده به عدد اعشاری دارید که می تواند خروجی اعشاری بدهد. در این صورت این متغیر به صورت به تقسیم این داده به عدد اعشاری تبدیل شده و تقسیم هم به صورت اعشاری انجام خواهد شد. با توجه به اینکه دادههای دخیره شده توسط میکروفون، دادههای ۸ بیتی هستند، ممکن است نتیجه انجام عملیات ضرب و یا جمع بر روی این دادهها بیشتر از ۸ بیت نیاز داشته باشد. به همین دلیل رجیستر ذخیره سازی نتیجه باید بزرگ تر باشد. برای اینکه نتیجه حاصل از عملیات قبل از ذخیره در رجیستر نتیجه، به درستی و با طول مناسب محاسبه شده باشد، باید آن را به داده با طول بیشتر تعدا کنید.

برای پیادهسازی دستور اختصاصی گامهای زیر را انجام دهید:

## گام ۱

در محیط Quartus، از منوی Tools گزینهی Sopcinfo گزینهی PE2 Media Computer و محیط Sopcinfo را انتخاب کنید. پروژه ی جدیدی را بر مبنای فایل sopcinfo. مربوط به سیستم HAL² ارائه می دهد، ایجاد کنید. کد نرمافزاری سیستم را برای SBT جهت تولید اتوماتیک در ایورها و سیستم  $HAL^2$  ارائه می دهد، ایجاد کنید. کد نرمافزاری آزمایش ۲ را به گونه ای تغییر دهید که با فشردن دکمه سوم، به جای echo، عملیات حذف نویز انجام شود.

لازم به ذکر است به دلیل عملیات جمع متوالی برای محاسبات میانی، لازم است از متغیر ۶۴ بیتی (به جای ۳۲ بیتی) استفاده شود (توصیه می شود که کد افزوده شده را به صورت یک تابع نوشته و به برنامه اضافه کنید). سیستم DE2 Media Computer پروگرام کرده و با اجرای نرمافزار، مشاهدات خود را از نظر سرعت اجرا و کیفیت خروجی گزارش کنید. زمان انجام محاسبات را اندازه گیری و گزارش نمایید. توجه نمایید که نمونههای ۲۴ بیتی صدا در بیتهای MSB از آرایههای ۳۲ بیتی آلیان برای جمع اندازه نمونهها لازم است از متغیر با عرض بیت بالاتر (۶۴ بیتی در نرمافزار) استفاده کنید. زمان اجرای الگوریتم محاسبهی دامنهی متوسط را برای مقایسههای بعدی اندازه بگیرید و در گزارش ذکر کنید. توجه کنید که این کار حتما و حتما با استفاده از کتابخانههای مرتبط با زمان انجام شود. کارهایی مانند کرنومتر و ساعت گرفتن قابل

\_

<sup>&</sup>lt;sup>2</sup> Hardware Abstraction Layer

قبول نبوده و نمرهای به آنها تعلق نمیگیرد. همچنین حتما باید روند طی شده برای به دست آوردن زمان به طور کامل گزارش شود (می توانید از توابعی که در درس به آن اشاره شد، استفاده کنید). برای اندازه گیری زمان می توانید از تایمر timestamp استفاده کنید که نحوه استفاده از آن در ادامه آمده است.

برای استفاده از timestamp timer باید در تنظیمات پروژه bsp خود در نرمافزار eclipse مطابق شکل ۴ تا شکل ۶۶ واحد timestamp timer را از timer clock system گرفته و آن را به timestamp timer اختصاص دهید. سپس با انتخاب گزینه generate تنظیمات جدید را تولید کنید.

| Properties for test_bsp                                                                                                                             |                                                                                                                                                                                                                                           |
|-----------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| type filter text  Resource Builders C/C++ Build C/C++ General Nios II BSP Properties Project References Run/Debug Settings Task Repository WikiText | Nios II BSP Properties  SopcInfo: C:\altera\13.0sp1\University_Program\NiosII_Computer_Systems'  Flags Defined symbols: none Undefined symbols: none Assembler flags: -Wa,-gdwarf2 Warning flags: -Wall User flags: none  Debug level: On |
| ?                                                                                                                                                   | OK Cancel                                                                                                                                                                                                                                 |

شکل ۴- تنظیمات یروژه bsp.



شكل ۵- تنظيمات پروژه bsp.



شکل ۶- تنظیمات پروژه bsp.

سپس در کد خود کتابخانه "sys/alt\_timestamp.h" را include کرده و از توابع زیر استفاده کنید:

alt\_timestamp\_freq()

alt\_timestamp\_start()

alt\_timestamp()

**راهنمایی:** می توانید برای دریافت ضرایب در filterDesigner از منوی File گزینه Export نوع Export نوع File و المناسخ به filterDesigner و المناسخ به المناسخ

### گام ۲

روند اصلی طراحی سختافزاری سیستم در نرمافزار Qsys انجام می شود. در محیط Quartus از منوی Qsys ابزار Qsys را انتخاب کنید. در سمت چپ پنجره Qsys و بنجره کتابخانه ای از اجزای قابل استفاده در سیستم نشان System مشده و در سمت راست در هر Tab، مشخصات مختلف سیستم قابل تنظیم است. Tab اصلی، بخش Contents می باشد که اجزای تشکیل دهنده ی سیستم و اتصالات بین آنها را نشان می دهد (شکل ۷). توجه کنید که و Qsys رفتار نرمافزاری سیستم (از جمله مکان قرار گیری دستورات در حافظه) را مشخص نمی کند.



شكل ٧- تنظيمات Qsys.

فایل Qsys. سیستم DE2 Media Computer را در یک فولدر کپی کرده و آن را با Qsys باز کنید (حتما از این فایل کپی بگیرید). دستور اختصاصی درنهایت به این سیستم اضافه خواهد شد. فیلتر سریال تولید شده توسط فایل کپی بگیرید). دستور Multicycle با نرمافزار MATLAB را با کمترین تغییر (تغییرات در گزارش ذکر شوند) به صورت یک دستور Multicycle با تعداد سیکل متغیر برای پردازنده Nios II تعریف کنید. نیازمندیهای تعریف یک دستور Multicycle چیست؟

برای پاسخ به این سوال و انجام این بخش لازم است اسلایدهای درس را مطالعه نمایید و برای اطلاعات بیشتر به مرجع [۱] را نیز مطالعه کنید . همچنین برای راهنمایی قدم به قدم ساخت انواع Component در Qsys، می توانید به مرجع [۲] مراجعه نمایید. علاوه بر این نیازمندیها، لازم است داده ورودی این فیلتر را به ۳۲ بیت تغییر دهید؛ اما به صورت داخلی از ۲۴ بیت MSB آن در محاسبات استفاده نمایید. روند کار را در Qsys انجام دهید (نه SOPC Builder). توجه کنید که در مرحله آخر حتما تعداد عملوندها مقدار ۱ و تعداد سیکل مورد نیاز برای اجرای صحیح سختافزار به درستی تنظیم شوند.

#### گام ۳

پس از تولید کد سختافزار کلی توسط Quartus، پروژه Quartus مربوط به DE2 Media Computer را باز کرده و دوباره سنتز نمایید. سیستم جدید را روی FPGA پروگرام کنید. به کمک Nios II SBT نرمافزار گام ۱ را به گونهای تغییر دهید که دقیقاً همان کار را این بار با دستور اختصاصی انجام دهد (لازم است بر اساس فایل Spiral و میزان استفاده از منابع FPGA) و دوباره بسازید). با اجرای این کد، نتایج را (زمان اجرا و میزان استفاده از منابع BSP) با گام ۱ مقایسه کنید.

راهنمایی: یک Custom instruction macro برای فیلتر فوق ساخته شده که باید از آن استفاده کنید.

توجه نمایید که پس از پروگرام کردن FPGA با فایل sof. تولید شده احتمالاً به دلیل آنکه لایسنس NiosII/f را نداشته اید، پنجرهای ظاهر خواهد شد که بیانگر موقتی بودن عملکرد کد است. برای آنکه پردازنده درست کار کند، دکمه Cancel در این پنجره را انتخاب نکنید.

## نكات مهم

۱) بخش مهمی از این آزمایش بدون استفاده از سختافزار DE2 قابل انجام است. مطالعه مرجع [۱] جهت انجام آزمایش ضروری است.

۲) در این آزمایش کلیات، مقدار پارامترهای مختلف، مقایسه نتایج، تغییرات انجام شده و سایر نکات مهم را
 حتماً در گزارش خود قید نمایید.

۳) آپلود کدها به همراه فایل گزارش ضروری است. لازم است کدهای بخشهای مختلف را در پوشه های جداگانه آپلود کنید (همه را در داخل یک فایل zip. قرار دهید).

۴) استایل کدنویسی و کامنت گذاری صحیح امتیاز مثبت دارد.

۵) پیروی از قالب خاصی در گزارش مد نظر نیست، اما ترجیحاً میتوانید از قالب ارائه شده برای تکالیف کامپیوتری استفاده نمایید.

## مراجع

[1] Intel (Altera), "Nios II Custom Instruction User Guide," 2017. Available:

 $\frac{https://www.intel.com/content/dam/www/programmable/us/en/pdfs/literature/ug/ug\_nios2\_custo}{m\_instruction.pdf}$ 

[2] Intel (Altera), "Making Qsys Components," 2017.

Available:

ftp://ftp.intel.com/pub/fpgaup/pub/Intel\_Material/17.0/Tutorials/making\_qsys\_components.pdf

موفق و سلامت باشید.