# *به نام خدا* پروژهی درس معماری کامپیوتر

#### كلىات

در این پروژه شما یک پردازندهی مبتنی بر معماری MIPS را پیاده سازی خواهید کرد .این پروژه شامل چهار فاز است که در هر فاز قابلیتهایی به پردازندهی پیاده سازی شده در فاز قبل اضافه میشود.

برای پیادهسازی از زبان Verilog یا SystemVerilog استفاده کنید.

## کارگاهی برای آشنایی مقدماتی با Verilog و توضیحات تکمیلی پروژه تشکیل خواهد شد.

در هر فاز پروژهی شما بر روی تعدادی تست از پیش طراحی شده اجرا خواهد شد تا از درستی عملکرد آن اطمینان حاصل شود. هر تست یک کد اسمبلی MIPS است که پس از ترجمه به زبان ماشین در حافظهی پردازنده قرار می گیرد و در پایان اجرا مقادیر موجود در رجیسترها با مقادیر مورد انتظار مقایسه می شوند و در صورت یکسان بودن تست موفقیت آمیز در نظر گرفته می شود.

هنگام پیادهسازی نیز می توانید مرحله به مرحله این تستها را اجرا کنید تا از درستی بخشهای پیادهسازی شده اطمینان پیدا کنید. همچنین در صورت نیاز می توانید خودتان تستهایی را به این مجموعه اضافه کنید.

برای اجرای تستها دستور make verify را در root پروژه اجرا کنید. با اجرای این دستور پروژهی شما با استفاده از make verify شبیهسازی شده و همهی تستها روی آن اجرا خواهد شد. توجه کنید که از docker برای اجرای احرای اصدفاده شده است. بنابراین ابتدا باید docker روی سیستم شما نصب باشد. برای نصب docker به این لینک مراجعه کنید. توجه کنید که docker ایران را تحریم کرده است. یک راه مناسب برای دور زدن این تحریم استفاده از docker.ir است. پس از نصب docker صرفا کافی است دستور make verify-all را اجرا کنید.

می توانید این پروژه را در قالب گروههای حداکثر چهار نفره انجام دهید.

پس از نهایی شدن گروه خود را در Github Classroom ثبت کنید. شما باید در طول انجام پروژه به صورت مداوم کارهای خود را درون مخزن خود push کنید و در پایان هر فاز با یک تگ نسخه ی نهایی آن فاز را مشخص کنید. هنگام تحویل این تگها بررسی خواهند شد. جهت دسترسی به Github Classroom از این لینک استفاده کنید.

برای هر فاز گزارشی شامل معماری سطح بالای آن فاز به همراه توضیح مختصر آن تهیه کنید.

در پایان پروژه جلسهای برای تحویل آن فاز تشکیل خواهد شد.

موعد تحویل فازها با در نظر گرفتن امتحانات و سایر شرایط تعیین شده و به هیچ عنوان تمدید نخواهد شد. توجه داشته باشید که موعد تحویل فاز سوم بلافاصله پس از پایان امتحانات است. توصیه میشود قبل از شروع امتحانات بخشهای زیادی از آن را انجام دهید. همچنین مجموعا ۵ روز تاخیر بدون کسر نمره برای کل پروژه در نظر گرفته شده که میتوانید به دلخواه روی فازهای مختلف استفاده کنید.

زیرساخت و موارد لازم برای انجام فازهای پروژه قبل از شروع هر فاز از طریق CW و همچنین Git Repo قابل دسترسی خواهد بود. جهت دسترسی به Git Repo از این لینک استفاده کنید.

ماژول حافظهی RAM و Register File به صورت آماده در اختیار شما قرار داده شده است. حتما از همین ماژولها استفاده کنید. برای پرسیدن سوالات خود از CW استفاده کنید.

در صورت هر گونه شباهت غیرمتعارف میان پروژههای دو تیم، نمرهی پروژهی هر دو تیم صفر لحاظ خواهد شد.

| فازها      | فاز اول  | فاز دوم   | فاز سوم  | فاز چهارم |
|------------|----------|-----------|----------|-----------|
| موعد تحويل | 14.1/4/7 | 14.1/4/18 | 14.1/4/9 | 14.1/4/71 |

## فاز اول پروژه:

در این فاز پردازنده ای در Modelsim و یا Quartus و یا هر محیط دیگری که با آن آشنایی دارید شبیه سازی کنید که فرمت J، R و ا را در معماری MIPS با دستوراتی که در ادامه ذکر شده است را ساپورت کند.

## ۱- فرمت R:

| Opcode | "rs    | <sup>'</sup> rt | 'rd    | Sh.Amount | Func   |
|--------|--------|-----------------|--------|-----------|--------|
| 6 bits | 5 bits | 5 bits          | 5 bits | 5 bits    | 6 bits |

در این نوع فرمت دستورات شامل سه رجیستر است که دو رجیستر مبدا هستند و یک رجیستر مقصد است.

فيلد Func براى انجام دستورات محاسباتي استفاده مي شود.

برای مثال در دستور زیر مقدار ۳۲ Func است و به عمل جمع اشاره دارد و دو رجیستر مبدا r1 و r2 با هم جمع می شود و پاسخ در رجیستر مقصد r3 ریخته می شود:

| Opcode | rs    | rt    | rd    | Sh.Amount | Func   |
|--------|-------|-------|-------|-----------|--------|
| 000000 | 00001 | 00010 | 00011 | 00000     | 100000 |

دستورات شیفت به چپ و راست از فیلد Sh.Amount استفاده می کند تا مقدار شیفت را مشخص کنند.

### ليست دستورات:

| #  | <b>Instruction Name</b>                       | Meaning                                                        | Func   |
|----|-----------------------------------------------|----------------------------------------------------------------|--------|
| 1  | XOR                                           | $rd \leftarrow rs \wedge rt$                                   | 100110 |
| 2  | SLL(Shift left logical)                       | $rd \leftarrow rt << Sh.AMOUNT$                                | 000000 |
| 3  | SLLV(shift left logical variable              | $rd \leftarrow rt << rs$                                       | 000100 |
| 4  | SRL (Shift right logical)Unsigned right shift | $rd \leftarrow rt >> Sh.AMOUNT$                                | 000010 |
| 5  | SUB                                           | $rd \leftarrow rs - rt$                                        | 100010 |
| 6  | SRLV(shift right logical variable)            | $rd \leftarrow rt \gg rs$                                      | 000110 |
| 7  | SLT                                           | rd ←rs <rt comparison<="" signed="" th=""><th>101010</th></rt> | 101010 |
| 8  | Syscall                                       | Finish cpu opration                                            | 001100 |
| 9  | SUBU(Subtract unsigned)                       | $rd \leftarrow rs - rt$                                        | 100011 |
| 10 | OR                                            | $rd \leftarrow rs   rt$                                        | 100101 |
| 11 | NOR                                           | $rd \leftarrow rs \sim  rt$                                    | 100111 |
| 12 | ADDu(Add unsigned)                            | $rd \leftarrow rt + rs$                                        | 100001 |
| 13 | MULT                                          | $rd \leftarrow rs \times rt$                                   | 011000 |
| 14 | DIV                                           | $rd \leftarrow rs \div rt$                                     | 011010 |
| 15 | AND                                           | $rd \leftarrow rs \& rt$                                       | 100100 |
| 16 | ADD                                           | $rd \leftarrow rs + rt$                                        | 100000 |

<sup>&</sup>lt;sup>1</sup> Destination Register

<sup>&</sup>lt;sup>2</sup> Source Register

<sup>&</sup>lt;sup>3</sup> Source Register

| 17 | JR(Jump Reg)            | PC← rs                          | 001000 |
|----|-------------------------|---------------------------------|--------|
| 18 | SRA(signed right shift) | $rd \leftarrow rt >> Sh.AMOUNT$ | 000011 |

توجه: تمام دستورات بالا Opcode برابر صفر (000000) دارند و فيلد Func مسئوليت ايجاد تمايز بين دستورات را دارد..

## ۲- فرمت ا:

| Opcode | rs     | rt     | <sup>f</sup> lmm |
|--------|--------|--------|------------------|
| 6 bits | 5 bits | 5 bits | 16 bts           |

## ليست دستورات:

| #  | Instruction Name             | Meaning                                                                                                                      | Opcode |
|----|------------------------------|------------------------------------------------------------------------------------------------------------------------------|--------|
| 1  | ADDi                         | $rt \leftarrow rs + SIGN EXTEND (Imm)$                                                                                       | 001000 |
| 2  | ADDiu(unsigned)              | rt ←rs + SIGN EXTEND (Imm)                                                                                                   | 001001 |
| 3  | ANDi                         | rt← rs & SIGN EXTEND (Imm)                                                                                                   | 001100 |
| 4  | XORi                         | rt←rs ~ SIGN EXTEND (Imm)                                                                                                    | 001110 |
| 5  | ORi                          | rt←rs  SIGN EXTEND (Imm)                                                                                                     | 001101 |
| 6  | BEQ                          | $rs == rt: PC \leftarrow PC + SIGN EXTEND(Imm \mid "00")$                                                                    | 000100 |
| 7  | BNE                          | rs!= rt: PC $\leftarrow$ PC + SIGN EXTEND (Imm   "00")                                                                       | 000101 |
| 8  | BLEZ                         | rs $<= 0$ : PC $\leftarrow$ PC + SIGN EXTEND (Imm   "00")                                                                    | 000110 |
| 9  | BGTZ                         | rs > 0: PC $\leftarrow$ PC + SIGN EXTEND (Imm  "00")                                                                         | 000111 |
| 10 | BGEZ                         | rs $\geq$ = 0: PC $\leftarrow$ PC + SIGN EXTEND (Imm  "00")                                                                  | 000001 |
| 11 | LW                           | $rt \leftarrow \text{MEM [\$rs+ SIGN EXTEND (Imm)]}$                                                                         | 100011 |
| 12 | SW                           | MEM [ $rs+ SIGN EXTEND (Imm)$ ] $\leftarrow rt$                                                                              | 101011 |
| 13 | LB                           | $rt[7:0] \leftarrow MEM [\$rs + SIGN EXTEND (Imm)]$                                                                          | 100000 |
| 14 | SB                           | MEM [\$rs+ SIGN EXTEND (Imm)] $\leftarrow$ rt [7:0]                                                                          | 101000 |
| 15 | SLTi                         | Set to 1 if Less, rs< SIGN EXTEND (Imm), rt=1                                                                                | 001010 |
| 16 | Lui(load upper<br>immediate) | The immediate value is shifted left 16 bits and store in register. The lower 16 bits are zeroes rt← {SIGN EXTEND (Imm),0*16} | 001111 |

3

<sup>&</sup>lt;sup>4</sup> Immediate

توجه: فيلد Opcode مسئوليت تمايز بين دستورات بالا را دارد و مخالف صفر است.

### **"- فرمت دستور ل**:

| Opcode | address |
|--------|---------|
| 6 bits | 26 bits |

#### ليست دستورات:

| # | Instruction Name | Meaning                                                      | opcode | Comments                                                              |
|---|------------------|--------------------------------------------------------------|--------|-----------------------------------------------------------------------|
| ١ | j                | $PC \leftarrow \{(PC), address, 00\}$                        | 000010 | Jump to target address                                                |
| 2 | <sup>Δ</sup> JAL | R[31] ←PC then go to procedure address PC←{(PC), address,00} | 000011 | Use when making procedure call. This saves the return address in \$31 |

<sup>💠</sup> جهت بررسی بیشتر دستورات می توانید به لینک زیر مراجعه کنید:

https://inst.eecs.berkelev.edu/~cs61c/resources/MIPS help.html

#### توضيحات:

- ۱) طول کلمه در این معماری 32 بیت است .
  - ۲) تعداد ثباتهای عمومی 32 است .
- ۳) (توجه شود این فاز به صورت Single cycle است)
- ۴) توجه کنید پردازنده را به گونه ای طراحی کنید که برای فازهای آتی قابل تعمیم باشد. برای مثال بتوان به آن خط لوله <sup>۴</sup>ضافه کرد.

### فاز دوم پروژه:

حافظهی اصلی داده شده در فاز قبل در یک کلاک پاسخ را حاضر می کرد. در حالی که در عمل چنین نیست و دسترسی به حافظهی اصلی با تاخیر زیادی همراه است. حافظهای که در این فاز در اختیار شما قرار گرفته این تاخیر را شبیه سازی می کند و شما باید از آن به جای حافظهی فاز قبل استفاده کنید. این حافظه برای حاضر کردن جواب به چند کلاک زمان نیاز دارد. ابتدا پردازنده ی خود را به گونه ای تغییر دهید که بتواند در دستورات مربوط به حافظه چند کلاک متوقف شود تا عملیات به درستی انجام شود. سپس با پیاده سازی و اضافه کردن یک حافظه ی نهان سطح ۱، توقفهای به وجود آمده به هنگام دسترسی به حافظه را به حداقل برسانید.

این حافظه باید از نوع write back باشد اما در مورد ظرفیت و اندازه ی بلوک حافظه آزاد هستید و مدل mapping حافظه را هم میتوانید set-associative یا Direct mapped

<sup>&</sup>lt;sup>5</sup> JAL instruction Jumps to the calculated address and stores the return address in \$31

<sup>&</sup>lt;sup>6</sup> Pipeline

توجه داشته باشید که حافظهی پیاده سازی شده باید در کلاک پیشبینی شده برای پردازنده کار کند. لذا با توجه به این که ابعاد حافظه و اندازهی set ها روی تاخیر آن تاثیر مستقیم دارند، آنها را با دقت انتخاب کنید. میتوانید حافظهی خود را به صورت پارامتری طراحی کنید و با سنتز کردن با مقادیر مختلف مقدار مناسب را بیابید.

### فاز سوم پروژه:

در این فاز دستورالعملها به صورت خط لوله <sup>۷</sup> اجرا شوند. تعداد طبقه های خط لوله حداقل باید ۳ باشد. توجه کنید در نظر گرفتن تعداد بیشتر طبقه کاملا اختیاری است. همچنین توجه کنید هر چه تعداد طبقهها بیشتر شود عملکرد پردازنده بیشتر نخواهد شد. بنابراین هر تعداد طبقه که در نظر می گیرید باید دلیلی برای آن داشته باشید.

## فاز چهارم پروژه:

در این مرحله، میبایست از بین پروژههای الف تا د یکی را به دلخواه انتخاب کرده و کمک پردازنده ی متناظر با آن را طراحی کنید. سپس، باید پردازنده ی کمکی خود را به پردازنده ی اصلی که در فازهای قبل طراحی کردهاید، متصل کنید تا پردازنده ی اصلی بتواند از این واحد برای اجرای دستورالعملهای کمکی استفاده کند. جزئیات طراحی کمک پردازنده، نحوه ی اتصال پردازندهها و طراحی ساختار دستورالعملها برای کمک پردازنده بر عهده دانشجویان است. توجه داشته باشید که ساختار دستورالعملهای کمک پردازنده باید مطابق با فرمت ساختار دستورالعملهای پردازنده ی اصلی باشد. همچنین، برای مدیریت ارتباط بین پردازنده ی اصلی و پردازنده ی کمکی میتوانید به تعداد مورد نیاز، دستور به مجموعه دستورالعملهای پردازنده ی اصلی اضافه کنید.

درنهایت، باید مشخص گردد که هر یک از عملیات خواسته شده در چند سیکل انجام می شود.

الف) کمک پردازنده برای محاسبات برداری: این کمک پردازنده باید قادر به انجام دستورالعملهای جمع، تفریق، ضرب نقطهای، ضرب عدد در بردار، تقسیم بردار بر عدد، نرمال کردن و محاسبه ی اندازه روی بردارها به صورت predicate باشد. (یعنی عملیات برداری روی زیرمجموعهای از عناصر بردار که توسط ماسک <sup>۸</sup>مشخص می شود انجام شود).

همچنین، می توانید در صورت نیاز دستورالعملهای دسترسی به حافظه، کنترلی و پرشی برای کمک پردازنده در نظر بگیرید. کمک پردازنده باید بتواند یک برداز را از حافظه خوانده و آن را در حافظه ذخیره نماید. پس از اتمام مراحل طراحی، کمک پردازنده ی خود را توسط برنامهای که تمام دستورالعملهای نام برده در آن وجود داشته باشد، بیازمایید. پس از اطمینان از صحت اجرای تمامی دستورالعمل ها، برنامهای بنویسید که در آن دو ماتریس n×n را از ورودی گرفته و با استفاده از تابع predicate عناصر صفر آنها را تبدیل به یک کرده و سپس دو ماتریس را در هم ضرب کند.

ب) کمک پردازنده برای اعداد مختلط: این کمک پردازنده باید قادر به انجام دستورات جمع، تفریق، ضرب، تقسیم، مقایسه، معکوس، مزدوج و تبدیل نمایش قطبی به نمایی و یا بالعکس روی اعداد مختلط باشد. همچنین، میتوانید در صورت نیاز دستورالعملهای دسترسی به حافظه، کنترلی و پرشی برای کمک پردازنده در نظر بگیرید.

کمک پردازنده باید بتواند یک عدد مختلط را به هر یک از دو فرمت قطبی و یا نمایی از حافظه خوانده و آن را در حافظه ذخیره نماید. پس از اتمام مراحل طراحی، کمک پردازنده ی خود را توسط برنامهای که تمام دستورالعملهای نام برده در آن وجود داشته باشد، بیازمایید. پس از

<sup>&</sup>lt;sup>7</sup> Pipeline

<sup>8</sup> Mask

اطمینان از صحت اجرای تمامی دستورالعملها، برنامهای بنویسید که در آن دو عدد مختلط به فرمت قطبی را از ورودی گرفته و مزدوج حاصل تقسیم را به فرمت نمایی ذخیره کند.

ج) کمک پردازنده برای اعداد ممیز شناور: این کمک پردازنده باید قادر به انجام دستورات جمع، تفریق، ضرب، تقسیم، مقایسه، معکوس و گرد کردن (به نزدیکترین عدد صحیح ) روی اعداد ممیز شناور با دقت ساده <sup>4</sup>براساس استاندارد IEEE-754 باشد.

همچنین، می توانید در صورت نیاز دستورالعملهای دسترسی به حافظه، کنترلی و پرشی برای کمک پردازنده در نظر بگیرید. همانند موارد استثناء در نظر گرفته شده در استاندارد IEEE<sup>10</sup> ، برای هر یک از موارد زیر باید در خروجی سیگنالی وجود داشته باشد که آن ها را گزارش کند. این موارد عبارتند از:

- :Division by zero •
- : QNaN (quiet not a number)
- :SNaN (signaling not a number)
  - :Inexact
  - :Underflow
    - :Overflow •

پردازنده باید بتواند یک عدد ممیز شناور را از حافظه خوانده و آن را در حافظه ذخیره نماید. پس از اتمام مراحل طراحی، کمک پردازندهی خود را توسط برنامهای که تمام دستورالعملهای نام برده در آن وجود داشته باشد، بیازمایید. پس از اطمینان از صحت اجرای تمامی دستورالعملها، برنامهای بنویسید که در آن دو عدد ممیز شناور را از ورودی گرفته، عدد بزرگتر را بر عدد کوچکتر تقسیم کرده و نتیجهی گرد شده را ذخیره کند .

د) کمک پردازنده برای چند جملهایها: این کمک پردازنده باید قادر به انجام دستورات جمع، تفریق، ضرب، تقسیم، مشتق و محاسبهی مقدار در یک نقطه روی چند جملهایها باشد. همچنین، میتوانید در صورت نیاز دستورالعملهای دسترسی به حافظه، کنترلی و پرشی برای کمک پردازنده در نظر بگیرید. پردازنده باید بتواند یک چند جملهای را از حافظه خوانده و آن را در حافظه ذخیره نماید. پس از اتمام مراحل طراحی، کمک پردازنده ی خود را توسط برنامهای که تمام دستورالعملهای نام برده در آن وجود داشته باشد، بیازمایید. پس از اتمام مراحل طراحی، برنامهای بنویسید که در آن یک چند جملهای از ورودی گرفته و ریشهی آن را با استفاده از روش نیوتن رافسون محاسبه و ذخیره کند.

-

<sup>&</sup>lt;sup>9</sup> Single precision

 $<sup>^{10}</sup>$  IEEE Standard for Floating-Point Arithmetic," in IEEE Std 754-2008 , vol., no., pp.1-70, 29 Aug. 2008, doi:  $10.1109/\mathrm{IEEESTD}.2008.4610935$