### 题目描述

本题中,你需要实现一个简单的数字逻辑电路模拟器。如果你已经有了此方面的基础,可以直接跳过本节。在阅读时,也可以参照前两个样例的图示和解释,这有助于你更好地理解数字逻辑电路的工作原理。

数字逻辑电路是用来传输数字信号(也就是二进制信号)的电路。一般来说,数字逻辑电路可以分为两大类,即组合逻辑(combinational logic)电路和时序逻辑(sequential logic)电路。在本题中,我们仅关注组合逻辑电路。这种电路仅由逻辑门(logical gate)构成。一个逻辑门可以理解为一个多输入单输出的函数,输入端连接至少一个信号,而后经过一定的逻辑运算输出一个信号。常见的逻辑门包括与(AND)、或(OR)、非(NOT)、异或(XOR)等,均与编程语言中的按位运算是对应的。

将一系列的逻辑门连接起来,就能构成具有特定功能的电路。它的功能可能很简单(如一位二进制加法只需要一个异或门),也可能极其复杂(如除法)。无论复杂程度,这类电路的特点是:它不维持任何的状态,**任何时刻输出只与输入有关**,随输入变化。真实世界中的逻辑器件由于物理规律的限制,存在信号传播延时。为了简单起见,本题中我们模拟的组合逻辑电路不考虑延时:一旦输入变化,输出立刻跟着变化。

## 输入格式

从标准输入读入数据。

输入数据包括若干个独立的问题,第一行一个整数 Q,满足  $1 \leq Q \leq Q_{max}$ 。接下来依次是这 Q 个问题的输入,你需要对每个问题进行处理,并且按照顺序输出对应的答案。

每一个问题的输入在逻辑上可分为两部分。第一部分定义了整个电路的结构,第二部分定义了输入和输出的要求。**实际上两部分之间没有分隔,顺序读入即可。** 

#### 第一部分

第一行是两个空格分隔的整数 M,N,分别表示了整个电路的输入和器件的数量,满足  $1\leq N\leq N_{max}$  并且  $0\leq M\leq k_{max}N$ 。其中  $k_{max}$  和  $N_{max}$  都是与测试点编号有关的参数。

接下来 N 行,每行描述一个器件,编号从 1 开始递增,格式如下:

FUNC k L\_1 L\_2 ... L\_k

其中 FUNC 代表具体的逻辑功能,k 表示输入的数量,后面跟着该器件的 k 个输入端描述 L ,格式是以下二者之一:

• Im:表示第 m 个输入信号连接到此输入端,保证  $1 \leq m \leq M$ ;

• On:表示第 n 个器件的输出连接到此输入端,保证  $1 \leq n \leq N$ 。

所有可能的 FUNC 和允许的输入端数量如下表所述:

| FUNC | 最少输入数量 | 最多输入数量    | 功能描述         |
|------|--------|-----------|--------------|
| NOT  | 1      | 1         | 非            |
| AND  | 2      | $k_{max}$ | 与            |
| OR   | 2      | $k_{max}$ | 或            |
| XOR  | 2      | $k_{max}$ | 异或           |
| NAND | 2      | $k_{max}$ | 与非 (先全部与后取非) |
| NOR  | 2      | $k_{max}$ | 或非 (先全部或后取非) |

所有的器件均只有一个输出,但这个输出信号可以被用作多个器件的输入。

#### 第二部分

第一行是一个整数 S,表示此电路需要运行 S 次。每次运行,都会给定一组输入,并检查部分器件的输出是否正确。S 满足  $1 \leq S \leq S_{max}$ ,其中  $S_{max}$  是一个与测试点编号有关的参数。

接下来的 S 行为输入描述,每一行的格式如下:

I\_1 I\_2 ... I\_M

每行有 M 个可能为 0 或 1 的数字,表示各个输入信号(按编号排列)的状态。

接下来的 S 行为输出描述,每一行的格式如下:

s\_i 0\_1 0\_2 ... 0\_s

第一个整数  $1 \le s_i \le N (1 \le i \le S)$  表示需要输出的信号数量。后面共有  $s_i$  个在 1 到 N 之间的数字,表示在对应的输入下,组合逻辑完成计算后,需要输出结果的器件编号。

注意 o 序列**不一定是递增的**,即要求输出的器件可能以**任意顺序**出现。

### 输出格式

输出到标准输出。

对于输入中的 Q 个问题,你需要按照输入顺序输出每一个问题的答案:

如果你检测到电路中存在组合环路,则请输出一行,内容是 LOOP,无需输出其他任何内容。

如果电路可以正常工作,则请输出 S 行,每一行包含  $s_i$  个用**空格分隔**的数字(可能为 0 或 1 ) ,依次表示"输出描述"中要求的各个器件的运算结果。

## 样例1输入

```
1
3 5
XOR 2 I1 I2
XOR 2 O1 I3
AND 2 O1 I3
AND 2 I1 I2
OR 2 O3 O4
4
0 1 1
1 0 1
1 1 1
0 0 0
2 5 2
2 5 2
2 5 2
2 5 2
```

# 样例1输出

```
1 0
1 0
1 1
0 0
```

### 样例1解释

本样例只有一个问题,它定义的组合逻辑电路结构如下图所示。其功能是一位全加器,即将三个信号相加,得到一个两位二进制数。要求的器件 2 的输出是向更高位的进位信号,器件 5 的输出是本位的求和信号。



对于第一组输入 0 1 1 , 输出是 1 0 ; 对于第二组输入 1 0 1 , 输出恰好依旧是 1 0 (但电路内部状态不同)。