# Insper





Adobe: Versão para impressão.

# Simplifique o circuito a seguir:



# Econtre a equação dos mapas de K. a seguir:



 ${\tt X}$  representa: Tanto faz, pode assumir 1 ou 0. Você deve decidir o que for melhor para a simplificação.

#### Detector de moedas

Um detector de moedas em uma máquina de venda aceita quarters, dimes e nickels e ativa o sinal correspondente (Q,D,N) apenas com a moeda correta. É fisicamente impossível múltiplas moedas estarem presentes ao mesmo tempo. Um circuito digital utiliza os sinais Q,D e N como entradas e produz um número binário representando o valor da moeda, como mostrado no circuito a seguir.



FIGURA 4.62 Um circuito detector de moedas para uma máquina de venda.

## Impressora

A fig. a seguir mostra quatro chaves que fazem parte do circuito de controle em uma máquina copiadora. As chaves estão posicionadas ao longo da trajetória do papel dentro da máquina. Cada chave está no estado normal aberta e, quando o papel passa sobre a chave, ela é fechada. É impossível o fechamento simultâneo das chaves SW1 e SW2.

1. Projete um circuito lógico que gere em saída em nível ALTO sempre que duas ou mais chaves estiverem fechadas ao mesmo tempo. Utilize o mapa de Karnaught.



(TOCCI - pg. 179)

| 5359<br>51 52 | 00 | 01 | 77 | 10 | 6] 52 + 51 53 + 53 54 + 52 53 + 52 54 |
|---------------|----|----|----|----|---------------------------------------|
| 00            | X  | 1  | 1  | X  |                                       |
| 01            | X  | 1  | P  | X  |                                       |
| 11            | 1  | 0  | 0  | 0  |                                       |
| 10            | 1  | 1  | O  | 1  |                                       |

## SevenSeg

Encontre as equações que regem os segmentos 0 e 6 de um display de 7 segmento.

# 3. 3 Using the 7-segment Displays

The DE0-CV board has six 7-segment displays. These displays are paired to display numbers in various sizes. Figure 3-9 shows the connection of seven segments (common anode) to pins on Cyclone V FPGA. The segment can be turned on or off by applying a low logic level or high logic level from the FPGA, respectively.

Each segment in a display is indexed from 0 to 6, with corresponding positions given in Figure 3-9. Table 3-5 shows the pin assignment of FPGA to the 7-segment displays.



Figure 3-9 Connections between the 7-segment display HEX0 and the Cyclone V FPGA