# Lab 1 - Digital IO

### Leitura recomendada

- · Renesas GPIO
- ARM

### Periféricos



Utilize o manual encontrado em: Manuais/SAME70 para resolução dessa seção.

Periféricos são hardwares auxiliares encontrados no uC que fornecem funcionalidades extras tais como: gerenciador de energia (SUPC), comunicação serial UART (UART), comunicação a dois fios (TWI), controlador de saída e entrada paralela (PIO), dentre muitos outros.

Os periféricos são configuráveis via escrita/leitura nos registradores do microcontrolador, cada periférico possui um endereço único mapeado em memória.

Dois periféricos serão utilizados para que possamos controlar os pinos do uC de forma digital (liga/ desliga), são eles o Power Manager Contoller (PMC) e o Parallel Input Output (PIO). O PMC é o periférico responsável por "gerenciar" a energia dos demais periféricos do uC SAME70 e o PIO é o periférico responsável por controlar um pino digital desse uC. Como ilustrado no diagrama a seguir:



# Power Manager Contoller - PMC



### Seção 31 do datasheet SAME70

O Power Management Controller (PMC) é um periférico responsável por gerenciar a energia e clock dos demais periféricos. Para utilizarmos um periférico é necessário primeiramente ativarmos o mesmo no PMC.

#### 31. Power Management Controller (PMC)

#### 31.1 Description

The Power Management Controller (PMC) optimizes power consumption by controlling all system and user peripheral clocks. The PMC enables/disables the clock inputs to many of the peripherals and the Cortex-M7 processor.

The Supply Controller selects either the embedded 32 kHz RC oscillator or the 32.768 kHz crystal oscillator. The unused oscillator is disabled automatically so that power consumption is optimized.

By default, at startup, the chip runs out of the master clock using the 4/8/12 MHz RC oscillator running at 4 MHz. The user can trim the 4/8/12 MHz RC oscillator frequencies by software.

Cada periférico é referenciado no PMC via um número único (ID), esse ID também será utilizado para o gerenciamento de interrupções. Os IDs estão listados na Tabela: **13.1 do datasheet SAM-E70**.

Table 13-1. Peripheral Identifiers

| Instance ID | Instance Name | NVIC Interrupt | PMC<br>Clock Control | Description                                 |
|-------------|---------------|----------------|----------------------|---------------------------------------------|
| 0           | SUPC          | X              | _                    | Supply Controller                           |
| 1           | RSTC          | X              | _                    | Reset Controller                            |
| 2           | RTC           | X              | _                    | Real Time Clock                             |
| 3           | RTT           | X              | _                    | Real Time Timer                             |
| 4           | WDT           | X              | _                    | Watchdog Timer                              |
| 5           | PMC           | X              | _                    | Power Management Controller                 |
| 6           | EFC           | X              | _                    | Enhanced Embedded Flash Controller          |
| 7           | UART0         | X              | X                    | Universal Asynchronous Receiver/Transmitter |
| 8           | UART1         | X              | ×                    | Universal Asynchronous Receiver/Transmitter |

# Parallel Input Output (PIO)



#### Leitura datasheet

Secção 32 do datasheet. Leitura necessária

No ARM-Atmel os pinos são gerenciados por um hardware chamado de **Parallel Input/Output Controller (PIO)**, esse dispositivo é capaz de gerenciar até 32 diferentes pinos (I/Os).

Além do controle direito do pino pelo PIO, cada I/O no ARM-Atmel pode ser associado a uma função diferente (periférico), por exemplo: o I/O PA20 pode ser controlador pelo periférico do PWM enquanto o PA18 pode ser controlador pela UART.

Isso fornece flexibilidade ao desenvolvimento de uma aplicação, já que os I/Os não possuem uma funcionalidade fixa. Existe uma tabela que informa quais I/Os cada periféricos podem controlar.

| Table 5-1. 144-lead Package Pinout |       |               |            |          |         |     |                             |     |                  |     |                  |     |                     |     |                     |     |                                 |
|------------------------------------|-------|---------------|------------|----------|---------|-----|-----------------------------|-----|------------------|-----|------------------|-----|---------------------|-----|---------------------|-----|---------------------------------|
| LQFP L<br>Pin                      | LFBGA | UFBGA<br>Ball | Power Rail | I/O Type | Primary |     | Alternate                   |     | PIO Peripheral A |     | PIO Peripheral B |     | PIO Peripheral<br>C |     | PIO Peripheral<br>D |     | Reset State                     |
|                                    | Ball  |               |            |          | Signal  | Dir | Signal                      | Dir | Signal           | Dir | Signal           | Dir | Signal              | Dir | Signal              | Dir | Signal, Dir, PU,<br>PD, HiZ, ST |
| 102                                | C11   | E11           | VDDIO      | GPIO_AD  | PAO     | VO  | WKUP0 <sup>(1)</sup>        | 1   | PWMC0_PWMH0      | 0   | TIOA0            | 1/0 | A17/BA1             | 0   | I2SC0_MCK           | -   | PIO, I, PU, ST                  |
| 99                                 | D12   | F11           | VDDIO      | GPIO_AD  | PA1     | VO  | WKUP1 <sup>(1)</sup>        | 1   | PWMC0_PWML0      | 0   | TIOB0            | 1/0 | A18                 | 0   | 12SC0_CK            | -   | PIO, I, PU, ST                  |
| 93                                 | E12   | G12           | VDDIO      | GPIO     | PA2     | VO  | WKUP2 <sup>(1)</sup>        | 1   | PWMC0_PWMH1      | 0   | -                | -   | DATRG               | 1   | -                   | -   | PIO, I, PU, ST                  |
| 91                                 | F12   | G11           | VDDIO      | GPIO_AD  | PA3     | VO  | PIODC0 <sup>(2)</sup>       | 1   | TWD0             | I/O | LONCOL1          | 1   | PCK2                | 0   | -                   | -   | PIO, I, PU, ST                  |
| 77                                 | K12   | L12           | VDDIO      | GPIO     | PA4     | VO  | WKUP3/PIODC1(3)             | 1   | TWCK0            | 0   | TCLK0            | 1   | UTXD1               | 0   | -                   | -   | PIO, I, PU, ST                  |
| 73                                 | M11   | N13           | VDDIO      | GPIO_AD  | PA5     | VO  | WKUP4/PIODC2(3)             | 1   | PWMC1_PWML3      | 0   | ISI_D4           | 1   | URXD1               | 1   | -                   | -   | PIO, I, PU, ST                  |
| 114                                | В9    | B11           | VDDIO      | GPIO_AD  | PA6     | VO  | -                           | -   | -                | -   | PCK0             | 0   | UTXD1               | 0   | -                   | -   | PIO, I, PU, ST                  |
| 35                                 | L2    | N1            | VDDIO      | CLOCK    | PA7     | VO  | XIN32 <sup>(4)</sup>        | 1   | -                | -   | PWMC0_PWMH3      | 0   | -                   | -   | -                   | -   | PIO, HIZ                        |
| 36                                 | M2    | N2            | VDDIO      | CLOCK    | PA8     | VO  | XOUT32 <sup>(4)</sup>       | 0   | PWMC1_PWMH3      | 0   | AFE0_ADTRG       | 1   | -                   | -   | -                   | -   | PIO, HIZ                        |
| 75                                 | M12   | L11           | VDDIO      | GPIO_AD  | PA9     | VO  | WKUP6/PIODC3 <sup>(3)</sup> | 1   | URXD0            | 1   | ISI_D3           | 1   | PWMC0_PWMFI0        | 1   | -                   | -   | PIO, I, PU, ST                  |

Podemos interpretar a tabela como: o pino 102 do microcontrolador identificado como PA0 (PIOA\_0) pode ser utilizado como WKUP0 (wakeup) ou mapeado para um dos tres perifericos:

- Periférico A: PWM (Pulse width modulation)
- Periférico B: TIOA0 (Timer 0)
- Periférico C: I2C\_MCL (I2C master clear)

A tabela na página 16 do datasheet (Table 5-1) ilustra quais periféricos podem ser associados aos respectivos pinos, a Fig. Mux PIOA mostra as opções para o PIOAO até PIOAO.

O SAME70 possui internamente 5 PIOs: PIO**A**, PIO**B**, PIO**C**, PIO**D** e PIO**E**. Cada um é responsável por gerenciar até 32 pinos.

Os I/Os são classificados por sua vez em grandes grupos: A, B,C .... (exe: PA01, PB22, PC12) e cada grupo é controlado por um PIO (PIOA, PIOB, PIOC, ...).

Cada PIO possui controle independente de energia via o PMC, sendo necessário ativar o clock de cada PIO para que o periférico passe a funcionar.



## Configurações

O PIO suporta as seguintes configurações:

- Interrupção em nível ou borda em qualquer I/O
- Filtragem de "glitch"
- Deboucing
- Open-Drain
- Pull-up/Pull-down

· Capacidade de trabalhar de forma paralela

Iremos ver para que serve algumas dessas configurações ao longo do curso.

### **Funcionalidade**

O diagrama de blocos do PIO é ilustrado no diagrama de blocos (Block Diagram)



#### onde:

- Peripheral DMA (direct memmory access) controller (PDC): O P/IO pode receber dados via DMA.
  - DMA é uma forma automática de transferência de dados.
- Interrupt Controller: Já que o PIO suporta interrupções nos I/Os o mesmo deve se comunicar com o controlador de interrupções para informar a CPU (NVIC) que uma interrupção é requisitada.
- 3. PMC: A energia e clock desse periférico é controlado pelo PMC (Power management controller).

4. Embedded peripheral: O acesso aos pinos pelos periféricos do uC é realizado via PIO.

Um diagrama lógico mais detalhado pode ser encontrado no datasheet (I/O Line Control Logic), esse diagrama mostra as funções dos registradores e seu impacto no PIO.

