# DOCUMENTATIE PROCESOR MIPS-PIPELINE

Transformarea unui miniprocesor MIPS monociclu într-unul pipeline necesită adăugarea de registre între etapele de execuție a instrucțiunilor. Aceste registre permit paralelizarea execuției instrucțiunilor (viteza marita), fara a modifica in rest, logica instructiunilor. Cu toate acestea, pot aparea hazarduri de mai multe tipuri, care trebuie tratate.

## Tabel registre intermediare:

| IF/ID[63:0]  | ID/EX[162:0]          | EX/MEM[105:0]      | MEM/WB[70:0]     |  |  |  |
|--------------|-----------------------|--------------------|------------------|--|--|--|
| Instr[63:32] | Instr(25:21)[162:158] | Branch[104]        | RegWrite[70]     |  |  |  |
| Pcp4[31:0]   | RegDst[157]           | MemWrite[103]      | MemtoReg[69]     |  |  |  |
|              | ALUSrc[156]           | RegWrite[102]      | MemData[68:37]   |  |  |  |
|              | ALUOp[155:153]        | MemtoReg[101]      | ALURes1[36:5]    |  |  |  |
|              | Branch[152]           | BranchAddr[100:69] | EX/MEM(4:0)[4:0] |  |  |  |
|              | MemWrite[151]         | ALURes[68:37]      |                  |  |  |  |
|              | RegWrite[150]         | RD2[36:5]          |                  |  |  |  |
|              | MemtoReg[149]         | WriteAddr[4:0]     |                  |  |  |  |
|              | Pcp4[148:117]         | Zero[105]          |                  |  |  |  |
|              | RD1[116:85]           |                    |                  |  |  |  |
|              | RD2[84:53]            |                    |                  |  |  |  |
|              | sa[52:48]             |                    |                  |  |  |  |
|              | Ext_Imm[47:16]        |                    |                  |  |  |  |
|              | func[15:10]           |                    |                  |  |  |  |
|              | Instr(20:16)[9:5]     |                    |                  |  |  |  |
|              | Instr(15:11)[4:0]     |                    |                  |  |  |  |

## Cod ASM MIPS initial (calculeaza termenii sirului lui Fibonacci):

| 00  | ADDI \$1, \$0, 0                           |
|-----|--------------------------------------------|
| 01  | ADDI \$2, \$0, 1                           |
| 02, | ADDI <u>\$3</u> , \$0,                     |
| 03  | ADDI <u>\$4</u> , \$0, 4                   |
| 04  | SW \$2, 0( <u>\$4</u> )                    |
| 05  | SW \$1, 0( <u>\$3</u> ) ←hazard structural |
| 06  | LW <u>\$1</u> , 0(\$3)                     |
| 07  | LW \$2, 0(\$4)                             |
| 80  | ADD <u>\$5, \$1, \$2</u>                   |
| 09  | ADD \$1, \$0, \$2                          |
| 10  | ADD \$2, \$0, <u>\$5</u> ← hazard de date  |
| 11  | <u>J8</u> ← hazard de control              |

## $\underline{\text{Cod ASM\_MIPS dupa tratarea hazardurilor (hazardurile de date pe care le consideram sunt cele de tip } \underline{\text{RAW}} \rightarrow \underline{\text{read after write):}}$

| 00 | ADDI \$1, \$0, 0  |
|----|-------------------|
| 01 | ADDI \$2, \$0, 1  |
| 02 | ADDI \$3, \$0, 0  |
| 03 | ADDI \$4, \$0, 4  |
| 04 | SW \$2, 0(\$4)    |
| 05 | SW \$1, 0(\$3)    |
| 06 | LW \$1, 0(\$3)    |
| 07 | LW \$2, 0(\$4)    |
| 80 | NOOP              |
| 09 | NOOP              |
| 10 | ADD \$5, \$1, \$2 |
| 11 | ADD \$1, \$0, \$2 |
| 12 | J 10              |
| 13 | ADD \$2, \$0, \$5 |

## Arhitectura MIPS dupa tratarea hazardurilor:



Hazardurile de date și de control sunt rezolvate prin utilizarea de instrucțiuni NOOP și prin rearanjarea instrucțiunilor existente, astfel încât să se minimizeze dependențele de date și să se prevină condițiile de salt care ar putea afecta execuția corectă a instrucțiunilor ulterioare.

Hazardurile structurale sunt abordate prin modificarea modului de scriere în register file, astfel încât operațiile de scriere să fie realizate pe frontul descrescător al semnalului de ceas, evitând astfel conflictele de acces la resursele hardware comune (mai explicit, cand o instructiune se afla in etapa WB, si o instructiune succesiva care foloseste acelasi registru se afla in ID, datele folosite nu o sa fie cele vechi, hazardul se evita). În plus, sunt adăugate legături pentru forwarding între etapele de acces la memorie (MEM) și execuție (EX) pentru a facilita transferul rapid al datelor între instrucțiunile consecutive, contribuind la evitarea hazardurilor de date(obs: se rezolva hazardul dintre instructiuniile strict consecutive; in cazul in care aveam o instructiune in EX si una in WB, nici frontul descrescător nici forwarding nu ar fi functionat, in acest caz fiind nevoiti sa folosim NOOP; desi se putea implementa forwarding si de la WB la EX, dar arhitectura se complica prea mult).

### Exemplificare si tratare hazarduri:

```
- codul dimemte do tratarea hazandurilar:
 0. addi $1,80,0
                             o hazarde ne tratete
   addi $2 ,50,1
                                 101 cc21 cc31 cc41 cc5
                           Joseph 3
         $1,0($3)
                          Just 14
         $2,0($4)
                 0($3)
          $1
    LW
 =. Lw $2,
                0 (34)
                          Obs: ca in cichel de cons 4
           $5, $1, $2
    add
                           Insto 3 trebuia sa fie gate A
    add $1, $0, $2
                           an Instr 5 followeste registral pe
 10. add $2,$0,$5
                           care Instr 3 of modificat.
  11: 5 8
                         Astfel, Inste 5 va Solori inlored veche > bazard!
- rodul anectat + implementarea (molificare de hardware
pt. a truta hazardusite:
        $1,$0,0
o: addi
1: addi $2,$0,1
  odd $3, $0,0
        $4,$0,4
3: add i
        $ 2,0($4) ) rearangure (nu existà dependente)
        $ 1, 0($3)
        $ 1,0($3)
   LW
        $ 2, 0($4)
         = unstrucțiuni mosp, de dintanziere
8: Noop
                            # folosorea sorierii on Regtele
5: NOOP
                             se front description
10: add $5, $1, $2
                            + forwarding de la stadiul
11: add $1, $0,$2
12: 0, 20
                            MEN la Ex (pt. instr. consecutive
```



#### Tabel Excel:

| Coloană1 -         | Coloană2 - | Coloană3 - | Coloană4 - | Coloană5 - | Coloană6 - | Coloană7 - | Coloană8 - | Coloană9 - | Coloană10 - | Coloană11 - | Coloană12 - | Coloană13 - | Coloană14 - | Coloană15 - | Coloană16 - | Coloană17 - | Coloană18 - | Coloană19 - |
|--------------------|------------|------------|------------|------------|------------|------------|------------|------------|-------------|-------------|-------------|-------------|-------------|-------------|-------------|-------------|-------------|-------------|
| NSTR               | cc1        | cc2        | cc3        | cc4        | cc5        | cc6        | cc7        | cc8        | cc9         | cc10        | cc11        | cc12        | cc13        | cc14        | cc15        | cc16        | cc17        | cc18        |
| ADDI \$1, \$0, 0 - | IF         | ID         | EX         | MEM        | WB         |            |            |            |             |             |             |             |             |             |             |             |             |             |
| ADDI \$2, \$0, 1   |            | F          | ID         | EX         | MEM        | WB         |            |            |             |             |             |             |             |             |             |             |             |             |
| ADDI \$3, \$0, 0   |            |            | IF         | ID         | EX         | MEM        | WB         |            |             |             |             |             |             |             |             |             |             |             |
| DDI \$4, \$0, 4    |            |            |            | F          | ID         | EX         | MEM        | WB         |             |             |             |             |             |             |             |             |             |             |
| W \$2, 0(\$4)      |            |            |            |            | IF         | ID         | EX         | MEM        | WB          |             |             |             |             |             |             |             |             |             |
| W \$1, 0(\$3)      |            |            |            |            |            | IF         | ID         | EX         | MEM         | WB          |             |             |             |             |             |             |             |             |
| W \$1, 0(\$3)      |            |            |            |            |            |            | IF         | ID         | EX          | MEM         | WB          |             |             |             |             |             |             |             |
| W \$2, 0(\$4)      |            |            |            |            |            |            |            | F          | ID          | EX          | MEM         | WB          |             |             |             |             |             |             |
| IOOP               |            |            |            |            |            |            |            |            | IF          | ID          | EX          | MBM         | WB "        |             |             |             |             |             |
| 100P               |            |            |            |            |            |            |            |            |             | IF          | ID          | EX          | MEM         | WB          |             |             |             |             |
| DD \$5, \$1, \$2   |            |            |            |            |            |            |            |            |             |             | IF          | ID          | EX          | MEM         | WB          |             |             |             |
| DD \$1, \$0, \$2   |            |            |            |            |            |            |            |            |             |             |             | IF          | ID          | EX          | MEM         | WB          |             |             |
| 10                 |            |            |            |            |            |            |            |            |             |             |             |             | IF          | ID          | EX          | MEM         | WB          |             |
| ADD \$2, \$0, \$5  |            |            |            |            |            |            |            |            |             |             |             |             |             | IF          | ID          | EX          | MBM         | WB          |
|                    |            |            |            |            |            |            |            |            |             |             |             |             |             |             |             |             |             |             |
|                    |            |            |            |            |            |            |            |            |             |             |             |             |             |             |             |             |             |             |
|                    |            |            |            |            |            |            |            |            |             |             |             |             |             |             |             |             |             |             |