



# INSTITUTO POLITÉCNICO NACIONAL

# ESCUELA SUPERIOR DE COMPUTO

# PRÁCTICA NO. 1 ALU CON OPERACIONES LÓGICAS, ARITMÉTICAS Y CORRIMIENTO

Arquitectura de Computadoras

Autores:

Hernández Vergara, Eduardo Rojas Cruz, José Ángel Alcantara Covarrubias, Erik Martínez Alquicira, Mariana

Profesor:

Pastrana Fernández Carlos Jesús

15 de Octubre de 2022

# Índice

| 1. | Introdución                                  | 2  |
|----|----------------------------------------------|----|
|    | 1.1. Objetivo                                | 2  |
|    | 1.2. Introducción teórica                    | 2  |
|    | 1.2.1. Unidad Aritmetica Lógica (ALU)        | 2  |
|    | 1.2.2. ¿Qué es VHDL?                         | 3  |
|    | 1.2.3. ¿Qué es una FPGA?                     | 3  |
|    | 1.3. Material y Equipo Empleado              | 3  |
| 2. | Desarrollo Experimental                      | 4  |
|    | 2.1. Objetivo Específico                     | 4  |
| 3. | Código                                       | 5  |
| 4. | Conclusiones                                 | 16 |
|    | 4.1. Conclusiones Generales                  | 16 |
|    | 4.2. Conclusiones Eduardo Hernández Vergara  | 16 |
|    | 4.3. Conclusiones José Ángel Rojas Cruz      | 16 |
|    | 4.4. Conclusiones Erik Alcantara Covarrubias | 17 |
|    | 4.5. Conclusiones Mariana Martínez Alquicira | 17 |
| 5. | Referencias                                  | 18 |

# 1. Introdución

### 1.1. Objetivo

El alumno realizará una ALU, la que incluirá registros de corrimientos, lógicos y aritméticos la cual podrá realizar las operaciones con datos de 'n' bits especificados, tendrá una terminal que sirva para el control de carga.

#### 1.2. Introducción teórica

#### 1.2.1. Unidad Aritmetica Lógica (ALU)

La ALU es la parte de la computadora que realiza las operaciones lógicas y aritmeticas de los datos. Todos los demás elementos de los sistemas de computadoras (Control Unit, Registros, memoria, entrada/salida) son algunos de los datos que se le entregan a la ALU para que los procese y después los devuelva. Entonces, en un sentido, hemos alcanzado la esencia de una computadora cuando consideramos una ALU.

Una ALU y, en realidad todos los componentes electronicos en una computadora estan basados en el uso de simples dispositivos lógicos digitales simples que pueden guardar digitos binarios y realizar simples operaciones lógicas boleanas.

En la siguiente figura se muestra en términos generales, como esta interconectada la ALU con el resto del procesador. Los datos son presentados en los registros de la ALU, y los resultados de la operación se guarda en los registros. Estos registros son almacenados temporalmente mientras el procesador este conectado por rutas de señal al ALU. Al ALU también se le pueden configurar banderas como el resultado de una operación. Por ejemplo, la bandera de overflow se configura en 1 si el resultado excede el tamaño del registro en donde va a ser almacenado. Los valores de estas banderas también son almacenadas en los registros dentro del procesador. La unidad de control nos provee señalesque controlan la operación del ALU y el movimiento de datos de entrada y salida del ALU.



Figura 2: Entradas y Salidas del ALU

#### 1.2.2. ¿Qué es VHDL?

VHDL es un lenguaje de diseño de software destinado a usarse en todas las fases del diseño de sistemas digitales. VHDL viene de VHSIC (Very High Speed Integrated Circuits) lenguaje descriptor de hardware. Su desarrollo empezó en 1983 con un contrato por parte del departamento de defenza de los Estados Unidos de Ámerica, y se volvió un estándar de la IEEE en 1987.

#### 1.2.3. ¿Qué es una FPGA?

Una FPGA (Field Programmable Gate Array) es un complejo circuito integrado digital programable compuesto por bloques lógicos configurables (CLB) y puertos de entrada/salida (IOB), cuya interconexión y funcionalidad puede ser programada mediante un lenguaje de descripción especializado.

Su principal característica y ventaja es que pueden reprogramarse para un trabajo específico o cambiar sus requisitos después de haberse fabricado. Esto también implica que en muchos casos se pueden hacer cambios físicos sin hacer modificaciones costosas en la placa que lo soporta.

Básicamente, una FPGA es un conjunto de múltiples circuitos (lógicos y de otros tipos) dispuestos matricialmente, cuyas interconexiones son programables por el usuario para la aplicación requerida. En una FPGA se programa su hardware, a diferencia de los microcontroladores / microprocesadores, en los que solo existe un hardware fijo y se programa su software (firmware).

Históricamente, las FPGA fueron inventadas en el año 1984 por Ross Freeman y Bernard Von Der Schmitt, cofundadores de la empresa Xilinx, fabricante de las mismas. Como resultado de numerosas evoluciones, la compañía produjo la primera familia de dispositivos lógicos programables por el usuario, de propósito general.

Las FPGA, además de contener puertas lógicas AND y OR, tienen memoria RAM, controladores de reloj, etc., por lo que son muy apropiadas para el diseño de sistemas embebidos con microprocesador. La compañía Xilinx ha evolucionado dicha tecnología hasta convertirla en un nuevo concepto a tener en cuenta en ciertos entornos de trabajo.

# 1.3. Material y Equipo Empleado

- 1 FPGA
- 1 Tarjeta de evaluación de pruebas ó Protoboard microswitches con resistencias 10 KoHms,
   20 leds con resistencias 330 oHms, 1 display de 4 digitos multiplexado de ánodo común.
- 1 eliminador de celular de 5v con cable mini usb.
- Quartus Prime Lite

# 2. Desarrollo Experimental

### 2.1. Objetivo Específico

- 1. Desarrollar en la FPGA un programa en VHDL de una ALU, en cuál se puedan seleccionar tres tipos de operaciones, Lógicas, Aritméticas y Shifters, estás son:
  - Lógicas (A y B de 10 bits):
    - a) Negación o Complemento a 1 de A.
    - b) Complemento a 2 de A.
    - c) AND entre A y B.
    - d) OR entre A y B.
  - Shifters (A de 10 bits):
    - a) LSL (Logical Shift Left).
    - b) ASR. (Arithmetic Shift Right).
  - Aritméticas (A y B)
    - a) Suma 1 byte c/ carry out.
    - b) Resta 1 byte.
    - c) Multiplicación de 5 bits
- 2. Con los siguientes especificaciones:
  - Realizar el programa en VHDL que incluya todas las operaciones básicas (Lógicas, Shifters, Aritméticas) del tamaño de dato correcto como se solicita en la descripción.
  - Recuerde que todas las operaciones anteriores deben funcionar como una unidad, para este inciso se deben programar todas las opciones por componentes o multi procesos.
  - Para las opciones de corrimientos de debe incluir un clock para sincronizar los desplazamientos.
  - Todas las entradas deben ser consideradas dependiendo de la operación a realizar, estas deberán ser introducidas por medio de microswitches.
  - La asignación de pines se debe de hacer de acuerdo a la disponibilidad en las terminales de salida en la FPGA.
  - La salida del bloque aritmético se tendrá que ser desplegada en el display de 7 seg. 4 digitos y a su vez la salida de los shifters y la unidad lógica se mostrara únicamente mediante Leds.
- 3. Se manejara el mismo programa del inciso anterior pero ahora todas las operaciones tanto Aritméticas, shifters o lógicas se mostraran mediante mensaje de texto pregrabado en memoria ROM indexada en VHDL para el texto identificador de la operación por ejemplo: SunnA, rEstA, nnulti, And, or, not, Co1, Co2, ror, roL, LSL,LSren tipo ventana deslizante display de 4 dígitos de tipo ánodo común de 7 seg. El cual se multiplexará para que se despliegue 5 segundos antes de mostrar el resultado de la operación. Cada una de las letras será almacenada en un solo byte, y se multiplexará similar a los números pero con ventana deslizante que significa que el mensaje se desplaza para mostrar todas las letras durante 5 segundos de forma automática antes de mostrar el resultado.

# 3. Código

#### Listing 1: Selector Operaciones

```
1 LIBRARY IEEE;
3 USE IEEE.STD_LOGIC_1164.ALL;
5 ENTITY selectorOp IS
   PORT (
     a,b,c,d : IN STD_LOGIC_VECTOR(9 DOWNTO 0);
      sel : IN STD_LOGIC_VECTOR(1 DOWNTO 0);
      sal, salLed: OUT STD_LOGIC_VECTOR(9 DOWNTO 0)
    );
10
11 END ENTITY;
13 ARCHITECTURE bhr OF selectorOp IS
14 BEGIN
    PROCESS(a,b,c,d,sel)
16
    BEGIN
17
      CASE sel IS
18
        WHEN "00" =>
19
20
           sal <= a;
           salLed <= "0000000000";
21
        WHEN "01" =>
22
          sal <= "0000000000";</pre>
          salLed <= b;</pre>
24
        WHEN "10" =>
25
          sal <= "0000000000";</pre>
26
           salLed <= c;</pre>
27
         WHEN "11" =>
28
           sal <= d;
29
           salLed <= d;
      END CASE;
32 END PROCESS;
33 END ARCHITECTURE;
```

#### Listing 2: Full adder

```
1 LIBRARY IEEE;
2 USE IEEE.STD_LOGIC_1164.ALL;
3
4 ENTITY Fadder IS PORT (
5          A, B, Cin : IN STD_LOGIC;
6          S, Cout : OUT STD_LOGIC
7 );
8 END Fadder;
9 --El nombre del archivo .vhdl tiene q ser el mismo que de la entidad
10 --Corregi, las operaciones logicas que hacen cada uno
11 ARCHITECTURE FullA OF Fadder IS
12 BEGIN
13          S <= Cin XOR (A XOR B);
14          Cout <= (A AND B) OR (B AND Cin) OR (A AND Cin);
15 END FullA;</pre>
```

#### Listing 3: Full adder fw

```
1 LIBRARY IEEE;
```

```
2 USE IEEE.STD_LOGIC_1164.ALL;
4 ENTITY Full_Adder_wF IS PORT (
      operation : IN STD_LOGIC;
      Var1, Var2 : IN STD_LOGIC_VECTOR(7 DOWNTO 0);
      Res : OUT STD_LOGIC_VECTOR(7 DOWNTO 0);
      CarryF, OverflowF, ZeroF, SumF, CoutF: OUT STD_LOGIC
9);
10 END Full_Adder_wF;
12 ARCHITECTURE Adder_wF OF Full_Adder_wF IS
      SIGNAL C : STD_LOGIC_VECTOR (7 DOWNTO 0);
14
      SIGNAL B_Prime : STD_LOGIC_VECTOR (7 DOWNTO 0);
15
      SIGNAL S_Prime : STD_LOGIC_VECTOR (7 DOWNTO 0);
16
17
      COMPONENT Fadder IS PORT (
          A, B, Cin : IN STD_LOGIC;
19
          S, Cout : OUT STD_LOGIC
20
          );
21
      END COMPONENT;
23
24 BEGIN
25
      B_Prime(0) <= Var2(0) XOR operation;</pre>
      B_Prime(1) <= Var2(1) XOR operation;</pre>
27
      B_Prime(2) <= Var2(2) XOR operation;</pre>
28
      B_Prime(3) <= Var2(3) XOR operation;</pre>
29
      B_Prime(4) <= Var2(4) XOR operation;</pre>
      B_Prime(5) <= Var2(5) XOR operation;</pre>
31
      B_Prime(6) <= Var2(6) XOR operation;</pre>
32
      B_Prime(7) <= Var2(7) XOR operation;</pre>
33
     --Que krajos hace S_Prime
35
      Sum1 : Fadder PORT MAP(Var1(0), B_Prime(0), operation, S_Prime(0), C
36
          (0));
      Sum2 : Fadder PORT MAP(Var1(1), B_Prime(1), C(0), S_Prime(1), C(1));
      Sum3: Fadder PORT MAP(Var1(2), B_Prime(2), C(1), S_Prime(2), C(2));
38
      Sum4: Fadder PORT MAP(Var1(3), B_Prime(3), C(2), S_Prime(3), C(3));
39
      Sum5 : Fadder PORT MAP(Var1(4), B_Prime(4), C(3), S_Prime(4), C(4));
40
      Sum6: Fadder PORT MAP(Var1(5), B_Prime(5), C(4), S_Prime(5), C(5));
41
      Sum7 : Fadder PORT MAP(Var1(6), B_Prime(6), C(5), S_Prime(6), C(6));
42
      Sum8 : Fadder PORT MAP(Var1(7), B_Prime(7), C(6), S_Prime(7), C(7));
43
      Res <= S_Prime;</pre>
      CarryF <= operation XOR C(7);</pre>
46
      OverflowF <= C(6) XOR C(7);</pre>
47
      ZeroF <= NOT(S_Prime(0) OR S_Prime(1) OR S_Prime(2) OR S_Prime(3) OR
          S_Prime(4) OR S_Prime(5) OR S_Prime(6) OR S_Prime(7));
      SumF <= S_Prime(7);</pre>
49
      CoutF <= C(7);
50
52 END Adder_wF;
```

#### Listing 4: Full adder 5

```
1 LIBRARY IEEE;
2 USE IEEE.STD_LOGIC_1164.ALL;
3
4 ENTITY Full_Adder_Five IS PORT (
```

```
selector : IN STD_LOGIC;
      A, B : IN STD_LOGIC_VECTOR(4 DOWNTO 0);
      S: OUT STD_LOGIC_VECTOR(4 DOWNTO 0);
      Carry, Overflow, Zero, Sum, Cout : OUT STD_LOGIC
9);
10 END Full_Adder_Five;
12 ARCHITECTURE Adder_F OF Full_Adder_Five IS
13
      SIGNAL C : STD_LOGIC_VECTOR (4 DOWNTO 0);
      SIGNAL B_Prime : STD_LOGIC_VECTOR (4 DOWNTO 0);
15
      SIGNAL S_Prime : STD_LOGIC_VECTOR (4 DOWNTO 0);
16
17
      COMPONENT Fadder IS PORT (
18
          A, B, Cin : IN STD_LOGIC;
19
          S, Cout : OUT STD_LOGIC);
20
      END COMPONENT;
^{21}
22
23 BEGIN
24
      B_Prime(0) <= B(0) XOR selector;</pre>
      B_Prime(1) <= B(1) XOR selector;</pre>
26
      B_Prime(2) <= B(2) XOR selector;</pre>
27
      B_Prime(3) <= B(3) XOR selector;</pre>
      B_Prime(4) <= B(4) XOR selector;</pre>
      Sum1 : Fadder PORT MAP(A(0), B_Prime(0), selector, S_Prime(0), C(0));
31
      Sum2 : Fadder PORT MAP(A(1), B_Prime(1), C(0), S_Prime(1), C(1));
32
      Sum3 : Fadder PORT MAP(A(2), B_Prime(2), C(1), S_Prime(2), C(2));
      Sum4 : Fadder PORT MAP(A(3), B_Prime(3), C(2), S_Prime(3), C(3));
      Sum5 : Fadder PORT MAP(A(4), B_Prime(4), C(3), S_Prime(4), C(4));
35
      S <= S_Prime;
      Carry <= selector XOR C(4);</pre>
38
      Overflow <= C(3) XOR C(4);
39
      Zero <= NOT(S_Prime(0) OR S_Prime(1) OR S_Prime(2) OR S_Prime(3) OR
          S_Prime(4));
      Sum <= S_Prime(4);
41
      Cout <= C(4);
42
44 END Adder_F;
```

#### Listing 5: Unidad Aritmetica

```
1 LIBRARY IEEE;
2 USE IEEE.std_logic_1164.ALL;
3 USE IEEE.numeric_std.ALL;
4 -- nombre de las varriables cambiaselos por si acaso, de los selectores
5 -- aparte de checar bien que va a entrar y salir, porq luego quien sabe
6 -- de donde obtienes los datos, por ejemplo el selector de los full adders
7 ENTITY UAritmetica IS
    PORT (
      selector : IN STD_LOGIC_VECTOR (1 DOWNTO 0);
      A, B : IN STD_LOGIC_VECTOR(9 DOWNTO 0);
      S: OUT STD_LOGIC_VECTOR(9 DOWNTO 0);
      SalidaMux: out std_logic_vector(3 downto 0);
12
      Carry, Overflow, Zero, Sum, Cout : OUT STD_LOGIC
13
    );
14
15 END ENTITY UAritmetica;
16
```

```
17 --- Suma(1 byte), Resta(1 byte) y Multiplicacion(5 bits)
19 ARCHITECTURE Aritmetica OF UAritmetica IS
    SIGNAL A_Prime , B_Prime : STD_LOGIC_VECTOR(4 DOWNTO 0);
^{21}
    SIGNAL A_Temp, B_Temp : STD_LOGIC_VECTOR(7 DOWNTO 0);
    SIGNAL S_Prime : STD_LOGIC_VECTOR(7 DOWNTO 0);
23
    SIGNAL S_Prime_2 : STD_LOGIC_VECTOR(7 DOWNTO 0);
24
    SIGNAL S_Temp : STD_LOGIC_VECTOR(9 DOWNTO 0);
25
    SIGNAL Carry1, Overflow1, Zero1, Sum1, Cout1, Carry2, Overflow2, Zero2,
        Sum2, Cout2, Carry3, Overflow3, Zero3, Sum3, Cout3: STD_LOGIC;
27
    COMPONENT Full_Adder_wF IS PORT (
^{28}
      operation : IN STD_LOGIC;
      Var1, Var2 : IN STD_LOGIC_VECTOR(7 DOWNTO 0);
30
      Res : OUT STD_LOGIC_VECTOR(7 DOWNTO 0);
31
      CarryF, OverflowF, ZeroF, SumF, CoutF: OUT STD_LOGIC
32
33
      );
    END COMPONENT:
34
36 -- Falta este
    COMPONENT Multiplicador IS PORT (
      ope : IN STD_LOGIC;
38
      VarA, VarB : IN STD_LOGIC_VECTOR(4 DOWNTO 0);
39
      Salida : OUT STD_LOGIC_VECTOR(9 DOWNTO 0);
41
      carryF, overflowF, zeroF, sumF : OUT STD_LOGIC
42
      );
    END COMPONENT;
43
45 BEGIN
46
    Cout3 <= '0';
47
48
    A_Temp \ll A(7 DOWNTO O);
49
    B_{\text{Temp}} \leftarrow B(7 \text{ DOWNTO } 0);
50
51
    A_Prime <= A(4 DOWNTO 0);
    B_Prime <= B(4 DOWNTO 0);</pre>
53
54
    Suma : Full_Adder_wF PORT MAP('0', A_Temp, B_Temp, S_Prime, Carry1,
        Overflow1, Zero1, Sum1, Cout1);
    Res : Full_Adder_wF PORT MAP('1', A_Temp, B_Temp, S_Prime_2, Carry2,
56
        Overflow2, Zero2, Sum2, Cout2);
    Mul: Multiplicador PORT MAP('0', A_Prime, B_Prime, S_Temp, Carry3,
        Overflow3, Zero3, Sum3);
58
    PROCESS (selector, A, B) IS
59
    BEGIN
60
      CASE selector IS
61
        WHEN "00" =>
62
           --Suma
63
           S <= "00" & S_Prime;
           Carry <= Carry1;</pre>
65
           Overflow <= Overflow1;</pre>
66
           Zero <= Zero1;</pre>
67
           Sum <= Sum1;
           Cout <= Cout1;
69
           SalidaMux <= "0001";
70
        WHEN "01" =>
71
           --Resta
```

```
S <= "00" & S_Prime_2;
73
             Carry <= Carry2;</pre>
             Overflow <= Overflow2;</pre>
75
             Zero <= Zero2;</pre>
76
             Sum <= Sum2;
77
             Cout <= Cout2;</pre>
             SalidaMux <= "0010";
79
          WHEN "10" =>
80
             --Multiplicacion
81
             S <= S_Temp;
             Carry <= Carry3;</pre>
83
             Overflow <= Overflow3;</pre>
84
             Zero <= Zero3;</pre>
             Sum <= Sum3;
             Cout <= Cout3;
87
             SalidaMux <= "0100";
88
          WHEN "11" =>
89
90
             --Dividir
             S <= "0000000000";
91
             Carry <= '0';</pre>
92
             Overflow <= '0';
             Zero <= '0';</pre>
94
             Sum <= '0';
95
             Cout <= '0';
96
             SalidaMux <= "1000";
98
          WHEN OTHERS =>
             S <= "0000000000";
99
             Carry <= '0';</pre>
             Overflow <= '0';</pre>
             Zero <= '0';</pre>
             Sum <= '0';
             Cout <= '0';
             SalidaMux <= "0000";
       END CASE;
106
     END PROCESS;
108 END ARCHITECTURE Aritmetica;
```

#### Listing 6: Lógicas

```
1 LIBRARY ieee;
2 USE ieee.std_logic_1164.ALL;
3 USE ieee.std_logic_arith.ALL;
4 USE ieee.std_logic_unsigned.ALL;
5 ENTITY Logicas IS
    PORT (
      a, b : IN STD_LOGIC_VECTOR(9 DOWNTO 0);
      cntrl : IN STD_LOGIC_VECTOR(1 DOWNTO 0);
      clk : IN STD_LOGIC;
      salida : OUT STD_LOGIC_VECTOR(9 DOWNTO 0);
10
      sf : OUT STD_LOGIC
11
    );
12
13 END ENTITY Logicas;
15 ARCHITECTURE ArqLogicas OF Logicas IS
   SIGNAL aux : STD_LOGIC_VECTOR(10 DOWNTO 0);
    OperacionesLogicas : PROCESS (cntrl, a, b, clk)
18
    BEGIN
19
20
      IF rising_edge(clk) THEN
        IF cntrl = "00" THEN --Operacion AND
```

```
salida <= a AND b;</pre>
22
           sf <= '0';
23
         ELSIF cntrl = "01" THEN -- Operacion OR
24
           salida <= a OR b;</pre>
25
           sf <= '0';
26
         ELSIF cntrl = "10" THEN -- Complemento a 1
           salida <= NOT a;</pre>
28
           sf <= '0';
29
         ELSIF cntrl = "11" THEN -- Complemento a 2
30
           aux <= NOT('0' & a) + 1;</pre>
31
           salida <= aux(9 DOWNTO 0);</pre>
32
           sf <= aux(10);
33
         END IF;
34
       END IF;
    END PROCESS OperacionesLogicas;
36
37 END ARCHITECTURE ArqLogicas;
```

### Listing 7: Letras

```
1 LIBRARY IEEE;
2 USE IEEE.STD_LOGIC_1164.ALL;
4 ENTITY letras IS
    PORT (
      addr : IN STD_LOGIC_VECTOR(3 DOWNTO 0);
      word : OUT STD_LOGIC_VECTOR(6 DOWNTO 0)
    );
9 END ENTITY;
10
11 ARCHITECTURE bhr OF letras IS
    SUBTYPE textos IS STD_LOGIC_VECTOR(6 DOWNTO 0);
13
    TYPE textos_pantalla IS ARRAY (11 DOWNTO 0) OF textos;
14
15
    CONSTANT memory : textos_pantalla := (
16
      0 =  0.010010",
17
      1 => "1000001",
18
      2 => "0101011",
19
      3 => "0001000",
20
      4 = > "0101111",
21
      5 => "0000110",
22
      6 => "0000111"
23
      7 => "1000111"
24
      8 => "1001111"
25
      9 => "0100001"
26
      10 => "0100011",
27
      11 => "1000110"
      );
29
30 BEGIN
    PROCESS (addr)
31
    BEGIN
32
      CASE addr IS
33
        WHEN "0000" => word <= memory(0);
34
        WHEN "0001" => word <= memory(1);
        WHEN "0010" => word <= memory(2);
        WHEN "0011" => word <= memory(3);
37
        WHEN "0100" => word <= memory(4);
38
        WHEN "0101" => word <= memory(5);
39
        WHEN "0110" => word <= memory(6);
40
        WHEN "0111" => word <= memory (7);
41
```

```
42 WHEN "1000" => word <= memory(8);
43 WHEN "1001" => word <= memory(9);
44 WHEN "1010" => word <= memory(10);
45 WHEN "1011" => word <= memory(11);
46 WHEN OTHERS => word <= "1000000";
47 END CASE;
48 END PROCESS;
49 END ARCHITECTURE;
```

#### Listing 8: Display

```
1 LIBRARY IEEE;
3 USE IEEE.STD_LOGIC_1164.ALL;
4 USE IEEE.STD_LOGIC_UNSIGNED;
5 USE IEEE.NUMERIC_STD;
7 ENTITY display IS
    PORT (
      en : IN STD_LOGIC_VECTOR(15 DOWNTO 0);
      operacion : IN STD_LOGIC_VECTOR(11 DOWNTO 0);
10
      clk, trigger : IN STD_LOGIC;
11
      d1,d2,d3,d4 : OUT STD_LOGIC;
      a,b,c,d,e,f,g : OUT STD_LOGIC;
      led : OUT STD_LOGIC
14
    );
15
16 END ENTITY;
17
18 ARCHITECTURE bhr OF display IS
    SIGNAL sel : INTEGER RANGE 0 TO 3 := 0;
19
    SIGNAL var : INTEGER RANGE 0 TO 9999999 := 0;
20
    SIGNAL seg : INTEGER RANGE 0 TO 15 := 0;
21
    SIGNAL contador: INTEGER RANGE 0 TO 100 := 0;
    SIGNAL aux : STD_LOGIC_VECTOR(3 DOWNTO 0);
23
    SIGNAL selector : STD_lOGIC_VECTOR(3 DOWNTO 0);
    SIGNAL msg, message : STD_lOGIC_VECTOR(19 DOWNTO 0);
    SIGNAL disp, letter : STD_lOGIC_VECTOR(6 DOWNTO 0) := "00000000";
26
    SIGNAL ledsito : STD_10GIC := '0';
27
    SIGNAL disparador : STD_logIC := trigger;
    --SIGNAL disparador : STD_lOGIC := '1';
29
    SIGNAL letrita : STD_lOGIC_VECTOR(3 DOWNTO 0) := "00000";
30
    SIGNAL 11,12,13,14 : STD_lOGIC_VECTOR(3 DOWNTO 0);
31
    SIGNAL op : STD_LOGIC_VECTOR(3 DOWNTO 0):= "0000";
32
33
    COMPONENT letras IS
34
      PORT (
35
        addr : IN STD_LOGIC_VECTOR(3 DOWNTO 0);
        word : OUT STD_LOGIC_VECTOR(6 DOWNTO 0)
37
      );
38
    END COMPONENT;
39
40
    COMPONENT texto IS
41
      PORT (
42
        address : IN STD_LOGIC_VECTOR(3 DOWNTO 0);
        palabra : OUT STD_LOGIC_VECTOR(19 DOWNTO 0)
      );
45
    END COMPONENT;
46
47\ \mathsf{BEGIN}
48
    desplegar: PROCESS(clk)
```

```
BEGIN
50
       IF(RISING_EDGE(clk)) THEN
         IF disparador = '1' THEN
52
            -- Asignar 1 sola vez el valor de la letra
53
           IF var = 0 THEN
              message <= msg;</pre>
            END IF;
56
            IF seg < 15 THEN
57
              -- Ventana deslizante operacion
              11 <= message(7 DOWNTO 4);</pre>
              12 <= message(11 DOWNTO 8);</pre>
60
              13 <= message(15 DOWNTO 12);</pre>
61
              14 <= message(19 DOWNTO 16);
              IF (contador = 100) THEN
                contador <= 0;</pre>
64
                message <= message(15 DOWNTO 0) & 14;</pre>
65
                var <= var + 1;</pre>
                seg <= seg + 1;
              END IF;
68
              IF sel = 3 THEN
69
                sel <= 0;
              END IF;
71
            ELSE
72
              -- Salida numerica y obtener la entrada de la UA
73
74
              ledsito <= '1';</pre>
              14 <= en(15 DOWNTO 12);
75
              13 <= en(11 DOWNTO 8);</pre>
76
              12 <= en(7 DOWNTO 4);
77
              11 \le en(3 DOWNTO O);
           END IF;
            -- Colocar digito en el display correspondiente
80
           CASE sel IS
81
              WHEN 0 => selector <= "1000"; aux <= 14;
              WHEN 1 => selector <= "0100"; aux <= 13;
83
              WHEN 2 => selector <= "0010"; aux <= 12;
84
              WHEN 3 => selector <= "0001";aux <= 11;</pre>
85
           END CASE;
            -- Aumentar contadores
87
           sel <= sel + 1;</pre>
88
            contador <= contador + 1;</pre>
89
         ELSE
90
           aux <= "1111";
91
         END IF;
92
       END IF;
       letrita <= aux;</pre>
       IF ledsito = '0' THEN
95
         disp <= letter;</pre>
96
       ELSE
97
         CASE letrita IS
98
            -- Binario a BCD
99
           WHEN "0000" => disp <= "1000000";
           WHEN "0001" => disp <= "1111001";
           WHEN "0010" => disp <= "0100100";
           WHEN "0011" => disp <= "0110000";
           WHEN "0100" => disp <= "0011001";
104
            WHEN "0101" => disp <= "0010010";
            WHEN "0110" => disp <= "0000010";
106
           WHEN "0111" => disp <= "1111000";
107
           WHEN "1000" => disp <= "0000000";
           WHEN "1001" => disp <= "0010000";
```

```
WHEN "1111" => disp <= "11111111";
110
            WHEN OTHERS => disp <= "01111111";
111
         END CASE;
112
       END IF;
113
     END PROCESS desplegar;
114
115
116
     selOperacion : PROCESS (operacion)
117
     BEGIN
118
       CASE operacion IS
         WHEN "00000000001" => op <= "0000";
120
         WHEN "00000000010" => op <= "0001";
121
         WHEN "00000000100" => op <= "0010";
         WHEN "00000001000" => op <= "0011";
123
         WHEN "00000010000" => op <= "0100";
124
         WHEN "00000100000" => op <= "0101";
125
         WHEN "000001000000" => op <= "0110";
126
         WHEN "000010000000" => op <= "0111";
127
         WHEN "000100000000" => op <= "1000";
128
         WHEN "001000000000" => op <= "1001";
129
         WHEN "010000000000" => op <= "1010";
         WHEN "10000000000" => op <= "1011";
131
         WHEN OTHERS => op <= "1111";
132
       END CASE;
133
     END PROCESS selOPeracion;
134
     d4 \le selector(3);
135
    d3 <= selector(2);</pre>
136
    d2 <= selector(1);</pre>
137
    d1 <= selector(0);</pre>
    a \le disp(0);
139
    b <= disp(1);
140
    < = disp(2);
141
    d \leq disp(3);
    e \leq disp(4);
143
    f <= disp(5);
144
145
     g <= disp(6);
     mensaje: texto PORT MAP(op, msg);
147
     letra: letras PORT MAP(letrita, letter);
148
149 END ARCHITECTURE;
```

#### Listing 9: Display

```
1 LIBRARY IEEE;
2
3 USE IEEE.STD_LOGIC_1164.ALL;
5 ENTITY texto IS
      address : IN STD_LOGIC_VECTOR(3 DOWNTO 0);
      palabra : OUT STD_LOGIC_VECTOR(19 DOWNTO 0)
    );
10 END ENTITY;
 ARCHITECTURE bhr OF texto IS
13
14 SUBTYPE textos IS STD_LOGIC_VECTOR(19 DOWNTO 0);
    TYPE textos_pantalla IS ARRAY (11 DOWNTO 0) OF textos;
15
16
    CONSTANT memory : textos_pantalla := (
17
```

```
0 = > "00000001001000100011", --suma
      1 => "01000101000001100011",--resta
      --2 => "001000100001011101101000", --multi
20
      2 => "0010001000101110110", --mult
      3 => "00110010100111111111", --and
      4 => "101001001111111111111", --or
      5 => "00101010011011111111", --not
24
      6 => "10111010111111111111", --c01
      7 => "101100111110011111111", --cA2
      8 => "010010100100111111111", --ror
      9 => "01001010011111111111", --rol
28
      10 => "01110000011111111111", --LSL
      11 => "011100000100111111111"--LSr
      );
32
33 BEGIN
   PROCESS (address)
    BEGIN
      CASE address IS
36
        WHEN "0000" => palabra <= memory(0); --suma</pre>
37
        WHEN "0001" => palabra <= memory(1); --suma
        WHEN "0010" => palabra <= memory(2); --suma
39
        WHEN "0011" => palabra <= memory(3); --suma</pre>
40
        WHEN "0100" => palabra <= memory(4); --suma
41
        WHEN "0101" => palabra <= memory(5); --suma
        WHEN "0110" => palabra <= memory(6); --suma
43
        WHEN "0111" => palabra <= memory(7); --suma
44
        WHEN "1000" => palabra <= memory(8); --suma
        WHEN "1001" => palabra <= memory(9); --suma
        WHEN "1010" => palabra <= memory(10); --suma
        WHEN "1011" => palabra <= memory(11); --suma
        WHEN OTHERS => palabra <= "11111111111111111111"; --suma
      END CASE;
   END PROCESS;
51
52 END ARCHITECTURE;
```

#### Listing 10: Barrel Shifter

```
1 LIBRARY IEEE;
2 USE IEEE.std_logic_1164.ALL;
3 USE IEEE.numeric_std.ALL;
4 use IEEE.std_logic_unsigned.all;
5 ENTITY barrelShifter IS
     PORT (
          a : IN STD_LOGIC_VECTOR(9 DOWNTO 0);
          cntrl, clk, iniciar : IN STD_LOGIC;
          salShifters : OUT STD_LOGIC_VECTOR(9 DOWNTO 0);
          salPrub : OUT STD_LOGIC
      );
12 END ENTITY barrelShifter;
14 ARCHITECTURE shifters OF prueba IS
     SIGNAL aux : STD_LOGIC_VECTOR(9 DOWNTO 0);
      signal i: INTEGER RANGE 0 TO 9 := 0;
17 BEGIN
      --Las opciones del shifter
18
      Shifter: PROCESS (clk, cntrl)
19
      BEGIN
          IF iniciar = '0' THEN
              aux <= "0000000000";
```

```
ELSIF (rising_edge(clk)) THEN
                 IF (cntrl = '0') THEN
                      --LSL
25
                      aux(9 downto 1) <= aux(8 DOWNTO 0);</pre>
26
                     aux(0) <= a(i);</pre>
27
                     i \le i + 1;
                 ELSE
29
                     aux <= aux(9) & aux(9 DOWNTO 1); -- ASR</pre>
30
                     aux(9) <= a(i);</pre>
31
                      i <= i + 1;
                 END IF;
33
                 salShifters <= aux;</pre>
34
            END IF;
       END PROCESS Shifter;
       salPrub <= clk;</pre>
38 END ARCHITECTURE shifters;
```

#### Listing 11: Divisor de frecuencia

```
1 library IEEE;
2 use IEEE.std_logic_1164.all;
3 use IEEE.numeric_std.all;
4 entity divisorFrecuencia is
      port (
           clk, iniciar: in STD_LOGIC;
           salidaLC : OUT STD_LOGIC
      );
9 end entity divisorFrecuencia;
10 architecture divFre of divisorFrecuencia is
      SIGNAL contador : INTEGER RANGE 0 TO 9999999 := 0;
      SIGNAL salidMed : std_logic;
13 begin
14
       DivisorFrecuencia: PROCESS (clk, iniciar)
15
      BEGIN
           IF iniciar = '0' THEN
17
               salidMed <= '0';</pre>
18
               contador <= 0;</pre>
19
           ELSIF rising_edge(clk) THEN
               IF contador = 9999999 THEN
21
                    contador <= 0;</pre>
22
                    salidMed <= NOT salidMed;</pre>
23
               ELSE
                    contador <= contador + 1;</pre>
25
               END IF;
26
           END IF;
27
      END PROCESS DivisorFrecuencia;
       salidaLC <= salidMed;</pre>
30 end architecture divFre;
```

# 4. Conclusiones

#### 4.1. Conclusiones Generales

El circuito presentado en la practica fue elaborado deacuerdo a los requerimientos solicitados, se trabajo de forma eficiente en la implementacion de las operaciones que se tenian que realizar ademas de ir aplicando diversos conceptos teoricos sobre las partes de un computador; ademas del uso de las matematicas para la elaboracion de un algoritmo que permitiece obtener los resultados esperados a partir de ciertas entradas de datos. Con esto podemos observar la importancia de los ALU como parte fundamental de los procesadores que se utilizan actualmente y por ello como futuros ingenieros debemos conocer su aplicacion tanto teorica como practica dando un enfoque hacia la problematica que buscamos resolver. Y al final podemos decir que: es poco, pero es trabajo honesto.

## 4.2. Conclusiones Eduardo Hernández Vergara

En el desarrollo de la práctica pudimos aprender/recordar algunos de los elementos más básicos de la programación en VHDL, esto con el objetivo de desarrollar nuestra ALU básica/intermedia, en lo personal hubo cosas complicadas al momento de intentar implementarlas a VHDL y programarlo en la FPGA, como fue el caso de la ventana deslizante, y la unidad aritmetica, la ventana deslizante fue especialmente retadora por los ciclos de reloj, ya que fue complicado sincronizar procesos adecuadamente para que saliera la ventana deslizante, mientras que la unidad Aritmetica simplemente no salia, en cuanto a las opciones de shifters y las operaciónes lógicas fueron relativamente sencillas, en el caso de los Shifters el unico problema era hacer que ciclara solo, mientras que las operaciones lógicas no fueron desafio alguno. Sin embargo estos obstaculos fueron superados para finalmente dar solución a la práctica.

# 4.3. Conclusiones José Ángel Rojas Cruz

En el desarrollo de la práctica, me di cuenta de la importancia que tiene conocer a fondo el funcionamiento de los componentes que forman parte de la unidad aritmética de la CPU, debido a que era importante conocerlo para saber cómo es que se manejarían los distintos componentes de la ALU y las salidas esperadas de cada uno de ellos, para así poder replicarlos en VHDL con la ayuda de la FPGA. Lo anterior se logró comprender al unir todos los elementos de la ALU en uno solo, desde la unidad aritmético-lógica hasta las operaciones de barrel shifters, teniendo en cuenta que en algunos casos tenían distintas formas de presentar las salidas, por lo que se debía de entender cómo lograr hacer este cambio y aplicarlo correctamente. Por último, la implementación de la ventana deslizante represento un reto por lo menos lógico debido a que se tuvieron que usar algunas herramientas que no se habían utilizado antes en programas desarrollados anteriormente, como consultar una memoria ROM y aplicar distintos eventos con solo una frecuencia de reloj. Creo que esta práctica hace que me dé cuenta de que necesito un estudio más profundo de las herramientas que nos brinda el lenguaje VHDL para poder facilitar y en algunos casos solucionar, problemas que se me presenten más adelante.

### 4.4. Conclusiones Erik Alcantara Covarrubias

Gracias a esta practica nos dimos cuenta de la gran importancia de el uso de los diferentes componentes de una CPU, la unidad de control, los multiplexores, y la ALU fueron muy complicados de realizar, pero gracias a ellos pudimos hacer operaciones matematicas y lograr decisiones en base a datos obtenidos de forma automatica

### 4.5. Conclusiones Mariana Martínez Alquicira

El desarrollo de esta práctica nos sirvió para recordar algunos conceptos manejados en la anterior materia, al igual que poner en práctica conocimientos que adquirimos en las clases, como el entendimiento de las partes de la computadora y que parte tiene control de qué. Con respecto a la programación, la parte que más se nos complico fue la parte aritmética, ya que nos percatamos que al ponerlo en marcha, obteníamos resultados erróneos cuando las cifras eran iguales. La parte lógica fue más sencilla ya que únicamente para el complemento 1, obtenemos la negación, para el complemento 2 usamos la misma negación del complemento 1 y le sumamos uno, por ultimo las operaciones AND y OR. Y por parte de las operaciones Shifters fue un tanto complicado pero no presentó más inconvenientes y la parte con más trabajo fue la parte del display. Al final el circuito pudo cumplir el objetivo de la práctica, el cual implicaba la elaboración de una ALU en la cual se pueden hacer operaciones aritméticas, lógicas y Shifters, con datos obtenidos de forma aleatoria.

# 5. Referencias

# Referencias

- [1] Stallings, W. (2003). Computer Organization and Architecture. Pearson Education International.
- [2] Jasinski, R. (2015). Efective Coding with VHDL: principles and best practice. The MIT Press.
- [3] Akka Technologies. (n.d.). FPGA: qué es y cuáles son las características de este componente. [online]. Available at: https://www.akka-technologies.com/fpga/ [Accessed 16 Oct. 2022]...