# 一种基于宽带信号的抽取滤波器设计

#### 李 峰

(中国电子科技集团公司第20研究所,西安710068)

摘要:级联积分梳状(CIC)滤波器结构简单,所耗逻辑资源少,广泛用于高速抽取和插值操作,但处理宽带信号的幅频响应不理想,难以满足抗混叠性能。通过分析传统 CIC 滤波器结构和功率谱密度,改进型滤波器利用锐化级联积分梳状(SCIC)技术提高阻带衰减并加入内插二阶多项式(ISOP)补偿器降低带内容差,同时讨论了现场可编程门阵列(FPGA)实现的硬件结构和寄存器位宽。仿真验证了改进型滤波器具有更好的通、阻带特性。

关键词:级联积分梳状滤波器;内插二阶多项式补偿器;幅频响应;阻带抑制

中图分类号: TN713.7

文献标识码:A

文章编号:CN32-1413(2015)02-0093-04

**DOI:** 10. 16426/j. cnki. jcdzdk. 2015. 02. 024

# Design of A Decimation Filter Based on Wideband Signal

#### LI Feng

(The 20th Research Institute of CETC, Xi'an 710068, China)

Abstract: Cascaded integral comb (CIC) filters are widely used in high-speed decimation and interpolation operation due to the simple structure and fewer logical resources, but its amplitude-frequency response difficultly meets the anti-aliasing properties in dealing with broadband signals, After analyzing the traditional CIC filter structure and power spectrum density, this paper proposes a modified filter which uses sharpening cascaded integral comb (SCIC) technology to strengthen stopband attenuation and adds intertolated second polynomials (ISOP) compensator to reduce the in-band tolerance, discusses the hardware architecture of field programmable gate array (FPGA) realization and the bit width of register. The simulation verifies that the modified filter has better characteristics of pass-band and stop-band.

**Key words:** cascaded integral comb filter; intertolated second polynomials compensator; amplitude-frequency response; stopband rejection

# 0 引言

级联积分梳状(CIC) 抽取滤波器由 Hogenau-er<sup>[1]</sup>提出,分解为积分器(递归部分)和梳状器(非递归部分)两部分,其传递函数为:

$$H(z) = \left(\frac{1}{RM} \cdot \frac{1 - z^{-RM}}{1 - z^{-1}}\right)^{N}$$
 (1)

式中: N 为 CIC 滤波器级数,决定阻带衰减程度; R 为微分延迟,取值为 1 或 2,决定频谱响应中第一零点位置; M 为抽取因子,由滤波器输入、输出采样率决定,系数 1/(MR) 确保 0 dB 的直流增益。其对应

的频率响应为:

$$H(e^{i\omega}) = \left[\frac{\sin\frac{\omega RM}{2}}{RM\sin\frac{\omega}{2}} \cdot e^{-j\omega\frac{RM-1}{2}}\right]^{N}$$
(2)

实现时,可将 M 倍抽取器提到梳状滤波器之前,使得积分器工作于输入采样率 f,上,而梳状滤波器工作在抽取之后的低采样率 f,M 上,整个结构只用到加法器和寄存器,显著降低了硬件资源损耗 $^{[2]}$ 。

频域上,CIC 滤波器的零点位于  $f_s/M(R=1)$ 的整数倍处,抽取操作使得第一零点  $f_s/M$  附近区

域混叠到滤波器通带中,如图 1 所示。假设信号带宽为  $f_c$ ,要求 CIC 滤波器的最小通带截止频率为  $f_c$ ,则  $f_s/M-f_c$  处的阻带抑制和  $f_c$ 处的通带衰减决定了滤波器的频域性能。随着  $f_c$ 的增加,幅频曲线中的上述两点逐渐靠近,CIC 滤波器性能显著下降。

针对宽带信号,本文利用阻带锐化和通带补偿技术对传统 CIC 滤波器进行改进。滤波器设计输入:输入采样频率 f,为 160 MHz,抽取因子 M 为 5,输出采样频率为 32 MHz,信号带宽 fc为 9 MHz。设计指标:通带波动小于 1.5 dB,阻带抑制大于 50 dB。



图 1 CIC 滤波器通带、阻带示意图

# 1 CIC 滤波器的改进

#### 1.1 阻带锐化

通过复用 3 个基本 CIC 滤波器,一种名为 SCIC 的滤波器被提出,既保持了 CIC 滤波器"Multip lier - Free"的特点<sup>[3]</sup>,阻带衰减又得到显著锐化,其传递函数为:

$$H_{\text{sharpen}}(z) = 3H^2(z) - 2H^3(z)$$
 (3)  
式中: $H(z)$ 为如式(1)所示的基本 CIC 滤波器传递函数。

图 2 反映了 4 种级数 SCIC 滤波器的幅频曲线,在 24~26 MHz 之间的 4 条曲线分别存在一个陷波点,该点位于阻带内,可忽略其对输入信号的影响。由图 3 可以看出,在相同微分延迟和抽取率的前提下,基本 CIC 滤波器的级数越高,SCIC 滤波器的阻带锐化效果越明显,对于 9 MHz 的信号带宽,SCIC 滤波器采用级数 1 时,阻带衰减(23 MHz频率点)仅为一40.7 dB,不满足设计要求;采用级数 2、级数 3 和级数 4 的阻带衰减分别为一59.1 dB、一

84.0 dB 和一110 dB,级数 4 的阻带衰减性能最优。 考虑通带波动性能,级数 3 和级数 4 所对应的通带波动均超过 10 dB 以上,显著增加了通带补偿滤波器的设计压力;而级数 2 的通带波动为一6.9 dB,将其补偿至一1.5 dB 的设计指标具有可行性。综合通带波动和阻带抑制性能,本文选择级数 2 的 SCIC 滤波器。



图 2 SCIC 滤波器通带波动和阻带抑制  $(f_s = 160 \text{ MHz}, M = 5, R = 1, f_c = 9)$ 

#### 1.2 通带补偿

为补偿通带 6.9 dB 的波动,在 SCIC 滤波器之后级联1个内插二阶 ISOP 滤波器<sup>[4]</sup>,传递函数和频率响应如下:

$$P(z) = \frac{1}{|c+2|} \cdot (1 + cz^{-1} + z^{-21})$$
 (4)

$$P(e^{j\omega}) = \frac{1}{|c+2|} \cdot (c + 2\cos I\omega)$$
 (5)

式中:I为正整数,为便于硬件实现,I是抽取因子M的整数倍。

本文设定 I=M,系数 1/|c+2| 用于归一化滤波器的直流增益。当 c<-2 时,ISOP 滤波器的幅频特性在 $[0,f_s/2M]$ 内单调递增,恰好可以对 SCIC 滤波器的通带衰减进行有效补偿。此外,ISOP 滤波器的最小幅度响应位于  $f_s/M$  的整数倍处,与 SCIC 滤波器的零点重合,保证了补偿后仍具有混叠抑制特性。

表 1 统计了 SCIC 滤波器加 ISOP 滤波器补偿后,系数 c 对最大增益、通带波动和阻带抑制的影响。可以看出,当系数 c=-3 时,通带内过补偿以致出现 4.23 dB 的正增益,且阻带抑制小于 50 dB;随着系数 c 的减小,通带补偿效果降低而阻带抑制性能有所提高,但提高效果减缓,综合考虑后选择

c = -4 作为 ISOP 滤波器的实现方案。

表 1 系数 c 对改进型滤波器的影响

 $(f_s = 160 \text{ MHz}, M = 5, R = 1, f_c = 9)$ 

| 系数     | 最大增益(dB) | $f_c(dB)$ | $f_s/M-fc$ (dB) |
|--------|----------|-----------|-----------------|
| c = -3 | 4. 23    | 3.63      | -48.7           |
| c = -4 | 1.16     | -0.15     | -52.5           |
| c = -5 | 0. 227   | -1.86     | -54.3           |
| c = -6 | 0        | -2.88     | -55.6           |
| c = -7 | 0        | -3.56     | -56.1           |
| c = -8 | 0        | -4.05     | -56.7           |

图 3 给出了本文设计的改进型滤波器、SCIC 滤波器和传统 CIC 滤波器的幅频曲线,对比发现:改进型滤波器在通带波动和阻带抑制性能上是 SCIC 滤波器和 CIC 滤波器合理的折衷。



图 3 改进型滤波器、SCIC 滤波器和传统 CIC 滤波器幅频曲线( $f_s$ =160 MHz,M=5,R=1, $f_c$ =9)

### 2 FPGA 实现

#### 2.1 硬件结构

改进型滤波器由 SCIC 滤波器和 ISOP 滤波器 串联组成,而本文的 SCIC 滤波器又以 2 级传统 CIC 滤波器为基础。暂时不考虑直流增益因素,合并式 (1)、式(3)和式(4)得到改进型滤波器的传递函数  $H_{ADV}(z)$ 为:

$$H_{ADV}(z) = \left[ 3 \left( \frac{1 - z^{-M}}{1 - z^{-1}} \right)^4 - 2 \left( \frac{1 - z^{-M}}{1 - z^{-1}} \right)^6 \right] \cdot (1 + cz^{-M} + z^{-2M})$$
(6)

借鉴传统 CIC 滤波器实现过程中将抽取器置于积分器和梳状滤波器之间的方法,使得梳状滤波器和 ISOP 滤波器的系数降低至原系数的 1/M,这部分的硬件处理速度也降至原速度的 1/M,既便于电路设计又降低硬件功耗。基于这种方法,将式(6)进行调整得到:

$$H_{ADV}(z) = \left(\frac{1}{1-z^{-1}}\right)^4 \cdot \left[3 - 2\left(\frac{1-z^{-M}}{1-z^{-1}}\right)^2\right] \cdot$$

$$(1-z^{-M})^4 \cdot (1+cz^{-M}+z^{-2M})$$
 (7)

式中:中括号内的减法运算使得数据通路中存在 2 个分支,其中 1 个分支为 2 级传统 CIC 滤波器,单级 CIC 滤波器群延迟为(M-1)/2,2 级 CIC 滤波器的群延迟为 $(M-1)^{[5]}$ ,在该支路中再加入 1 个时钟周期的延迟,使得支路延迟变为 M,为保证两支路群延迟一致,另一支路中直接引入 M 时钟周期延迟,并将 M 倍抽取器置于该延迟单元之前,从而降低支路的运算速度。

通过上述分析,得到改进型滤波器的硬件结构如图 4 所示。其中  $1/(1-z^{-1})$ 和 $(1-z^{-1})$ 为传统CIC 滤波器的积分和梳状部分,乘(-2)、乘(-4)运算可以利用移位操作实现,乘 3 运算利用移位加法操作实现,整个滤波器不包含任何乘法电路,为现场可编程门阵列(FPGA)节省了大量逻辑单元。



图 4 改进型滤波器的硬件结构

### 2.2 寄存器位宽

改进型滤波器包含积分运算,即对输入数据不断累加,这要求内部寄存器必须具有合理的位宽,否则中间运算结果会发生溢出。寄存器位宽的设计原则为:保证改进型滤波器在最大增益处不发生溢出。

首先分析改进型滤波器的直流增益,传统 CIC 滤波器直流增益为(RM)<sup>N[6]</sup>,在此基础上结合式(3)和式(5),得到改进型滤波器的直流增益计算公式为:

$$G_{DC} = [3 (RM)^{2N} + 2 (RM)^{3N}] \cdot |c+2| (8)$$

在 ISOP 滤波器的补偿作用下,如果最大增益 发生在直流点,最大增益和直流增益计算公式相同; 若 ISOP 滤波器过补偿,如图 3 所示,最大增益发生 在某一频点,则最大增益在直流增益的基础上乘以 一个增量因子  $K_{Prod}$ ,该增量因子可以通过仿真获 得,根据表 2 中 c 取 -4 时最大增益为 1.16 dB,得 到本文改进型滤波器的增量因子等于 1.143。依据 寄存器位宽设计原则,得到寄存器位宽  $W_{REG}$ 的计算 公式为:  $W_{REG} = W_{in} + \log_2 K_{Prod} + 2N \log_2 (RM) + \log_2 (3 + 2RM) + \log_2 |c + 2|$  (9) 式中: $W_{in}$ 为滤波器输入位宽。

将前面给出的设计输入代入上述公式中得到改进型滤波器的寄存器位宽为  $W_{in}+17$ ,即内部寄存器位宽在输入位宽的基础上增加 17 位。

# 3 设计验证

采用 Verilog 语言对图 4 所示的改进型滤波器进行描述,选用 Xilinx 公司 XC7K325T 芯片在 Vivado14.3 开发环境下仿真综合。滤波器输入、输出位宽 12 位,内部寄存器位宽 29 位,输入采样率

160 MHz,5 倍抽取,设计综合后占用 FPGA 资源 Slice 查找表(LUT) 498 个、Slice 寄存器 736 个。

利用 Vivado 自带的直接数字频率综合器 (DDS) IP 核输出 4 MHz 的正弦信号,同时叠加上 23 MHz、29 MHz 的噪声,产生如图 5 所示的不规则信号并送入改进型滤波器。上图将仿真结果用模拟信号形式显示,可以看出,滤波器将 23 MHz 和 29 MHz 的高频噪声滤除,保留 4 MHz 的正弦信号,与原 4 MHz 正弦信号相比仅幅值减小,减小程度由改进型滤波器在 4MHz 频点处的增益决定。图 5 以数字形式的仿真结果显示了滤波器输出信号变化周期是 32 MHz,实现了 5 倍抽取的功能。



图 5 改进型滤波器仿真结果

# 4 结束语

将 SCIC 锐化技术和 ISOP 补偿滤波器相结合,提出了一种改进型抽取滤波器。与传统 CIC 滤波器相比,该滤波器在通带波动和阻带抑制上得到显著提升。文中推导出改进型滤波器的传递函数,对其分析后提出 FPGA 实现的硬件结构,并将抽取器置于数据通路的合理位置,降低了部分模块的处理速率,在逻辑资源损耗不变的前提下,有效节省了硬件功耗。仿真综合验证了改进型滤波器满足设计指标要求,使其在通信系统中具有较高使用价值。

### 参考文献

[1] Hogenauer E B. An economical class of digital filters for decimation and interpolation [J]. IEEE Transactions on Acoustic, Speech and Signal Processing, 1981,

29(4):155 - 162.

- [2] 杨小牛,楼才义,徐建良.软件无线电原理与应用[M]. 北京:电子工业出版社,2001.
- [3] Dolecek G J, Harris F. Design of CIC compensator filter in a digital IF receiver [A]. 2008 IEEE International Symposium on Communications and Information Technologies. Vientiane [C]. Lao PDR, 2008; 638-643.
- [4] Hyuk J O, Sunbi Kum, Choi Ginkyu, et al. On the use of interpolated second-order polynomials for efficient filter design in programmable downconversion [J]. IEEE Journal on Selected Areas in Communications, 1999, 17(4): 212-217.
- [5] 郑瑾,葛临东,李冰. CIC 抽取滤波器的改进及其 FPGA 的实现[J]. 信息工程大学学报,2006,7(1): 57 59.
- [6] 杜勇,路建功,李元洲. 数字滤波器的 MATLAB 与 FP-GA 实现[M]. 北京:电子工业出版社,2012.