# Actividad 1 - Unidad 1

# Itzel Berenice Cabrera Vazquez

#### I. Introducción

### A. Disposiivos Logicos Programables

Los dispositivos lógicos programables <sup>1</sup> surgen gracias a dos diseños: el diseño tradicional de sistemas digitales (bajo costo y tiempo de desarrollo corto, aunque con arquitecturas inflexibles y recursos poco versátiles) y al diseño de aplicación específica (ASIC). Estos dispositivos tienen la característica de tener diseños concentrados en pequeñas áreas y para ello se requiere el uso de los lenguajes de descripción de hardware<sup>2</sup>. De esta forma es como el desarrollo de sistemas digitales se transforma a una descripción de alto nivel de los componentes que lo conforman, luego esta descripción configura apropiadamente los recursos del dispositivo, para que finalmente se obtenga un sistema funcional. [1]

Es por ello, que es fundamental para un Ingeniero en Telemática aprender el funcionamiento de los PLDs, los más usados y los lenguajes HDL (actualmente el más usado en la industria es el VHDL).

Existen clasificaciones de los PLDs, entre ellos se encuentran los: PLAs, PROMs, PALs, GALs, CPLDs y FPGAs. Las FPGA son matrices de puertas eléctricamente programables que contienen múltiples niveles de lógica. Se caracterizan por altas densidades de elementos, alto rendimiento, un gran número de entradas y salidas disponibles por el usuario y un esquema de interconexión flexible.



Fig. 1: Algunos FPGAs boards

# B. Vivado Xilinx

Vivado Design Suite es un software producido por Xilinx para la simulación, síntesis, análisis e implementación de los diseños de HDL. Para este último, la implementación, se requiere la documentación del board que se esté usando; en esta actividad usaré el board Nexys4<sup>3</sup>.

## C. Flip Flops

Los flip flps son dispositivos de almacenamiento, almacenan 1 bit, es por ello que tambien se le conoce como un multivibrador biestable.

A continuación se presentan los tipos de flip flops:



Fig. 2: Clasificación de Flip Flops, diagrama y tabla de verdad

## D. Display de 7 segmentos

El display 7 Segmentos es un dispositivo opto-electrónico que permite visualizar números del 0 al 9. Existen dos tipos de display, de cátodo común y de ánodo común. Surge en los 70's y debido a su facilidad de uso, mantenimiento y costo, actualmente se sigue usando con mucha frecuencia.



Fig. 3: Display de 7 segmentos

# II. OBJETIVOS

Realizar un proyecto<sup>4</sup> en Vivado, de tal forma que puedan generarse bloques de VHDL que tengan jerarquía entre sí. Para ello se deberá usar descripciones de comportamiento, de flujo de datos y de estructura. A medida de lo posible, realizar la síntesis, simulación e implementación del proyecto.

#### III. DISEÑO DE SOLUCIÓN

Primeramente, se muestra el diagrama de estados en la fig. 5.

<sup>4</sup>contador de 3 bits síncrono mediante el uso de flip flops, y mediante el uso de un decodificador de 7 segmentos, mostrar el numero decimal en un display

<sup>&</sup>lt;sup>1</sup>PLDs, Programmable Logic Devices

<sup>&</sup>lt;sup>2</sup>Hardware Description Language

<sup>&</sup>lt;sup>3</sup>https://digilent.com/reference/programmable-logic/nexys-4-ddr/reference-manual



Fig. 4: Diagrama de estados

A continuación, se muestra en un diagrama de la solución propuesta.



Fig. 5: Jerarquía de programas vhdl

#### IV. DESARROLLO Y RESULTADOS

 Programar en VHDL un flip flop tipo T. Analicé que para construir un contador de 3 bits debía usar 3 flip flops JK, con las entradas JK de cada flip flop iguales, esto es lo mismo que usar un flip flop tipo T.6

Fig. 6: Código del flip flop T en VHDL

2) Programar en VHDL un contador de tres bits usando los flip flops programados en inciso anterior. Para que el contador fuera sincrónico, las entradas de reloj de cada flip flop debía ser la misma. Además de ello, la entrada TO (entrada T del primer flip flop) debía estar siempre en un nivel alto, la entrada T1(entrada T del segundo flip flop) debía ser QO (la salida del primer flip flop) y finalmente, la entrada T2 (entrada del tercer flip flop) tenía que ser 'Q0 and Q1'. Por otra parte, el 'reset' y 'set' del contador, ambos sincrónicos, se activan a un nivel bajo.

```
-contador de 3 bits con preset síncrono y reset síncrono
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;

entity contador is Port (
    clk,preset,reset: in std_logic;
    l0,L1,L2: out std_logic);
end contador;

architecture arcCont of contador is
    signal 00,01,02:std_logic;
    signal T0: std_logic:='1';
    signal T1,T2:std_logic;

begin

F0: entity work.ff_T PORT MAP(
    0==00,
    T=>T0,
    clk=>clk,
    preset=>'1',
    clear=>'1'
);
F1: entity work.ff_T PORT MAP(
    0==01,
    T==T1,
    clear=>'1'
);
F2: entity work.ff_T PORT MAP(
    0=>02,
    T=>T2,
    clear=>'1'
);
process(preset,reset,clk)begin
    if(clk'event and clk='1')then
    if preset='0' then T0<= not 00;
    elsif reset ='0' then T0<= 00;
    end if;
end process;

L0 <= 00;
L1 <= 01;
L2 <= 02;
T1 <= 00;
T2 <= (00) and 01;
end arqCont;
```

Fig. 7: Código del contador de 3 bits en VHDL



Fig. 8: contador

3) Programar en VHDL un decodificador a 7 segmentos. Para ello hay que tener en cuenta que la entrada al decodificador son 3 bits por separado, es por ello que para usar el 'case-when', concateno estos tres bits de entrada. Además de ello, hay que considerar que en esta FPGA, los segmentos se activan a niveles bajos. Finalmente, no hay que olvidar el punto del display, es por ello que se consideran 8 bits en la salida.

Fig. 9: Código del decodificador a 7 segmentos en VHDL

4) Test Bench. Genero mi banco de pruebas o banco de estímulos, recordando que en este archivo no existen puertos, sólo señales. Fig.10

```
library IEEE;
use IEEE.SID LGGIC_1164.ALL;
entity testbench is
end testbench;

architecture arm_IR of *testbench is
signal (A: aTal logic="8");
signal (B: aTal logic="8");
signal (B: ATal logic="8");
signal (B: ATal logic="8");
signal (B: ATal logic="1");
signal D: ATal logic="1";
signal D: ATal logic="1";
signal D: ATal logic="1";
signal D: Std_logic="1";
signal D: Std_logic="1";
signal D: Std_logic="1";
signal AD: std_logic="1";
logic="1";
```

Fig. 10: Codificación de mi banco de pruebas

- 5) Simulación. Muestro los resultados de simulación, se puede ver como funciona de forma correcta. Fig. 11
- 6) Síntesis. Realizado este paso se pueden obtener varios datos útiles como lo son: las esquematización, la lista de elementos, el diseño del dispositivo, entre otras cosas.Fig.12
- 7) Implementación. Mediante el uso de un archivo .xdc, realizar la implementación de los leds que muestran el número binario y el display que muestra el número decimal. Fig.13. Además de ello, el software



Fig. 11: Simulación de mi test bench



(c) Análisis del voltaje en nuestro provecto

(d) La esquematización de nuestro proyecto

Fig. 12: Síntestis del proyecto, información entregada por el software

me mandó mensajes de advertencia del diseño de mi proyecto, indicándome que estos podrían producir un mal rendimiento.Fig.14



Fig. 13: Modificación del archivo constraint .xdc

# V. CONCLUSIONES

La importancia de los dispositivos lógicos programables en el mundo digital es sumamente importante y como futuros Ingenieros Telemáticos es fundamental que aprendamos cómo funcionan y así mismo, practicar con estos. Lamentablemente,



Fig. 14: Implementación del proyecto, información entregada por el software

por el momento, el último paso posible a realizar es el de la implementación.

Por otra parte, me percaté de la importancia de la descripción de estructura en VHDL, esta te ayuda a generar "segmentos jerárquicos", y de esta forma le da estructura al proyecto que se este realizando.

Finalmente, esta práctica me ayudo a recordar los fundamentos del diseño digital y repasar el lenguaje VHDL.

## REFERENCES

 Larrotta, D. M. B., and Aranguren, A. J. P. (2004). Diseño VHDL de sistemas digitales sobre dispositivos lógicos programables FPGAS. Umbral Científico, (4), 37-49.