### NYCU 電子研究所 系統晶片設計 LAB D

呂紹愷 311510187 江尹凡 311510207 廖智緯 311510216

### Introduction

此次 Lab 與 4-1 十分相似,只是需要把 4-1 中的 BRAM 換成 SDRAM+SDRAM-controller,如下圖所示。



由於 SDRAM-controller 無法直接與 wishbone 做溝通, 因此中間需要再透過一個 converter 來做轉換。

### SDRAM Device

- o sdram\_cle, sdram\_cs, sdram\_cas, sdram\_ras, sdram\_we
- sdram\_dqm, sdram\_ba, sdram\_a
- sdram\_dqi, sdram\_dqo

#### User interface

- user\_addr
- o rw
- data\_in, data\_out
- busy
- o in valid, out valid

# **SDRAM Controller**

- INIT→IDLE
- IDLE→ACTIVATE→WRITE→IDLE
- IDLE→ACTIVATE→READ→READ\_RES
  →IDLE
- IDLE→WRITE→IDLE
- IDLE→READ→READ\_RES→IDLE
- IDLE→PRECHARE→ACTIVATE→WRITE
  →IDLE
- IDLE→PRECHARE→ACTIVATE→READ
  →READ\_RES→IDLE
- $IDLE \rightarrow PRECHARE \rightarrow REFRESH \rightarrow IDLE$





#### write



read (連續讀取) 經觀察可發現,本實驗中會連續讀取 8 筆 code 資訊,且地址為連續

# • The behavior model refer to Micron MT48LC64M4A2

16 Meg x 4 x 4 banks

