1) Что такое схемотехника? Основные определения (элемент, устройство, цифровое устройство, система). Сигнал, типы сигналов. Классификация элементов.

Схемотехника — это научно-техническое направление, которое занимается анализом и синтезом интегральных схем в интересах выполнения ими оптимальных функций (операций).

Элемент — составная часть, выполняющая определённую функцию и неделимая на составные части.

Устройство — составная часть, выполняющая определённую функцию, представляет собой совокупность составных частей.

Цифровое устройство — устройство для обработки информации в цифровом виде. Система — совокупность элементов и устройств, выполняющая весь набор требуемых функций.

Сигнал — изменение физический величины. Бывают: 1) аналоговые, 2) цифровые. Вторые по способу кодирования делятся на: потенциальные, динамические, импульсные, и другие. Элементы классифицируются по функциональному назначению: логические, индикации, памяти, вспомогательные и другие. По ???: 1) комбинационные (выходной сигнал зависит только от входных значений) 2) последовательностные (выходной сигнал зависит от входного и от внутреннего состояния элемента). По типу логики: ДРЛ (диодно-резисторные), ДТЛ (диодно-транзисторные), МДП (метал-диэлектрик-полупроводник), КМОП (комплексный металл-оксид-полупров.).

2) Основные параметры и характеристики логических элементов, их классификация.

Статические параметры (хар-ки) логического элемента: 1) Амплитудно-передаточная, 2) Входная, 3) Выходная.

Параметры: 1) статические параметры — описывают работы л.э. когда сигнал входа не меняется. К ним относится: выходные и входные напряжения уровня ( $U^1$ ,  $U^0$ ), пороговые напряжения. Логические переходы ( $U_{n.n.}=U_1-U_0$ ). Входные/выходные токи ( $I^1$ , $I^0$ ). Токи потребления ( $I_{norp.}{}^0I_{norp.}{}^1$ ), Мощность ( $P^1$ ,  $P^0$ ,  $P_{crar.}$ ). Помехоустойчивость ( $U_{n.max}{}^+=U_{nop.}{}^0-U^0$ ,  $U_{n.max}{}^-=U_{nop.}{}^1-U^1$ ,  $U_n{}^{cp.}=(U_{n.max}{}^++U_{n.max}{}^-)$  / 2 ).

2) динамические — параметры, зависящие от времени. К ним относятся:  $t_{3,p.}^{1,0}$ ,  $t_{3,p.}^{0,1}$  — время задержки распространения сигнала (реакции входного элемент на изменение сигнала).  $t_{\phi.}^{1}$ ,  $t_{\phi.}^{0}$  - длительность фронта (единичного и нулевого).

## Классификацию написал выше

- 3) Логические элементы на биполярных транзисторах. Диодно-резисторная логика (ДРЛ).
- 4) Логические элементы на биполярных транзисторах. Диодно-транзисторная логика (ДТЛ).
- 5) Логические элементы на биполярных транзисторах. Транзисторно-транзисторноя логика (ТТЛ).
- 3-5 не проходили.

6) Логические элементы на полевых транзисторах. Общие сведения. Классификация полевых транзисторов и основные их параметры.

ПТ считаются лучше для интегральных схем.

Сам полевой транзистор выгляди так:



УГО: (б — п-канальный, в — р-канальный):



# Классификация:

- 1. Тип проводимости: а) п-канальные
  - б) р-канальные
- 2. Тип затвора: а) С управляющим р-п переходом



- б) С изолированным затвором
- 3. Тип канала: а) С индуцированным каналом
  - б) Со встроенным каналом
- X-ки ПТ: 1) Входная  $I_c = f(U_{34})$  (может быть  $I_c = f(U_{34}) = f(U_{c4})$ ).
  - 2) Выходная  $I_c = f(U_{cu})$  (может быть  $I_c = f(U_{cu}) = f(U_{3u})$ ).

Графики ещё перерисовать надо будет с конспекта:





7) Логические элементы на полевых транзисторах. Инвертор с линейной, нелинейной, квазилинейной и токостабилизирующей нагрузками.

Понятия не имею, что про ЛЭ на ПТ сказать кроме того, что написал выше.

Инвертор с линейной нагрузкой:



 Инвертор с нелинейной нагрузкой:



Проблема: график не линейный. Надо сделать

 $U_{c.u.} < U_{3.u.}$ 

Инвертор с квазилинейной нагрузкой:



Токостабилизирующий:

много мощности и т. д.)



8) Логические элементы на полевых транзисторах. Логические элементы с одним типом проводимости.

Основными логическими элементами являются элементы «И-НЕ» или «ИЛИ-НЕ» для построения полного базиса.









- Л.Э. на ПТ имеют следующие преимущества:
- 1. Высокое входное сопротивление.
- 2. Малые размеры и высокая технологичность.
- 3. Меньшая потребляемая мощность, чем у ТТЛ.
- 4. Высокая помехоустойчивость.
- 5. Устойчивость к нейтронной составляющей радиационного воздействия.
- 9) Логические элементы на полевых транзисторах. Инвертор на КМДП транзисторах. Логические элементы на КМДП транзисторах.

Особенность КМДП является свойство не потреблять мощности в статическом режиме при любом сочетании сигналов. Отличием в схемах является последовательное соединение транзисторов с разным типом проводимости. Для полного базиса представлены схемы И-НЕ ИЛИ-НЕ



На инверторе схема с диодами (обведена пунктиром) нужна исключительно для устранения резкого перепада или подачи напряжения.

10) Функциональные узлы комбинационного типа. Дешифратор. Функциональная и реальная схемы. Время переключения.

Функциональные узлы предназначаются для выполнения простейших операций над машинными словами или их частями: хранение, изменение и т. д. Строятся из логических элементов и (или) запоминающих элементов.

Функциональные узлы делятся на 1) комбинационные (шифраторы, дешифраторы, мультиплексоры), которые содержат только комбинационную цепь без запоминающих элементов и 2) последовательностные (счётчики, регистры и т. д.), в состав которых входит блок (элемент) памяти.

Дешифратор — устройство, предназначенное для преобразования двоичного кода в унарный комбинационный. В зависимости от двоичного кода на входе, на выходе возбуждается только одна из выходных цепей. Если часть входов не используется, то дешифратор называется неполным.

УГО:

Функционирование описывается формулами:



$$\begin{split} &Y_0 \!\!=\!\! \overline{x}_0 \ \overline{x}_1 \ \overline{x}_2 \! \ldots \! \overline{x}_{n\!-\!2} \ \overline{x}_{n\!-\!1} EN, \\ &Y_1 \!\!=\!\! \overline{x}_0 \ \overline{x}_1 \ \overline{x}_2 \! \ldots \! \overline{x}_{n\!-\!2} \ x_{n\!-\!1} EN, \\ &Y_2 \!\!=\!\! \overline{x}_0 \ \overline{x}_1 \ \overline{x}_2 \! \ldots \! x_{n\!-\!2} \ \overline{x}_{n\!-\!1} EN, \\ &\dots \\ &Y_2^n \!\!=\!\! \overline{x}_0 \ x_1 \ x_2 \! \ldots \! x_{n\!-\!2} \ \overline{x}_{n\!-\!1} EN, \\ & Y_2^n \!\!=\!\! \overline{x}_0 \ x_1 \ x_2 \! \ldots \! x_{n\!-\!2} \ \overline{x}_{n\!-\!1} EN, \\ &Y_2^n \!\!=\!\! \overline{x}_0 \ x_1 \ x_2 \! \ldots \! x_{n\!-\!2} \ \overline{x}_{n\!-\!1} EN. \end{split}$$

## Функциональная схема:



### Реальная схема:



Время переключения:  $t_{DC}=2*t_{_{3,\text{ИНВ.}}}+\max(t_{_{3,p.}}^{\phantom{3,p.}},t_{_{3,p.}}^{\phantom{3,p.}},t_{_{3,p.}}^{\phantom{3,p.}})$ 

Реальная схема отличается от функциональной для того, чтобы увеличить коэффициент разветвления по выходу.

11) Функциональные узлы комбинационного типа. Дешифратор. Увеличение разрядности дешифратора. Реализация булевых функций на дешифраторе.

Всё вышеперечисленное, +:

Увеличение разрядности:

Если из DC  $2 \rightarrow 4$  делается DC  $3 \rightarrow 8$ :



Если DC делается на больше выходов из меньших (например из  $2 \rightarrow 4$  в  $4 \rightarrow 16$ )



На базе дешифратора можно реализовывать различные булевы функции. К примеру:  $y = x_1x_2x_3 + x_1x_3 + x_2x_3$ . Данная запись эквивалентна (в логике дешифратора) y = 7 + 5 + 6 (111 + 101 + 110. Напоминаю, что  $x_1$  — младший бит,  $x_n$  — старший бит). На дешифраторе реализовывается как:



12) Функциональные узлы комбинационного типа. Шифратор. Схема шифратора. Управляющие входы/выходы. Расширение разрядности шифратора

Функциональные узлы предназначаются для выполнения простейших операций над машинными словами или их частями: хранение, изменение и т. д. Строятся из логических элементов и (или) запоминающих элементов.

Функциональные узлы делятся на 1) комбинационные (шифраторы, дешифраторы, мультиплексоры), которые содержат только комбинационную цепь без запоминающих элементов и 2) последовательностные (счётчики, регистры и т. д.), в состав которых входит блок (элемент) памяти.

Шифратор — это узел, выполняющий функцию, обратную декодированию. На вход подаётся унарный сигнал, а на выходе формируется двоичный код. Активизировать следует только один вход шифратора, но имеются приоритетные шифраторы, в которых при подаче активного уровня сигнала на несколько входов будет шифроваться более приоритетный вход.





Схема шифратора:



Таблица истинности обычного шифратора:

| <mark>вхо</mark> ,<br>х3 | д<br>x2 : | выход<br>у0 у1 |   |   |   |
|--------------------------|-----------|----------------|---|---|---|
| 0                        | 0         | 0              | 1 | 0 | 0 |
| 0                        | 0         | 1              | 0 | 0 | 1 |
| 0                        | 1         | 0              | 0 | 1 | 0 |
| 1                        | 0         | 0              | 0 | 1 | 1 |

Таблица истинности приоритетного шифратора:

| вхо | Д  | выход |    |    |    |  |  |  |
|-----|----|-------|----|----|----|--|--|--|
| хЗ  | x2 | x1    | x0 | y0 | у1 |  |  |  |
| 0   | 0  | 0     | 1  | 0  | 0  |  |  |  |
| 0   | 0  | 1     | *  | 0  | 1  |  |  |  |
| 0   | 1  | *     | *  | 1  | 0  |  |  |  |
| 1   | *  | *     | *  | 1  | 1  |  |  |  |

У шифратора имеется управляющие входы Ei (Enable input разрешение входа) и выходы Eo (Enable output отсутствие активного уровня на выходах) и G — выход активного уровня сигнала на одном из информационных выходов. Благодаря этим управляющим входам/выходам можно расширять разрядность шифраторов.

Расширение разрядности (Выход Р = Ео):



13) Функциональные узлы комбинационного типа. Мультиплексор. Схема мультиплексора. Реализация мультиплексора на дешифраторе и логике.

Функциональные узлы предназначаются для выполнения простейших операций над машинными словами или их частями: хранение, изменение и т. д. Строятся из логических элементов и (или) запоминающих элементов.

Функциональные узлы делятся на 1) комбинационные (шифраторы, дешифраторы, мультиплексоры), которые содержат только комбинационную цепь без запоминающих элементов и 2) последовательностные (счётчики, регистры и т. д.), в состав которых входит блок (элемент) памяти.

Мультиплексор — узел, реализующий операцию передачи сигнала с любого информационного входа. При помощи адресных входов на мультиплексоре выбирается один из n=2k информационных сигналов  $x_{n-1}..x_0$ . На адресные входы подаётся номер индекса в двоичном коде.

Реализуется следующей формулой:  $y = x_0 + a_0x_1 + a_1x_2 + a_0a_1x_3$ .





Реализация мультиплексора на дешифраторе:



14) Функциональные узлы комбинационного типа. Мультиплексор. Мультиплексор со входом разрешения. Увеличение разрядности мультиплексора. Реализация произвольных булевых функций на базе мультиплексора

## Всё вышеперечисленное, +:

Мультиплексор со входом разрешения — просто мультиплексор, в котором ещё есть вход Еп, на котором должен быть активный уровень сигнала, чтобы мультиплексор работал. Благодаря этому можно реализовывать булевы функции на мультиплексорах. К примеру: реализовать функцию  $y = (x_1+x_2*((he)x_3))*x_4$  на мультиплексоре  $4 \rightarrow 1$ 



Разрядность мультиплексора увеличивается следующим образом:



15) Функциональные узлы комбинационного типа. Демультиплексор.

Функциональные узлы предназначаются для выполнения простейших операций над машинными словами или их частями: хранение, изменение и т. д. Строятся из логических элементов и (или) запоминающих элементов.

Функциональные узлы делятся на 1) комбинационные (шифраторы, дешифраторы, мультиплексоры), которые содержат только комбинационную цепь без запоминающих элементов и 2) последовательностные (счётчики, регистры и т. д.), в состав которых входит блок (элемент) памяти.

Демультиплексор — узел, выполняющий функцию распределения информации, находящейся на его ходе, по своим выходам. Т. е. демультиплексор передаёт значение информации от единственного входа на один из выходов. Активизируемый вход определяется кодом, подаваемым на адресные входы демультиплексора.

### УГО:



На самом деле демультиплексор является дешифратором со входом Еп.

Схема демультиплексора = схема дешифратора со входом En:



16) Функциональные узлы комбинационного типа. Компараторы. Признаки равенства, больше и меньше битов. Таблицы истинности и булевы выражения. Наращивание разрядности. Реализация компаратора на равенство с использованием демультиплексора и мультиплексора.

Функциональные узлы предназначаются для выполнения простейших операций над машинными словами или их частями: хранение, изменение и т. д. Строятся из логических элементов и (или) запоминающих элементов.

Функциональные узлы делятся на 1) комбинационные (шифраторы, дешифраторы, мультиплексоры), которые содержат только комбинационную цепь без запоминающих элементов и 2) последовательностные (счётчики, регистры и т. д.), в состав которых входит блок (элемент) памяти.

Компаратор — устройство сравнения. Определяет отношения между двумя словами. Основными отношениями, через которые можно выразить остальные являются «равно» и «больше».

### УГО:



Признак равенства РАЗРЯДОВ:

$$r_i \!\!=\! a_i \ b_i \lor \overline{a_i \ b_i} \! = \overline{a_i \ \overline{b}_i} \lor \overline{a_i \ b_i} \!\!= \overline{a_i \ b_i} * \overline{\overline{a}_i \overline{b}_i} \!\!= \overline{a_i \oplus b_i}$$

Признак неравенства:

$$\overline{r_i} \!\!=\! a_i \; \overline{b_i} \vee \overline{a_i} \; b_i = \overline{a_i} \; \overline{b_i} \vee \overline{a_i} \; b_i \!\!=\! \; \overline{\overline{a_i} \; \overline{b_i}} \; * \overline{\overline{a_i}} b_i = a_i \oplus b_i$$

Признак сравнения чисел:  $(a_i, b_i)$   $F_{a>b}=a_{n-1}(\text{нe})b_{n-1}+r_{n-1}{}^=a_{n-1}(\text{нe})b_{n-1}+\ldots+r_1{}^=a_0(\text{нe})b_0$ , где  $r_x{}^=$ - признак равенства предыдущего разряда.

$$F_{a \le b} = ((He)a_{n-1})b_{n-1} + r_{n-1} = ((He)a_{n-1})b_{n-1} + \dots + r_1 = ((He)a_0)b_0$$

Наращивание разрядности происходит с помощью прямого каскадирования.



17) Функциональные узлы комбинационного типа. Сумматоры. Определение, классификация. Одноразрядные сумматоры (полусумматора и полный сумматор).

Функциональные узлы предназначаются для выполнения простейших операций над машинными словами или их частями: хранение, изменение и т. д. Строятся из логических элементов и (или) запоминающих элементов.

Функциональные узлы делятся на 1) комбинационные (шифраторы, дешифраторы, мультиплексоры), которые содержат только комбинационную цепь без запоминающих элементов и 2) последовательностные (счётчики, регистры и т. д.), в состав которых входит блок (элемент) памяти.

Сумматоры — элементы, выполняющие арифметическое сложение и вычитание чисел. Сумматоры классифицируют как: 1) По С.С.: двоичные, двочино-десятичные и др.. 2) По способу суммирования: комбинационные и накапливающие. 3) По способу организации межразрядных переносов: последовательные, параллельные, смешанные (групповой архитектуры). 4) По способу суммы всех чисел: последовательные и параллельные.

Одноразрядный полусумматор имеет два входа и два выхода. Входы: два числа. Выходы: число и перенос в следующий разряд. Организует работу по формуле:  $S_i=a_i \oplus b_i$ .  $C_i=a_ib_i$ . УГО:



Сумматор – это элемент, который учитывает перенос с прошлого разряда и все так же имеет два выхода.

УГО:



Для получения полного сумматора из полусумматора следует сделать следующее:



18) Функциональные узлы комбинационного типа. Сумматоры. Многоразрядные сумматоры. Последовательный сумматор. Параллельный сумматор с последовательным переносом.

Функциональные узлы предназначаются для выполнения простейших операций над машинными словами или их частями: хранение, изменение и т. д. Строятся из логических элементов и (или) запоминающих элементов.

Функциональные узлы делятся на 1) комбинационные (шифраторы, дешифраторы, мультиплексоры), которые содержат только комбинационную цепь без запоминающих элементов и 2) последовательностные (счётчики, регистры и т. д.), в состав которых входит блок (элемент) памяти.

Сумматоры — элементы, выполняющие арифметическое сложение и вычитание чисел. Сумматоры классифицируют как: 1) По С.С.: двоичные, двочино-десятичные и др.. 2) По способу суммирования: комбинационные и накапливающие. 3) По способу организации межразрядных переносов: последовательные, параллельные, смешанные (групповой

Многоразрядные сумматоры отличаются от одноразрядных тем, что на входы подаются вектора значений. Эти вектора могут складываться последовательно, параллельно и последовательно-параллельно (по типу переноса).

Схема последовательного сумматора:



Плюс такого сумматора — экономит аппаратные ресурсы.

Минусы — время задержки  $t_{3.п.}$ =  $(t_{триггера} + t_{SUM})$ \*n, где n — количество разрядов. Схема работы: На входы регистров а и b подаются вектора чисел в обратном порядке. Т. е.  $a_0$   $b_0$  — младшие разряды числа. После их сложения вырабатывается перенос, который хранится в триггере и который подаётся на вход переноса предыдущего разряда через такт. Сумма записывается а регистр S.

Параллельный сумматор с последовательным переносом Строится как цепочка одноразрядных сумматоров, соединённых последовательно по цепям переноса.

Схема выглядит так:



Плюсы такого сумматора — простая схема. Минусы: время задержки, и равно:  $t_{3Д} = t_{SUM} * n$ 

19) Функциональные узлы комбинационного типа. Сумматоры. Многоразрядные сумматоры. Параллельный сумматор с параллельным переносом.

Функциональные узлы предназначаются для выполнения простейших операций над машинными словами или их частями: хранение, изменение и т. д. Строятся из логических элементов и (или) запоминающих элементов.

Функциональные узлы делятся на 1) комбинационные (шифраторы, дешифраторы, мультиплексоры), которые содержат только комбинационную цепь без запоминающих элементов и 2) последовательностные (счётчики, регистры и т. д.), в состав которых входит блок (элемент) памяти.

Сумматоры — элементы, выполняющие арифметическое сложение и вычитание чисел. Сумматоры классифицируют как: 1) По С.С.: двоичные, двочино-десятичные и др.. 2) По способу суммирования: комбинационные и накапливающие. 3) По способу организации межразрядных переносов: последовательные, параллельные, смешанные (групповой

Многоразрядные сумматоры отличаются от одноразрядных тем, что на входы подаются вектора значений. Эти вектора могут складываться последовательно, параллельно и последовательно-параллельно (по типу переноса).

Параллельный сумматор с параллельным переносом решает проблему времени задержки, но добавляет громоздкость на схему, добавлением блока формирования переносов. Выглядит схема такого сумматора так:



Схема формирования переносов — просто схема, в которой формируется переносы на каждый следующий разряд. Туда сразу же дублируются все значения на входах сумматора. Выглядит она примерно так (запоминать вроде не обязательно):



Такой сумматор работает в двух функциях: прозрачности и генерации. Функция генерации — генерация переноса для следующего разряда НЕ ЗАВИСИМО ОТ ПРЕДЫДУЩЕГО РАЗРЯДА —  $g_i$ =  $a_ib_i$ .

Функция прозрачности — суммирует значения  $a_i$   $b_i$  без переноса (сумма по модулю).  $h_i$  =  $a_i \oplus b_i$  В конечном итоге перенос в следующий разряд формируется как  $C_0$  =  $g_0$  +  $C_{\text{вх}}h_0$ ;

$$C_1=g_1+C_0h_1=g_1+(g_0+C_{\text{BX}}h_0)h_1;$$

$$C_i = g_i + h_i g_{i-1} + h_i h_{i-1} g_{i-2} + \dots + h_i \dots h_1 g_0 + h_i \dots h_0 C_{\text{bx}}.$$

Время задержки такого сумматора:  $t_{3д} = t_{SUM} + t_{Б.Ф.П.}$ . (Примерно равно  $t_{SUM} * 2$ ).

20) Функциональные узлы комбинационного типа. Сумматоры. Многоразрядные сумматоры. Сумматоры групповой архитектуры (с цепным и параллельным переносом).

Всё то же самое, что по сумматорам, +:

Общая схема сумматоров групповой архитектуры выглядит примерно так:



Сумматор групповой архитектуры с цепным переносом (на параллельных сумматорах с параллельным переносом)



Время задержки становится  $t_{_{3\!4\!.}}=t_{_{\!5.\Phi.\Pi.}}*$  n

Сумматор групповой архитектуры с параллельным переносом (на параллельных сумматора с последовательным переносом):



Время задержки уменьшается, и становится  $t_{_{3\!A}}$  =  $t_{_{\!E,\Phi,\Pi}}$  +  $t_{_{\!rpynn}}$ .

21) Функциональные узлы комбинационного типа. Сумматоры. Многоразрядные сумматоры. Сумматор с условным переносом и накапливающий сумматор.

Всё то же самое, что по сумматорам, +:

Сумматор с условным переносом:



В обведённой пунктиром части верхний сумматор предполагает, что переноса нету, а нижний — что он есть.

Накапливающий сумматор (сумматор с аккумулятором)



С — синхроимпульс. К содержимому сумматора (которое хранится в регистре) прибавляется очередное слагаемое и результат замещает старое значение суммы. Из регистра выходит целый вектор.

22) Функциональные узлы комбинационного типа. Умножитель. Всё по узлам, +:

Умножитель состоит из сумматоров, которые зачастую связаны в матричном виде. Матричный трёхразрядный умножитель выглядит так:



d — какое-то число, если мы захотим умножить не два, а три числа. Основные разряды — а и b.

Можно собрать умножитель на сколько угодно разрядов благодаря такой системе. Вот пример.



23) Функциональные узлы последовательностного типа. Триггеры. Определение, классификация, основные параметры.

Последовательностные элементы — это такие элементы, выход которых зависит не толькот от поступающих сигналов, но и от внутреннего состояния.

Триггеры — это функциональные последовательностные узлы, которые могут находится продолжительное время в устойчивом состоянии.

### Классифицируются:

- 1) По функциональному назначению: RS, JK, D, T и другие (смешанные)
- 2) По способу переключения. (асинхронные, синхронные).

## Синхронные триггеры:

- 1) Статические (которые переключаются уровнем синхросигнала (или нулём или единицей)).
- 2) Динамические (изменение синхросигнала (когда происходит переключение или  $0 \to 1$  или  $1 \to 0$  )).

Стоит ещё рассказать про это переключение по фронту по спаду, как происходит.

Способы описания переключения триггера:

- 1) Таблица переходов
- 2) Графы
- 3) Диаграмма работы (с графиками переключения).
- 4) Характеристическими уравнениями.

К основным параметрам относится время предустановки и время постудержания (на графиках выглядят как время между приходом синхроимпульса и переключения триггера. Триггер не может переключаться в тот же момент, как приходит синхросигнал, а происходит это через какое-то время.).

24) Функциональные узлы последовательностного типа. Триггеры. RS триггер. Схема, принцип работы. Описание работы табличным способом, характеристическими равнениями, графом, диаграммами работы.

Всё что выше по триггерам, +: Схема RS триггера на элементе «И». (на вход приходят HE S и HE S).





После прихода запрещённой комбинации триггер будет работать, но как — неизвестно. Может быть быстрее переключится единица, а может быть ноль. Так как на Q и  $\neg Q$  стоит единица.