## Capítulo 12: ALGEBRA BOOLEANA

#### 12.1 Introducción



George Boole

1815-1864

George Boole fue un *l*ógico y matemático británico. Escribió los libros: "The Mathematical Analysis of Logic" (1847) y "An Investigation of the Laws of Thought" (1854).

Desarrolló la lógica Simbólica mediante la cual las proposiciones pueden ser representadas mediante símbolos y la teoría que permite trabajar con estos símbolos, sus entradas (variables o proposiciones) y sus salidas (respuestas). Dicha lógica cuenta con operaciones siguen el comportamiento algebraicas. Consideró que las proposiciones lógicas podían ser tratadas mediante herramientas matemáticas. Las proposiciones lógicas (asertos, frases o predicados de la lógica clásica) son aquellas que únicamente pueden tomar valores Verdadero/Falso, o preguntas cuyas únicas respuestas posibles sean Sí/No.

Según Boole, al conjunto de reglas de la Lógica Simbólica se le denomina Álgebra Booleana. Todas las variables y constantes del Álgebra Booleana, admiten sólo uno de dos valores en sus entradas y salidas: Sí/No, 0/1 o Verdadero/Falso. Estos valores bivalentes y opuestos pueden ser representados por números binarios de un dígito denominado bit, por lo cual el Álgebra Booleana se puede entender cómo el Álgebra del Sistema Binario.

Todas las operaciones pueden representarse mediante elementos físicos de diferentes tipos: mecánicos, eléctricos, neumáticos o electrónicos que admiten entradas binarias o lógicas y que devuelven una respuesta (salida) también binaria o lógica. Sus estados pueden ser: Abierto/Cerrado, en el casi de interruptores, Encendida/Apagada si se refiere a una bombilla, Cargado/Descargado, si se tratase de un condensador, Nivel Lógico 0/Nivel lógico 1, para producir una salida lógica de un circuito semiconductor, entre otras.

Un día en 1864 George Boole recorrió dos millas de su residencia a la universidad, bajo una lluvia torrencial para dar una conferencia que llevó a cabo con sus ropas mojadas. Como resultado, adquirió un fuerte resfriado que afectó sus pulmones y así terminó su carrera a la edad de 49 años. Parece ser que negligentemente su esposa Mary (nieta de Sir George Everest), creía que su remedio podría ser la causa. En efecto, ella puso a Boole en su cama y le arrojó cubos de agua, lo cual aceleró más su enfermedad.

El trabajo de Boole ha llegado a ser como un paso fundamental en la revolución de los computadores hoy en día. El álgebra Booleana tiene una amplia aplicación en el switch telefónico y en el diseño de computadores modernos.

A mediados del siglo XX el Álgebra Booleana se utilizó en el manejo de información digital llamada Lógica Digital. En efecto, Shannon (1930) la pudo formular en su teoría de la codificación y John Von Neumann la pudo enunciar en el modelo de arquitectura que define la estructura interna de los ordenadores desde la primera generación.



Claude Elwood Shannon (1916 - 2001)

Claude Elwood Shannon (1916 - 2001) ingeniero eléctrico y matemático. Nacido el 30 de abril de 1916, Míchigan-USA. Reconocido como "el padre de la teoría de la información". Falleció el 24 de febrero del año 2001, a la edad de 84 años, después de una larga lucha en contra la enfermedad de Alzheimer. Aplico el álgebra booleana a los circuitos con relés . "A Symbolic Analysis of Relay and Switchin Circuits" Trans. AIEE 1938.

El desarrollo de este capítulo tiene como finalidad iniciar a sus lectores en la comprensión de las funciones lógicas de un circuito digital como una aplicación tecnológica de la lógica de proposiciones. No se desarrollarán sistemas complejos, pero si se realizarán las operaciones básicas de un sistema digital combinatorio.

Se estudiarán aspectos básicos de un circuito digital tales como:

- La descripción simbólica de la lógica digital que mantiene sus bases en el álgebra booleana y otras técnicas matemáticas similares.
- Una introducción a los componentes electrónicos básicos de la lógica digital como lo son las compuertas lógicas.

## 12.2 Circuitos eléctricos simples o conmutados

## 12.2.1 Noción de circuito eléctrico simple

Los circuitos eléctricos simples son circuitos conmutados (figura 12.1) con interruptores que están conformados por una conexión de una fuente de voltaje (V), un interruptor o suiche (S) y una bombilla o lámpara (LAMP). La función de este sistema



Figura 12.1: Circuito eléctrico simple

eléctrico consiste en cerrar o abrir el interruptor para que se encienda o se apague la lámpara, respectivamente.

Al cerrar o poner el interruptor en estado lógico<sup>1</sup> "1", se produce el encendido de la lámpara, a esta acción se asignará "1"; al abrir o poner el interruptor en estado en lógico "0", se produce el apagado de la lámpara, a cuya acción se asignará el estado lógico "0" (vea tabla 12.1).

| S | LAMP |
|---|------|
| 0 | 0    |
| 1 | 1    |

Tabla 12.1: estado lógica del circuito conmutado

## 12.2.2 Tipos de circuitos conmutados

Los circuitos conmutados según la distribución de sus interruptores se pueden clasificar así:

• Circuitos conmutados en serie. Son aquellos circuitos cuyos interruptores van de manera consecutiva (figura 12.2).



Figura 12.2: circuitos conmutados en serie

• Circuitos conmutados en paralelo. Son aquellos circuitos cuyos interruptores van distribuidos en diferentes filas (figura 12.3).



Figura 12.3: circuitos conmutados en paralelo

## 12.2.3 Funciones lógicas de circuitos conmutados

Una tabla de verdad contiene valores obtenidos de las posibles combinaciones de los valores de los interruptores o pulsadores (o simplemente entradas) también se denomina función lógica.

<sup>&</sup>lt;sup>1</sup> En circuitos digitales los estados lógicos "1" y "0" también se les denomina nivel "alto" o "high" o H y nivel "bajo" o "low" o L, respectivamente.

Según la distribución de los interruptores o pulsadores en el circuito en serie corresponde a la función lógica denominada función AND y equivale al encendido o apagado de la lámpara.

Ahora, la distribución de los interruptores o pulsadores en el circuito en paralelo se produce la o función OR y corresponde al encendido o apagado de la lámpara.

Función lógica de un circuito conmutado en serie. Un circuito conmutado en serie (figura 12.2) tiene como función, dar encendido a la lámpara, si los interruptores están cerrados o apagarla, si se abre algún interruptor o pulsador. La función lógica de este circuito corresponde a la compuerta AND (tabla 12.2).

| Función AND |    |      |  |  |
|-------------|----|------|--|--|
| S1          | S2 | LAMP |  |  |
| 0           | 0  | 0    |  |  |
| 0           | 1  | 0    |  |  |
| 1           | 0  | 0    |  |  |
| 1           | 1  | 1    |  |  |

Tabla 12.2: función lógica AND

Función lógica de un circuito conmutado en paralelo. Un circuito conmutado en paralelo (figura 12.3) tiene como función darle encendido a la lámpara, siempre que alguno de los interruptores esté cerrado o de apagarla cuando se abren todos los interruptores o pulsadores. La función lógica de este circuito corresponde a la compuerta OR (tabla 12.3).

| Función OR |   |   |  |  |
|------------|---|---|--|--|
| S1 S2 LAMP |   |   |  |  |
| 0          | 0 | 0 |  |  |
| 0          | 1 | 1 |  |  |
| 1          | 0 | 1 |  |  |
| 1          | 1 | 1 |  |  |

Tabla 12.3: función lógica de OR

**Nota**: Las funciones lógicas de circuitos conmutados toman valores similares a los de las tablas de verdad de la lógica de proposiciones, solo que en vez de escribir verdadero escriba 1 y en vez de falso escriba 0.

**Ejercicio 12.1**: Construya la tabla de las funciones lógicas correspondientes a cada uno de los circuitos figuras 12.4a, 12.4b y 12.4c



## 12.4 Compuertas lógicas

#### 12.4.1 Concepto de compuerta lógica

Una compuerta lógica es un dispositivo físico conformado por elementos eléctricos o electrónicos que realizan una función lógica, cuyo resultado puede hallarse de acuerdo a los distintos valores de las variables de entrada.

Las compuertas lógicas básicas son: AND, OR, NOT (o inversor) y las compuertas negadas o invertidas de éstas, NAND, NOR, YES o BUFFER. Otro tipo de compuerta es XOR y su negación XNOR (o comparadora).

En este texto, las entradas de las compuertas se denotarán con letras minúsculas del alfabeto como w, x, y, z; de manera similar se tomará la salida con la letra mayúscula Q. Cada entrada toma los valores lógicos 0 ó 1 e igualmente, en la salida se produce 0 ó 1. Con los valores que toman las entradas y el respectivo resultado de la salida se construyen las tablas de verdad correspondientes a una función lógica.

## 12.4.2 Función lógica de las compuertas

Se denomina función lógica a una tabla de verdad de una compuerta o circuito digital. Una función lógica es el resultado obtenido de las posibles combinaciones de los valores de las entradas de un conjunto de compuertas lógicas.

**Función lógica NOT o Inversor** (vea figura 12.5). Esta compuerta se utiliza para cambiar el valor de la entrada. En efecto, la salida se obtiene cambiando el valor de la entrada así: cambia 0 por 1 y 1 por 0. La tabla de verdad de esta función lógica esta representada en la tabla 12.4.



Figura 12.5: símbolo lógico de la compuerta Inversor

Tabla 12.4: función lógica Inversor o NOT

Función lógica de AND (vea figura 12.6). Esta compuerta es equivalente a la conjunción vista en lógica de proposiciones y, en efecto, su salida toma el valor 1 si

todas las entradas tienen 1 y toma el valor 0 si alguna de las entradas es 0. La tabla de verdad de esta función lógica esta representada en la tabla 12.5.

| Х | у | Q |
|---|---|---|
| 0 | 0 | 0 |
| 0 | 1 | 0 |
| 1 | 0 | 0 |
| 1 | 1 | 1 |

Tabla 12.5: tabla de verdad la compuerta AND



Figura 12.6: símbolo lógico de la compuerta AND

**Función lógica de OR** (vea figura 12.7). Esta compuerta es equivalente a la disyunción vista en lógica de proposiciones y, en efecto, su salida es 1, si alguna entrada es 1 y toma el valor 0 si todas las entradas son 0. La tabla de verdad de esta función lógica esta representada en la tabla 12.6.



Figura 12.7: símbolo lógico de la compuerta OR



Tabla 12.6: tabla de verdad la compuerta OR

**Función lógica de NAND** (vea tabla 12.8). Esta compuerta corresponde a la negación de la compuerta AND; por lo tanto, su función lógica tendría los valores contrarios de la AND. Intuitivamente, se dice que la salida es 1 si alguna entrada es 0 y es 0 si todas las entradas son 1. La tabla de verdad de esta función lógica esta representada en la tabla 12.7.



Figura 12.8: símbolo lógico de la compuerta NAND

| Χ | У | Q |
|---|---|---|
| 0 | 0 | 1 |
| 0 | 1 | 1 |
| 1 | 0 | 1 |
| 1 | 1 | 0 |

Tabla 12.7: tabla de verdad la compuerta NAND

**Función lógica de NOR** (vea figura 12.9). Esta compuerta corresponde a la negación de la compuerta OR; por lo tanto, su función lógica tendría los valores contrarios de la OR. Su función lógica se representa en la tabla 12.8. Se puede concluir que la salida es

0, si al menos una entrada es 1 y es 1 si todas ' de esta función lógica esta representada en la ta

| х —— | <br>$\overline{}$ |
|------|-------------------|
| Y    | <br>Ų.            |

Figura 12.9: símbolo lógico de la compuerta NOR

 x
 y
 Q

 0
 0
 1

 0
 1
 0

 1
 0
 0

 1
 1
 0

Tabla 12.8: tabla de verdad la compuerta NOR

Función lógica de XOR (vea figura 12.10). La compuerta XOR también se denomina compuerta OR-exclusiva. Su función lógica se representa en la tabla 12.9. Se puede concluir que si las entradas toman valores contrarios la salida es 1 y si son iguales su salida es 0. La tabla de verdad de esta función lógica esta representada en la tabla 12.9.



Figura 12.10: símbolo lógico de la compuerta XOR

Χ

Función lógica de XNOR (figura 12.12). La compuerta XNOR también denominada en otros textos como XE. Esta compuerta se utiliza para comparar. Su función lógica se representa en la tabla 12.10, de la cual se puede concluir que la salida es 1 si las entradas son iguales y 0 si las entradas toman valores contrarios.



Figura 12.12: símbolo lógico de la compuerta XNOR

Tabla 12.10: tabla de verdad la compuerta XNOR

Ejercicio 12.2: Utilizando las compuertas AND, OR, NAND o NOR dibuje el circuito correspondiente a la compuertas XOR y XNOR.

#### 12.4 Circuitos digitales

Se denomina circuito digital a la interconexión formada por dos o más compuertas lógicas que producen una función lógica. Es decir, es la combinación de varias compuertas lógicas; por también le llaman circuitos eso combinacionales. Para dibujarlo se utilizan líneas que corresponden a los alambres conductores eléctricos: la conexión de estos alambres se diferenciará del cruce de los cables porque llevarán un punto en dicho enlace (vea figura 12.12).



Figura 12.12: Circuito lógico

| Х | У | Q <sub>1</sub> | $Q_2$ | $Q_3$ | Q <sub>4</sub> | $Q_5$ | $Q_6$ | Q |
|---|---|----------------|-------|-------|----------------|-------|-------|---|
| 0 | 0 | 0              | 0     | 1     | 0              | 0     | 1     | 0 |
| 0 | 1 | 1              | 0     | 1     | 0              | 1     | 1     | 0 |
| 1 | 0 | 1              | 0     | 1     | 0              | 1     | 1     | 0 |
| 1 | 1 | 1              | 1     | 0     | 1              | 1     | 0     | 1 |

Tabla 12.12: Función lógica del circuito lógico de la figura 12.12

## 12.5 Función lógica de un circuito digital

Función lógica de un circuito digital está formada por las posibles combinaciones de valores de las entradas de la compuerta principal, consignando así la salida final. Las salidas parciales de las diferentes compuertas lógicas conformarán las entradas de las compuertas de un nivel superior.

Se recomienda marcar las salidas parciales de cada compuerta con Q<sub>i</sub> (i=1, 2, 3, ...). Los valores obtenidos para cada Q<sub>i</sub> servirán como entrada para cada compuerta de nivel superior; luego se evalúa cada compuerta según la función lógica de cada una; siguiendo la secuencia del circuito se continúa hasta obtener el resultado final.

**Ejemplo 12.1**: Determine la función lógica del circuito de la figura 12.12. Pongamos los Q<sub>i</sub> en la salida de cada compuerta como en la figura 12.13 que da como resultado la tabla 12.12.

Nota: Un circuito lógico como la siguiente:



Figura 12.13: Circuito del ejemplo 12.1

**Ejercicio 12.3**: Determine la función lógica de cada uno de los circuitos digitales de las figuras 12.14a hasta 12.14d:





Figura 12.14b







Figura 12.14d

## 12.7 Concepto de álgebra booleana

El nombre de álgebra booleana se dio en memoria a su descubridor George Boole. Mucho antes que Shannon, E. V. Huntington en 1904 ya había establecido la definición de "álgebra booleana" como un sistema axiomático consistente, completo e independiente que comprende un conjunto B con mínimo dos elementos digamos w, x, y, z (entradas), Q (salidas); dos operaciones binarias (suma +, producto •); una operación unitaria (negación -) y que cumplen los siguientes axiomas:

 Modulativa: x+0=0+x=x x.1=1.x=x

Conmutativa: x+y=y+x
 x,y=y,x

Distributiva: x.(y+z)=x.y+x.z
 x+(y.z)=(x+y).(x+z)

• Complemento:  $\begin{array}{c} \overline{x} + x = x + \overline{x} = 1 \\ \overline{x} \cdot x = x \cdot \overline{x} = 0 \end{array}$ 

Mediante el álgebra booleana se puede diseñar un circuito digital y simplificarlo hasta expresarlo como la mínima expresión booleana que por tanto contendría el menor número de compuertas lógicas posible al momento de implementarle físicamente, utilizando las entradas del circuito como variables y las cantidades 0 y 1 como sus únicos valores posibles para dichas entradas booleanas.

## 12.8 Elementos del álgebra booleana

Los siguientes elementos se utilizan para escribir expresiones booleanas que representan simbólicamente un circuito digital. Cada expresión lógica tiene su respectiva función lógica. Los elementos del álgebra booleana son:

**Símbolos numéricos.** Se representan por 0 y 1; corresponden a los posibles estados de una compuerta lógica (en la entrada o salida). Es 0, cuando el nivel de voltaje es bajo (0 a 0.8V) equivalente a desactivado (interruptor abierto) en lógica positiva y es 1, si el nivel de voltaje es alto (2,5 a 5V) equivalente a activado (interruptor cerrado) en lógica positiva.

Constantes. Es una señal de entrada o salida que no cambia (siempre 0 ó 1).

**Variables.** Es una señal que cambia con el tiempo, denominadas entradas y salidas; representadas por las letras minúsculas o mayúsculas del alfabeto respectivamente, así: las entradas por w, x, y, z; la salida por Q.

Signos de agrupación. Se utilizan paréntesis izquierdo "(" y paréntesis derecho ")".

**Símbolos operacionales.** Las únicas operaciones del álgebra booleana son: OR (+), AND (•) y la negación o inversor NOT ( o vínculo superior).

Símbolo relacional. Como único símbolo relacional se utiliza el signo "=".

## 12.9 Expresiones booleanas

Al igual que en álgebra tradicional, también se trabaja con letras del alfabeto para denominar variables y formar ecuaciones para obtener el resultado de ciertas operaciones mediante una ecuación o expresión booleana. Efectivamente, los resultados de las correspondientes operaciones también serán binarios.

**Ejemplo 12.2**: las siguientes expresiones son booleanas con x, y, z entradas y Q la salida

$$\overline{x.y} + x.y = Q$$
  
  $x + y.\overline{z + y}.\overline{z + x}.z = Q$ 

#### 12.10 Trascripción de circuito digital a expresión booleana

Para transcribir un circuito digital a una expresión booleana escriba la expresión correspondiente a cada compuerta del circuito comenzando siempre por las entradas de las más independientes hasta escribir la operación de la compuerta principal.

**Ejemplo 12.3**: Escriba la expresión booleana correspondiente a cada uno de los circuitos de las figuras 10.15 y 10.16.

La expresión lógica de la figura 10.15 se podría obtener así: determine las salidas parciales:  $Q_1=x+y,\ Q_2=x.y,\ Q_4=x.y,\ Q_5=x+y$ 

Las salidas  $Q_1$  y  $Q_2$  entran a la compuerta NAND que produce la salida  $Q_3$  y en efecto su expresión booleana parcial será:  $Q_3 = \overline{Q_1 \cdot Q_2}$ 

Las salidas Q4 y Q5 son entradas de la compuerta NAND que produce la salida parcial Q6=  $\overline{Q4.Q5}$ 



Las salidas  $Q_3$  y  $Q_6$  son entradas de la compuerta NOR que es la compuerta principal y en efecto la salida final será:  $Q = \overline{Q_3 + Q_6}$ 

Por lo tanto, la expresión resultante será:  $Q = \overline{(x+y).x.y} + \overline{x.y.(x+y)}$ 

Procediendo de igual manera, la expresión lógica de la figura 10.16 queda:  $Q = \overline{((x,y,z)x,y)} + \overline{((x+y+z),y,z)}$ 

## 12.11 Trascripción de expresión booleana a circuito digital

Para transcribir una expresión booleana a circuito digital se comienzan a dibujar las compuertas correspondientes a las operaciones indicadas más interna, siguiendo de manera lógica a dicha expresión.

**Ejemplo 12.4**: Dibuje el circuito digital correspondiente a la siguiente expresión booleana  $Q = \overline{x + y}.\overline{y} + (x + \overline{y}).\overline{x}$ 



## Ejercicio 12.4:

1. Dibuje el circuito digital correspondiente a cada una de las siguientes expresiones booleanas utilizando el mínimo de compuertas posible (sin simplificar la expresión):

a) 
$$Q = (\bar{x} + \bar{y}).(x + \bar{y})$$

b) 
$$Q=(x+y.x).(y+x.y).x$$

c) 
$$Q = x.z + y + x.y + z.x$$

d) 
$$Q = x.(\overline{x+y}.\overline{x+y} + \overline{y} + x).\overline{z}$$

e) 
$$Q = x + y$$
.  $(x + y)y + (z.(x + y))x$ 

2. Escriba la expresión lógica de cada uno de los circuitos dados en las figuras 12.18a hasta 12.18d:



# 12.12 Velocidad y Retraso de Propagación

La velocidad en la que opera un circuito digital corresponde a la rapidez con que puede completar una tarea. Las limitaciones en velocidad surgen principalmente de dos fuentes:

- 1. El número de compuertas que una señal encuentra desde el punto de entrada al circuito y hasta la salida (que se conoce como camino lógico)
- 2. El retraso encontrado por una señal en transitar por una compuerta el cual no solamente proviene del tiempo que requieren los transistores en cambiar de estado, sino también del tiempo que requiere la capacitancia de las compuertas en cargarse y descargarse. Un retraso de propagación es un retardo que existe en una aplicación desde las entradas hasta obtener la salida de un dispositivo o compuerta lógica. Por ejemplo, en las compuertas de tipo NAND y NOR los retrasos de propagación son de 10 ns (nanosegundos, 1 ns=10<sup>-9</sup> segundos).

## 12.13 Postulados del álgebra booleana

Según la enciclopedia Lexis, "un postulado es una proposición cuya verdad se admite sin pruebas y que es necesaria para servir de base en posteriores razonamientos". En efecto, el álgebra booleana sugiere los siguientes postulados:

```
a) 0+0=0
b) 0.0=0
c) 0+1=1
d) 0.1=0
e) 1+0=1
f) 1.0=0
g) 1+1=1
h) 1.1=1
i) 0=1
j) 1=0 tabla 12.12
```

#### 12.14 Leyes del álgebra booleana

Partiendo de la premisa que el álgebra booleana se utiliza para verificar la consistencia de las funciones lógicas de circuitos integrados o chips, se puede asegurar que las leyes de esta álgebra son una herramienta fundamental que se utiliza para simplificar expresiones booleanas complejas y por ende, para simplificar circuitos digitales. Las leyes del álgebra booleana son las mismas utilizadas en el álgebra proposicional, con la diferencia que sus valores constantes ya no serán V y F sino 1 y 0 (vea tabla 12.13).

#### 12.12 Simplificación de expresiones booleanas

Las leyes y los postulados booleanos permiten obtener de una expresión compleja otras expresiones idénticas más simples (generalmente con menos variables); igualmente se obtendrá su correspondiente circuito digital con menos compuertas lo cual permite que los retardos de propagación sean menores debido a que los bits tienen que pasar por el conjunto de compuertas y de tal manera pasaría por menos de las compuertas de las que pasaría originalmente. Esto es muy conveniente no solamente por el aspecto económico en la construcción de un sistema electrónico digital complejo (por ejemplo, un computador), sino además por la velocidad en el transporte de los bits.

El método de simplificar expresiones booleanas será el mismo que se ha utilizado para hacer una demostración; es decir, se pone una columna con las expresiones obtenidas y otra con la justificación (ley o postulado que se utilizó) de cada paso dado hasta alcanzar la mínima expresión.

| NOMBRE DE LA LEY    | LOGICA DE PROPOSICIONES                                  |  |  |
|---------------------|----------------------------------------------------------|--|--|
| 1. Idempotencia     | • X. X=X                                                 |  |  |
|                     | • X+ X=X                                                 |  |  |
| 2. Identidad        | • x.1=x                                                  |  |  |
|                     | • x + 0=x                                                |  |  |
| 3. Dominación       | • x.0=0                                                  |  |  |
|                     | • x+1=1                                                  |  |  |
| 4. Conmutativa      | • x. y=y. x                                              |  |  |
|                     | • X+ y=y+ X                                              |  |  |
| 5. Asociativa       | <ul> <li>x. y. z⇔ (x. y).z⇔ x.(y. z)</li> </ul>          |  |  |
|                     | • $x + y + z = (x + y) + z = x + (y + z)$                |  |  |
| 6. Distributiva     | • $x.(y + z) = (x. y) + (x. z)$                          |  |  |
|                     | • $x+(y.z)=(x + y).(x + z)$                              |  |  |
| 7. Complementación: | _                                                        |  |  |
| Contradicción       | $\bullet$ $x. \overline{x} = 0$                          |  |  |
| Tercero excluido    | • x + x = 1                                              |  |  |
| 8. Involución       | <ul> <li>x = x doble negación</li> </ul>                 |  |  |
|                     | <ul><li>≡ _<br/>• x = x triple negación</li></ul>        |  |  |
| 9. D' Morgan        | $\bullet$ $\overline{x.y} = \overline{x} + \overline{y}$ |  |  |
|                     |                                                          |  |  |
| 10. Absorción       | • x+y=x.y                                                |  |  |
| TO. AUSOICIOII      | $\bullet  X.(X+Y)=X$                                     |  |  |
| 12. Booleana        | • x + (x. y)= x                                          |  |  |
| 12. Dooleana        | • x.(x+y)=x. y                                           |  |  |
|                     | $\bullet  x + (x.y) = x + y$                             |  |  |

Tabla 1.13 Leyes del álgebra bolleana

**Ejemplo 12.5**: Simplifique la siguiente expresión Q = (x + y).z + x.y, hasta obtener la mínima expresión. Determine la cantidad de compuertas que se ahorra.

| EXPRESION                                                         | JUSTIFICACIÓN      |
|-------------------------------------------------------------------|--------------------|
| $Q = (\overline{x} + \overline{y}).\overline{z} + \overline{x.y}$ | Expresión original |
| $Q = \overline{x.y.z} + \overline{x.y}$                           | Ley de D'Morgan    |
| $Q = \overline{x.y.}(\overline{z} + 1)$                           | Ley distributiva   |
| $Q = \overline{x.y}$                                              | Ley de identidad   |



Figura 1.19a: circuito original de la expresión del ejemplo 12.5



Figura 12.19b: circuito resultante de la expresión del ejemplo 12.5

Nótese que el circuito original (figura 12.19) tiene 7 compuertas: 3 NOT, 1 AND, 1 NAND y 2 OR.; en cambio el circuito resultante (figura 10.19b) quedó con solamente una compuerta (1 NAND), lo cual solo produciría el retraso de propagación que técnicamente igual al que haya programado el fabricante al pasar por cada compuerta.

## Ejercicio 12.6

1) Simplifique cada una de las siguientes compuertas, justificando cada paso realizado; dibuje ambos circuitos y determine la cantidad de compuertas que se ahorra.

a) 
$$Q = x + y + (x + y).z$$

b) 
$$Q = x.y + x.z + x.z$$

c) 
$$Q = y + z.y + x.y.w$$

d) 
$$Q = \overline{x.y} + \overline{x}$$

e) 
$$Q = x + x.y + y.x$$

f) 
$$Q = x.(\bar{x} + y).(\bar{x} + \bar{y})$$

g) 
$$Q = x.\overline{y} + \overline{y}.x$$

h) 
$$Q = w.(y + w).(w + x + y+)$$

i) 
$$Q = (x + y).z + x.y$$

j) 
$$Q = (\overline{w.x} + y).(\overline{x + w})$$

k) 
$$Q = (x + y)z^{-}.z + x).z$$

1) 
$$Q = y.(x.(x.(x.z+w)) + x.(y.z+x).y$$

## 12.13 Formas útiles de expresiones booleanas

Las expresiones booleanas en aplicaciones tecnológicas pueden se representadas por dos formas especiales que muy útiles, son ellas: la **forma normal disyuntiva** (FND o expresada en minterms) y la **forma normal conjuntiva** (FNC o expresada en maxterms).

La cantidad de términos de estas formas depende de la cantidad de variables que se van a utilizar y se expresa 2<sup>n</sup> con n= cantidad de variables. Es decir, si n=2, la FND o FNC constará de 4 posibles combinaciones de términos producto o suma respectivamente y si es de 3 variables será de 8 posibles combinaciones de términos.

#### 12.13.1 Forma normal disyuntiva

Es aquella expresión booleana formada como una suma de productos que involucra todas las variables con o sin negación; es decir, cada término que la compone está escrito como un producto de sus variables. Cada producto se denomina término minimal o miniterm. La expresión se denomina función polinomial minterms o minimales y denota f(x) para expresiones de una entrada, f(x,y) para expresiones de dos entradas o f(x,y,z) para expresiones de tres entradas y así sucesivamente. Por ejemplo, la función f(x,y,z) = (x,y,z) + (x,y,z) + (x,y,z) que tiene 3 variables y tres términos minterms.

El complemento de f(x,y,z) son los términos que le faltan a la expresión para que la FND quede completa, en efecto estos son:  $\overline{f}(x,y,z) = \overline{x.y.z} + \overline{x.y.z} +$ 

Dada una expresión booleana escrita en sumas de productos incompleta, para obtener una FND se procede por simple inspección así:

- Aplique la ley de D'Morgan para quitar los complementos que estén indicados hasta que aparezcan solamente aplicados a las variables individuales.
- Aplique la ley distributiva del producto sobre la suma; de tal manera la expresión puede quedar reducida a un polinomio.
- Observe cada término de la función los cuales deben tener todas las variables que tiene la función. Si en algún término faltase una entrada entonces se multiplica el término por la suma de esta variable con su complemento, ya que por la ley de complementación es 1; por ejemplo, si faltase x se multiplica el término por la suma x + x̄.
- Aplique ley de idempotencia para reducir los términos semejantes (o repetidos) y otras leyes reconocidas para simplificar.

**Ejemplo 12.6**: Escriba en FND la expresión  $f(x, y, z) = \overline{x + y.z + x.(y + z)}$ .

Aplicando los pasos anteriores dados en la sección 10.13.1 se tiene:

$$f(x,y,z) = x + y + z + x + \overline{y}.z \qquad \text{LeydeD'Morgan} \\ = x + y + z \qquad \text{Ley identidadbooleanæ idempotenċa} \\ = x.(y + \overline{y}).(z + \overline{z}) + (x + \overline{x}.).y.(z + \overline{z}) + (x + \overline{x}.).(y + \overline{y}).z \quad \text{Ley identidady complemen£ción} \\ = x.y.z + x.y.\overline{z} + x.\overline{y}.z + x.\overline{y}.z + \overline{x}.y.z + \overline{x}.y.\overline{z} + \overline{x}.y.\overline{z} + \overline{x}.y.z \quad \text{Ley distributiva eidempotenċa}$$

## 12.13.2 Forma normal conjuntiva

Es aquella expresión booleana formada como un producto de sumas que involucra todas las variables con o sin negación; es decir, cada término que la compone está escrito como una suma de sus variables. Cada suma se denomina término maximal o maxiterm. La expresión se denomina función polinomial maxiterms o maximales. Por

ejemplo, f(x, y, z) = (x + y + z).(x + y + z).(x + y + z) que es una función de tres variables con tres términos maxiterms

Dada una expresión escrita de manera libre, a partir de ella se puede obtener la forma normal conjuntiva y esta puede usarse para hallar su complemento (vea ejemplo 12.7).

Dada una expresión booleana escrita en productos incompletos de sumas, para obtener una FNC se procede así:

- Aplique la ley de D'Morgan para quitar los complementos que estén indicados hasta que aparezcan solamente aplicados a las variables individuales.
- Aplique la ley distributiva de la suma sobre el producto (factorización).
- Observe cada término de la función los cuales deben tener todas las variables que tiene la función. Si en algún término faltase una entrada entonces se suma al término el producto de esta variable con su complemento, porque por ley de complementación es 0; por ejemplo, si faltase x se agrega al término x.x...
- Aplique ley de idempotencia para reducir los términos semejantes (o repetidos).

**Ejemplo 12.7**: Escriba en FNC la expresión  $f(x, y, z) = \overline{x + y}.\overline{z} + \overline{x}.(y + \overline{z})$ .

Para tal fin, aplique a la expresión los siguientes pasos:

$$f(x,y,z) = \overline{x.yz} + (x+y.z) \\ = \overline{x.y.z} + x.\overline{y} + x.z \\ = \overline{x.y.z} + x.\overline{y} + x.z \\ = \overline{x.y.z} + x.\overline{y}.(z+\overline{z}) + x.(y+\overline{y}).z \\ = \overline{x.y.z} + x.\overline{y.z} + x.\overline{y.z} + x.y.z + x.\overline{y.z} \\ = \overline{(x.y.z} + x.\overline{y.z} + x.\overline{y.z} + x.y.z + x.\overline{y.z})' \\ = ((\overline{x.y.z} + x.\overline{y.z} + x.\overline{y.z} + x.y.z + x.\overline{y.z})')' \\ = ((x+y+z).(\overline{x}+y+\overline{z}).(\overline{x}+y+z).(\overline{x}+y+\overline{z}).(\overline{x}+y+\overline{z}))' \\ \text{Ley de Complemento} \\ = (x+y+z).(x+y+z).(x+y+z).(x+y+z).(x+y+z) \\ \text{Hallacomplemento} \\ \text{Hallacomplemento}$$

Observe el primer apóstrofe (complemento) aplica la ley de D'Morgan y el segundo halla el complemento, es decir, busca los términos que faltan para completar la FNC.

Dada una función lógica f(x,y,z) en una tabla de valores para representarla en FNC (maxterms) tome de la tabla los 0 y en FND (minterms) tome los 1.

# 12.14 Simplificación de expresiones booleanas con compuertas NAND o NOR

Las diferentes empresas fabricantes de circuitos integrados y chips buscan la eficiencia de sus construcciones fabricándolas en serie y de manera automatizada; para tal fin, por consideraciones constructivas, utilizan solo compuertas NAND o NOR, es decir, diseñan los circuitos digitales con únicamente compuertas NAND o NOR, respectivamente.

Con el fin de lograr tales técnicas obtenga primero la expresión óptima; luego, utilice la ley de involución, y por último, aplique la ley de D'Morgan, si es necesario.

**Ejemplo 12.8**: Escriba la expresión óptima utilizando solamente compuertas NOR que corresponde a la expresión  $Q = \overline{x}.(\overline{y+w}).((\overline{w+x})+\overline{x})$ .

$$Q = \overrightarrow{x}.(\overrightarrow{y}.\overrightarrow{w}).((w.x) + \overrightarrow{x})$$

$$= \overrightarrow{x}.(y.\overrightarrow{w}).(w + \overrightarrow{x})$$

$$= \overrightarrow{x}.y.\overrightarrow{w}.(w + \overrightarrow{x})$$

$$= x.y.w.w + x.y.w.x$$

$$= 0 + \overrightarrow{x}.y.\overrightarrow{w}$$

$$= (x + y + w)$$
Figura 12.20: Circuito óptimo equivalente de la expresión del ejemplo 12.8

El circuito óptimo equivalente a la expresión está dado en la figura 12.20

## 12.15 Mapas de Karnaugh

El mapa de Karnaugh fue inventado en 1950 por Maurice Karnaugh, un físico y matemático estadounidense. Se Graduó en la universidad de Yale en el 1952, es actualmente gobernador emérito del ICCC (International Council for Computer Communication). Ha trabajado como investigador en los Laboratorios Bell desde 1952 a 1966 y en el centro de investigación de IBM de 1966 a 1993. Así mismo, ha impartido de informática en el Politécnico de Nueva York de 1980 a 1999, y desde 1975 es miembro del IEEE (Institute of Electrical and Electronics Engineers), por sus aportaciones sobre la utilización de métodos numéricos en las telecomunicaciones.

Los mapas K aprovechan la capacidad del cerebro humano de trabajar mejor con patrones que con ecuaciones y otras formas de expresión analítica. Externamente, un mapa de Karnaugh consiste de una serie de cuadrados, cada uno de los cuales representa una línea de la tabla de verdad. Puesto que la tabla de verdad de una función de N variables posee 2<sup>N</sup> filas, el mapa K correspondiente debe poseer también 2<sup>N</sup> cuadrados. Cada cuadrado alberga un 0 ó un 1, dependiendo del valor que toma la función en cada fila. Las tablas de Karnaugh se pueden utilizar para funciones de hasta 6 variables.

Estos mapas han sido creados con el fin de obtener expresiones lógicas más simples y por ende circuitos digitales más simples y más económicos, que producen menos retardos de propagación y por lo tanto, serán de menor tamaño.

#### 12.15.1 Concepto de mapas de Karnaugh

Hasta el momento se pueden simplificar expresiones booleanas utilizando las leyes del álgebra booleana, pero existe una herramienta importante que permite simplificar expresiones complejas escritas en FND o FNC denominada "mapa de Karnaugh".

Dichos mapas se utilizan para simplificar expresiones escritas en estas formas sin tener que recurrir a las leyes del álgebra booleana.

Un mapa de Karnaugh es un arreglo rectangular o cuadrado de celdas adyacentes (comparten un mismo termino) con los cuales se representa de manera gráfica una expresión booleana escrita en FND o en FNC. En síntesis es una tabla de verdad en la que se escribe 1 en la intersección de la fila y la columna para indicar que el término formado por las variables de esa fila y esa columna, existe, o se escribe 0, si ese término no existe.

Los mapas se clasifican según el número de variables que representan así:

- Mapas de Karnaugh de 2 variables (Tabla 12.14a)
- Mapas de Karnaugh de e 3 variables (Tabla 12.14b)
- Mapas de Karnaugh de e 4 variables (Tabla 12.14c)

En términos prácticos, los mapas de Karnaugh son útiles hasta no más de seis variables caso tal que usa 2 mapas de 4 variables. Para un número mayor de variables, se acude a otras técnicas de simplificación como el método de Quine McCluskey.

Observe, el orden de las negaciones de las variables es estricto, mas no el nombre de las variables, es decir, el resultado no cambia si donde se escribió x se haya escrito y y viceversa, pero sin afectar el orden de las negaciones en cada mapa.

|   |               | y       | У      |  |
|---|---------------|---------|--------|--|
|   | _             |         |        |  |
|   | $\mathcal{X}$ |         |        |  |
|   | X             |         |        |  |
|   |               |         | a: map |  |
| ( | de Ka         | rnaug   | h de 2 |  |
|   | V             | ariable | es     |  |

|                            | y.z | y.z | y.z | y.Z |
|----------------------------|-----|-----|-----|-----|
| _                          |     |     |     |     |
| $\boldsymbol{\mathcal{X}}$ |     |     |     |     |
| X                          |     |     |     |     |
| Table 10 11b, manada       |     |     |     |     |

Tabla 12.14b: mapa de Karnaugh de 3 variables

|         | y.z | y.z | y.z | y.z |
|---------|-----|-----|-----|-----|
| W.X     |     |     |     |     |
| <br>w.x |     |     |     |     |
| w.x     |     |     |     |     |
| w.x     |     |     |     |     |

Tabla 12.14c: mapa de Karnaugh de 4 variables

|     | x.y. z | x.y.z | _<br>x.y.z | x.y.z | x.y. z | x.y.z | x.y.z | x.y.z |
|-----|--------|-------|------------|-------|--------|-------|-------|-------|
| V.W |        |       |            |       |        |       |       |       |
| V.W |        |       |            |       |        |       |       |       |
| V.W |        |       |            |       |        |       |       |       |
| v.W |        |       |            |       |        |       |       |       |

Tabla 12.14d: mapa de Karnaugh de 5 variables v, w, x, y, z.

#### 12.15.2 Adyacencias en los mapas de Karnaugh

Se dice que dos celdas están adyacentes si dichas celdas estás contiguas, mas no de manera diagonal; es decir, si sus direcciones respectivas difieren en un solo dígito. Las adyacencias de 1 se agrupan en potencias de 2 así: de a dos, de a cuatro, de a ocho y

de a dieciséis 1 contiguos. También hay adyacencias cuando los 1 están ubicados en los extremos opuestos de las filas o columnas o que comparten las esquinas.

Los mapas de Karnaugh permiten representar expresiones de máximo 6 variables con los cuales se hacen simplificación de variables así:

- Adyacencias de dos 1<sup>s</sup> simplifican 1 variable
- Adyacencias cuatro 1s simplifican 2 variables
- Adyacencias ocho 1<sup>s</sup> simplifican 3 variables
- Adyacencias dieciséis 1<sup>s</sup> simplifican 4 variables
- Adyacencias de treinta y dos 1<sup>s</sup> simplifican 5 variables

**Ejemplo 12.9**: Las Tabla 12.15a hasta Tabla 12.15f corresponden a mapas de Karnaugh que representan diferentes expresiones booleanas.



Tabla 12.15a: mapa de Karnaugh que simplifica 3 variables

|             | y.z |    | y.z | y.z |
|-------------|-----|----|-----|-----|
| <br>w.x     |     | _1 | 1   | ,   |
| <br>w.x     |     |    |     |     |
| w.x         |     |    |     |     |
| w. <i>x</i> |     | 1  | 1   |     |

Tabla 12.15b: mapa de Karnaugh que simplifica 2 variables

|         | <br>72 |          | <i>y.z</i>                              | y.z |
|---------|--------|----------|-----------------------------------------|-----|
| w.x     | 1 )    |          |                                         | 1   |
| <br>w.x | )      |          |                                         |     |
| w.x_    |        |          |                                         |     |
| w.x     | 1      |          | (                                       | ( 1 |
| W.λ     | 101    | <b>-</b> | ,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,, |     |

Tabla 12.15c: mapa de Karnaugh que simplifica 2 variables

|            | <u>y.z</u> | <u></u> | <i>y.z</i> | y.z        |
|------------|------------|---------|------------|------------|
| <br>w.x    |            |         |            | /          |
| _          | 1          |         |            | $\sqrt{1}$ |
| w.x        | 1          |         |            | 1          |
| <i>w.x</i> | 1          |         |            | \ 1        |
| w.x        |            |         |            |            |

Tabla 12.15d: mapa de Karnaugh que simplifica 2 variables

|     | <br>У. <u>z</u> _ |    | y.z | y.z |
|-----|-------------------|----|-----|-----|
| w.x | (1                | 1  |     |     |
| w.x | $\chi_1$          | X  |     |     |
| w.x | 1                 | 1/ |     |     |
| w.x |                   |    | 1   |     |

Tabla 12.15e: mapa de Karnaugh con varias adyacencias

|          | <u>y.z</u> |   | <i>y.z</i> | y.z |
|----------|------------|---|------------|-----|
| w.x      | 1          |   | 1          |     |
| —<br>w.x |            | 1 |            | 1   |
| w.x      | 1          |   | 1          |     |
| w.x      |            | 1 |            | 1   |

Tabla 12.15f: mapa de Karnaugh sin adyacencias

**Ejercicio 12.7:** Escriba las expresiones booleanas correspondientes a cada uno de los mapas de Karnaugh dados en el ejemplo 12.9.

## 12.15.3 Simplificación de expresiones booleanas mediante mapas de Karnaugh

En la simplificación con mapas de Karnaugh debe considerarse no realizar muchas agrupaciones, porque a mayor cantidad de agrupaciones mayor cantidad de términos. Por lo tanto, optimizar los circuitos es obtener la menor cantidad de términos con la menor cantidad de variables y en efecto, debe realizar la menor cantidad posible de agrupaciones en el mapa, pero abarcando el máximo de adyacencias posibles.

La optimización de los circuitos es muy importante desde el punto de vista técnico y económico debido a que se mejora la velocidad de respuesta, se disipa menor potencia, se disminuyen los costos (menos compuertas), entre otros conceptos.

**Ejemplo 12.10**: Determine la expresión resultante de la utilización de los mapas de Karnaugh del ejemplo 12.9.

El mapa de la Tabla 12.15a representa a una expresión con 8 términos; tiene una adyacencia de 8 unos que en efecto simplificará 3 variables. La expresión resultante es:

$$Q = y$$

El mapa de la Tabla 12.15b representa a una expresión con 4 términos; tiene una adyacencia de 4 unos que en efecto simplificará 2 variables. La expresión resultante es:

$$Q = x.z$$

El mapa de la Tabla 12.15c representa a una expresión con 4 términos; tiene una adyacencia de 4 unos que en efecto simplificará 2 variables. La expresión resultante es:

$$Q = x.z$$

El mapa de la Tabla 12.15d representa a una expresión con 4 términos; tiene una adyacencia de 4 unos que en efecto simplificará 2 variables. La expresión resultante es:

$$Q = x.\bar{z}$$

El mapa de la Tabla 12.15e representa a una expresión con 8 términos; tiene tres adyacencias repartidas en dos de 4 unos, una de dos unos y un termino que no se simplifica. En efecto simplificará las variables así:

- En la primera adyacencia (de 4 unos) que reduce 4 términos de 4 variables, a uno solo con dos variables; en efecto, el queda:  $Q = \overline{w}.\overline{y}$
- En la segunda adyacencia (de 4 unos) que reduce 4 términos de 4 variables a uno solo con dos variables; en efecto, el queda: Q = x.y
- En la tercera adyacencia (de 2 unos) que reduce 2 términos con 4 variables a uno solo con tres variable; en efecto, el término queda:  $Q = \overline{w}.x.z$
- El término que no se simplifica es: Q = w.x.y.z
- Por lo tanto, la expresión simplificada queda:  $Q = w.x.y.z + \overline{w.x.z} + x.\overline{y} + \overline{w.y}$

El mapa de la Tabla 12.15f representa a una expresión con 8 términos, pero ninguno se simplifica, porque no tiene adyacencias.

## **Ejemplo 12.12**: Simplifique la expresión

$$Q = x.y.z + w.x.y.z + w.x.z + w.y.z + w.x.y.z + w.x.y.z$$

Redúzcala a una expresión óptima. Dibuje el circuito digital óptimo con compuertas básicas. Dibújelo también utilizando solamente compuertas NAND de dos entradas y determine la cantidad de retrasos de propagación del circuito si se sabe que cada compuerta produce un retardo de 10 ns.

La expresión dada está escrita en FND incompleta. Utilicemos los pasos dados en la sección 12.13 para que sea completa; en efecto, la expresión queda así:

$$Q = w.x.y.z + w.x.y.z +$$

Ahora, simplifiquemos la expresión obtenida aplicando mapas de Karnaugh (tabla 12.16) y la expresión simplificada queda como sigue:

$$Q = \overline{y.z} + w.\overline{y} + w.z$$

Para convertir función anterior a otra óptima aplique la ley distributiva y finalmente quedará así: Q = y.(z+w) + w.z

La expresión booleana óptima utilizando solamente NAND es:  $Q = \overline{y}.(\overline{z.w}).\overline{w.z}$ 

El circuito digital óptimo utilizando diferentes compuertas se da en la figura 12.21. El dibujo del circuito óptimo utilizando solamente compuertas NAND se da en la figura 12.22. Por lo tanto, la cantidad de retardos de propagación es 40 ns.

|         | y.z |   | <i>y.z</i> | y.z |
|---------|-----|---|------------|-----|
| <br>w.x | 1   |   |            |     |
| w.x     | 1   |   |            |     |
| w.x     | 1   | 1 | 1          |     |
| w.x     | 1   | 1 | 1          |     |

Tabla 12.16: mapa de Karnaugh del ejemplo 12.12



Figura 12.21: circuito lógico de la expresión óptima del ejemplo 12.12



Figura 12.22: circuito digital de la mínima expresión del ejemplo 12.8 con sólo NAND

## 12.16 Mapas de Karnaugh con términos irrelevantes (condiciones no importa)

Un término irrelevante en una expresión booleana es el resultado de la combinación de valores lógicos de variables no requeridas para la solución de un problema específico. Estos términos se simbolizan en el mapa en vez de 0 ó de 1 por "x". Dichos símbolos pueden utilizarse para conformar adyacencias con las cuales se ayuda a realizar simplificaciones importantes. En el argot de la electrónica estos términos producen condiciones que se denominan "don't care" o "no importa".

**Ejemplo 12.12**: Dado el siguiente mapa (Tabla 12.17) con términos irrelevantes marcados con "x", obtenga la expresión simplificada resultante

La expresión correspondiente

$$f(w, x, y, z) = w.x.y.z + w.x.y.z$$

La expresión resultante es:

$$f(w, x, y, z) = w.z$$

|                  | y.z |   | <i>y.z</i> | y.z |
|------------------|-----|---|------------|-----|
|                  |     |   |            |     |
| <i>w.x</i>       |     |   |            |     |
| $\overline{w}.x$ |     |   |            |     |
| w.x              |     | 1 | 1          |     |
| w. <i>x</i>      |     | X | X          |     |

Tabla 12.17: mapa de Karnaugh del ejemplo 12.12

#### 12.17 Aplicaciones de circuitos digitales

Existe gran variedad de aplicaciones de los circuitos digitales, más aún cuando en la actualidad en casi todas las situaciones del quehacer humano, el hombre quisiera controlar y automatizar desde aparatos para el oficio doméstico, máquinas y herramientas de trabajo hasta un sistema de cómputo.

Con la implementación de funciones booleanas y la construcción de circuitos digitales se han diseñado los denominados circuitos integrados que son construidos con gran cantidad y variedad de compuertas lógicas que se distribuyen y utilizan según la necesidad. En el mercado se encuentran esos componentes electrónicos con su respectivo manual que le permiten al diseñador electrónico construir el circuito, ya sea de automatismo o de control. A continuación veremos algunos ejemplos de la cotidianidad, útiles desde el punto de vista técnico y de la economía.

**Ejemplo 12.13**: Dada la función lógica de la Tabla 12.18 diseñe el circuito digital para 2 entradas (x, y) y 4 salidas  $(Q_3, Q_2, Q_1, Q_0)$ , teniendo en cuenta que 0: low y 1: high que utilice solamente compuertas lógicas simples.

| Х | у | Q <sub>3</sub> | Q <sub>2</sub> | $Q_1$ | $Q_0$ |
|---|---|----------------|----------------|-------|-------|
| 0 | 0 | 1              | 1              | 1     | 0     |
| 0 | 1 | 1              | 1              | 0     | 1     |
| 1 | 0 | 1              | 0              | 1     | 1     |
| 1 | 1 | 0              | 1              | 1     | 1     |

Tabla 12.18



Figura 12.23: circuito del ejemplo 12.13

Llevemos la función lógica de cada Q<sub>i</sub> a un mapa de Karnaugh para obtener un resultado simplificado. En efecto, en las tablas 12.19a a 12.19d.

|          | $Q_3$          |   |  |  |  |
|----------|----------------|---|--|--|--|
|          | $\overline{y}$ | У |  |  |  |
| <i>x</i> | 1              | 1 |  |  |  |
| х        | 1              | 0 |  |  |  |

Tabla12.19a

|           | $Q_2$          |   |  |  |  |
|-----------|----------------|---|--|--|--|
|           | $\overline{y}$ | У |  |  |  |
| $\bar{x}$ | 1              | 0 |  |  |  |
| х         | 1              | 1 |  |  |  |

Tabla12.19b

|           | Q <sub>1</sub> |   |  |  |  |
|-----------|----------------|---|--|--|--|
|           | $\overline{y}$ | У |  |  |  |
| $\bar{x}$ | 1              | 1 |  |  |  |
| х         | 0              | 1 |  |  |  |

Tabla12.19c

| $Q_0$     |                |   |  |  |
|-----------|----------------|---|--|--|
|           | $\overline{y}$ | У |  |  |
| $\bar{x}$ | 0              | 1 |  |  |
| х         | 1              | 1 |  |  |

Tabla12.19d

Los resultados son:

$$Q_3 = x + y$$
,  $Q_2 = x + y$ ,  $Q_1 = x + y$ ,  $Q_0 = x + y$ 

Ahora el dibujo del circuito con compuertas básicas se ve en la figura 12.23

**Ejemplo 12.14:** Con el fin de controlar el nivel de agua de una represa se instalan en ella 4 sensores w, x, y, z con los cuales se controlarán: dos compuertas C1 (auxiliar) y C2 (principal) y una alarma, según la figura 12.24, bajo las siguientes condiciones:

- Si el agua está en el cuarto nivel (N4) se activará el cuarto sensor (z); e abrirán ambas compuertas C1 y
- C2; además, se activará una alarma (A) que indicará posible desbordamiento de la represa.
- Si está por debajo de N4 (entre N3 y N4), entonces se activará el sensor y; abrirán las compuertas 1 (C1) y 2 (C2).
- Si está por debajo de N3 (entre N2 y N3), entonces se activará el sensor x; se abrirá la compuerta 2 (C2), únicamente.
- Si está por debajo de N2 (entre N1 y N2), entonces se activará el sensor w; se abrirá la compuerta 1 (C1), únicamente.
- Si está por debajo de N1 (N0), no se activará ningún sensor; ninguna compuerta se abrirá.

|   | Sensores |   |   | Co          | mpuerta               | S                               |
|---|----------|---|---|-------------|-----------------------|---------------------------------|
| W | Х        | у | Z | C1          |                       | Α                               |
| 0 | 0        | 0 | 0 | 0           | C2<br>0               | 0                               |
| 0 | 0        | 0 | 1 | 0<br>X      | Χ                     | 0<br>X<br>X<br>X<br>X<br>X<br>X |
| 0 | 0        | 1 | 0 | Х           | Х                     | Χ                               |
| 0 | 0        | 1 | 1 | X<br>X<br>X | X<br>X<br>X<br>X<br>X | Χ                               |
| 0 | 1        | 0 | 0 | Χ           | Χ                     | Χ                               |
| 0 | 1        | 0 | 1 | X           | Χ                     | Χ                               |
| 0 | 1        | 1 | 0 | X           | Χ                     | Χ                               |
| 0 | 1        | 1 | 1 | Х           | Χ                     | Χ                               |
| 1 | 0        | 0 | 0 | 1           | 0                     | 0                               |
| 1 | 0        | 0 | 1 | Х           | Χ                     | Χ                               |
| 1 | 0        | 1 | 0 | X           | Χ                     | Χ                               |
| 1 | 0        | 1 | 1 | Х           | Χ                     | Χ                               |
| 1 | 1        | 0 | 0 | 0           | 1                     | X<br>X<br>X<br>0                |
| 1 | 1        | 0 | 1 | Х           | Χ                     | X<br>0                          |
| 1 | 1        | 1 | 0 | 1           | 1                     | 0                               |
| 1 | 1        | 1 | 1 | 1           | 1                     | 1                               |





|    | W | Х | у | Z |
|----|---|---|---|---|
| N0 | 0 | 0 | 0 | 0 |
| N1 | 1 | 0 | 0 | 0 |
| N2 | 1 | 1 | 0 | 0 |
| N3 | 1 | 1 | 1 | 0 |
| N4 | 1 | 1 | 1 | 1 |

Tabla 12.20:

Figura 12.24: Represa con dos compuertas.

Diseñe el circuito digital que realice el control para esas compuertas. En efecto, construyamos primero la tabla de verdad correspondiente a los sensores; en efecto, vea la tabla 12.20

La función booleana para las compuertas depende de los sensores y se puede ver la taba 12.21. Los términos irrelevantes se dan porque no es posible que se activen los sensores de los niveles superiores sin activarse los de los inferiores.

Ahora, construyamos los mapas de Karnaugh y el circuito digital y la alarma (A).

En las tablas 12.2a, 12.22b, 12.22c, respectivamente están las tablas para las compuertas C1, C2 y la alarma A.

| C1      | y.z          |   | <i>y.z</i>    | y.z |  |  |
|---------|--------------|---|---------------|-----|--|--|
| w.x     | 0            | X | X             | X   |  |  |
| <br>w.x | X            | X | / x           | x \ |  |  |
| w.x     | 0            | X | 1             | 1   |  |  |
| w.x     | $\bigcirc$   | X | $\setminus x$ | X   |  |  |
|         | Toble 12 22e |   |               |     |  |  |

Tabla 12.22a

| C2               | y.z |    | y.z | y.z |
|------------------|-----|----|-----|-----|
| w.x              | 0   | X/ | X   | X   |
| $\overline{w}.x$ | X   | ×  | X   | ×   |
| w.x              | 1   | X  | 1   | 1/  |
| w.x              | 0   | X  | X   | X   |

Tabla 12.22b

| A       | <u></u><br>y.z | _<br>У. <i>z</i> | <i>y.z.</i> | y. <u>z</u> |
|---------|----------------|------------------|-------------|-------------|
| <br>w.x | 0              | X                | x           | X           |
| <br>w.x | X              | X                | X           | X           |
| w.x     | 0              | X                | 1 ,         | 0           |
| w.x     | 0              | /X               | X           | X           |

Tabla 12.22c

La  $C1 = y + w.\bar{x}$ , la C2 = y + x y la alarma A = z

Circuito digital se da en la figura 12.25:



## DIAGRAMAS DE COMPUERTAS LÓGICAS TTL



AND de 2 entradas



Compuerta INV



Compuerta NAND de 3 entradas



Compuerta NAND



**XOR** 



OR de 2 entradas c/u





NOR (7427) 3 ENTRADAS

## **AUTOEVALUACIÓN**

- 1. En los problemas 1.1 hasta 1.5 escoja la opción correcta:
  - A) Si 1 y 2 son correctas
  - B) Si 2 y 3 son correctas
  - C) Si 3 y 4 son correctas
  - D) Si 2 y 4 son correctas
  - E) Si 1 y 3 son correctas
- 1.1 Dada la expresión booleana siguiente:

$$f(w, x, y, z) = \overline{w.x.y.z + w.x.y.z + w.x.y.$$

Sus circuitos simplificados y óptimos son:

- 1. y.z+w.z+w.y
- 2. z + w.y
- 3. z.(w+y)+w.y
- 4. w.z + w.x + w.y

- Respuesta: \_\_\_\_
- 1.2 El circuito óptimo obtenido de la tabla 12.25 es:
  - 1.  $x + v \cdot y + v \cdot y + z$
  - 2.  $x + v \oplus y + v \oplus z$

Respuesta: \_\_\_\_

- 3.  $x + z + v \oplus y$
- 4. x + v.y + v.z + v.y + v.z

| wx\ vyz | 0.0.0 | 0.0.1 | 0.1.1 | 0.1.0 | 1.1.0 | 1.1.1 | 1.0.1 | 1.0.0 |
|---------|-------|-------|-------|-------|-------|-------|-------|-------|
| 0.0     | 0     | Χ     | Χ     | Χ     | 0     | Χ     | Χ     | Χ     |
| 0.1     | 1     | Х     | Χ     | Х     | 1     | Х     | Х     | Χ     |
| 1.1     | 1     | Χ     | 1     | 1     | 1     | Χ     | 1     | 1     |
| 1.0     | 0     | Х     | Х     | Х     | 0     | Х     | Х     | Χ     |

Tabla 12.23

## Dada la expresión booleana siguiente:

$$f(w,x,y,z) = w.x.y.z + w$$

Sus circuitos simplificados y óptimos son:

- 1. y.z + w.z + w.y
- 2. z + w.y
- 3. z.(w + y) + w.y
- 4. w.z + w.z + w.y
- El circuito óptimo obtenido de la tabla 12.24 es: 1.3
  - 1. x + v.y + v.y
  - 2.  $x + v \oplus y + v \oplus z$

Respuesta: \_\_\_\_

- 3.  $x + v \oplus y$
- 4. x + v.y + v.z + v.y + v.z

|         | <br>v.y.z | <br>v.y.z | -<br>v.y.z | <br>v.y.z | v.y.z | v.y.z | v.y.z | v.y.z |
|---------|-----------|-----------|------------|-----------|-------|-------|-------|-------|
| <br>w.x | 0         | 0         | Х          | Х         | 0     | 0     | Х     | Х     |
| <br>w.x | 1         | Х         | Х          | X         | 1     | Х     | Х     | Х     |
| w.x     | 1         | Х         | 1          | 1         | 1     | Х     | 1     | 1     |
| w.x     | 0         | Х         | Х          | Х         | 0     | Х     | Х     | Х     |

Tabla 12.24

- 1.4. La cantidad de compuertas circuito digital óptimo de la expresión  $Q = (\bar{x}.y + x.\bar{y})(x.\bar{y} + x)$  y sus correspondientes compuertas es.
  - 1) 3 NAND y 1 NO
- 2) 1 NOR y 2 NO
- 3) 1 XNOR

Respuesta: \_\_\_\_

4) 1 AND

Respuesta: \_\_\_\_

- 1.5 El circuito óptimo que representa la tabla 1 requiere:
  - A) 1 NAND y 2 NOT B) 1 NOR y 1 NOT C) 1 AND y 1 NOT D) 1 NAND y 1 NOT
    - $\overline{c}$ .  $\overline{d}$   $\overline{c}$ .d c.d c.  $\overline{d}$  $\overline{a}$ . b1 1 1 1 1 1  $\overline{a}$ .b 1 1 a.b 1 1 1 1 0 a.b0

Tabla 12.25

- 2. La expresión optima correspondiente a  $\overline{x+\bar{y}}$ . y.  $\bar{x}$  es:
  - A) 1 NOR y 2 NOT B) 1 NAND y 2 NOT
- C) 1 XNOR D) 1 OR y 2 NOT
- 3. Resuelva los 3.1 a 3.3 según las tablas 12.26, 12.27 y 12.28.

|         | <u>y.z</u> | <u>y</u> .z | y.z | y.z |
|---------|------------|-------------|-----|-----|
| w.x     | 1          |             |     | Х   |
| <br>w.x |            | 1           | Х   |     |
| w.x     |            | Χ           | 1   |     |
| w.x     | Х          |             |     | 1   |

Tabla 12.26

|         | y.z |   | y.z | y.z |
|---------|-----|---|-----|-----|
| <br>w.x |     | 1 | Х   |     |
| w.x     | 1   |   |     | Х   |
| w.x     | Х   |   |     | 1   |
| w.x     |     | х | 1   |     |

Tabla 12.27

|         | y.z | <u>y</u> .z | <i>y.z</i> | y.z |
|---------|-----|-------------|------------|-----|
| <br>w.x |     |             |            |     |
| _       | 1   |             | 4          |     |
| w.x     | I   | Χ           | I          | Х   |
| w.x     |     |             |            |     |
| w.x     | Х   | 1           | Х          | 1   |
|         | •   | •           | •          | •   |

Tabla 12.28

3.1 La cantidad de compuertas del circuito óptimo de la tabla 12.26 es:

A) 1 B) 2 C) 3

D) 4

E) 5

3.2 La cantidad de compuertas del circuito óptimo de la tabla 12.27 es:

A) 1 B) 2

C) 3

D) 4

E) 5

3.3 El circuito óptimo de la tabla 12.28 es:

A) una XNOR

B) una AND C) una XOR

D) una NOR

E) una NAND

4. La compuerta del circuito digital óptimo de la expresión Q = (x, y + x, y)(x, y + x) corresponde a:

A) NO

B) OR

C) XNOR

D) AND

E) XOR

## **TALLER**

4. Dada la función lógica de la tabla 12.29 diseñe un circuito digital con seis entradas (A0, A1, A2, A3, C1, C0) y una salidas (Q), teniendo en cuenta que 0: low y 1: high que utilice solamente compuertas lógicas.

| C1 | C0 | Q  |
|----|----|----|
| 0  | 0  | A0 |
| 0  | 1  | A1 |
| 1  | 0  | A2 |
| 1  | 1  | A3 |

Tabla 12.29

5. Dada la función lógica de la tabla 12.30 diseñe un circuito digital con cuatro entradas

(D,C,B,A) y una salidas (Q1,Q2), teniendo en cuenta que 0: low y 1: high que utilice solamente compuertas lógicas.

| D | С | В | Α | $Q_1$ | $Q_0$ |
|---|---|---|---|-------|-------|
| 1 | 1 | 1 | 0 | 1     | 1     |
| 1 | 1 | 0 | Х | 1     | 0     |
| 1 | 0 | Χ | Χ | 0     | 1     |
| 0 | Х | Х | Х | 0     | 0     |

6. Determine la expresión booleana óptima del ejemplo10.12 utilizando la técnica NOR y dibuje su circuito correspondiente.

Tabla 12.30

- 7. Simplifique las expresiones booleanas dadas desde
  - 4.1 hasta 4.6, utilizando mapas de karnaugh y leyes del álgebra booleana. Conviértalas en expresiones óptimas. Dibuje el circuito digital óptimo con compuertas básicas. Dibújelo también utilizando solamente compuertas NAND y compuertas NOR de dos entradas. Determine la cantidad de retrasos de propagación del circuito dado que en cada compuerta produce un retardo de 10 ns.

$$4.1\ Q = w.x.y.z\ + \overline{w.x.y.z}\ + \overline{w.x.y.z}\ + \overline{w.x.y.z}\ + \overline{w.x.y.z}\ + \overline{w.x.y.z}\ + w.x.y.z\ + w.x.y.z\ + w.x.y.z$$

$$4.2 Q = w.x.y + w.x.$$

$$4.3 \ Q = \overline{w}.x.y.z + \overline{w}.x$$

$$4.4 \ Q = w.x.y + w.x.y + w.x.y + w.x.y + w.x.y + w.x.y + w.x.y$$

$$4.5 \ Q = w.x.y.z + \overline{w.x.y.z} + \overline{w.x.y.z} + \overline{w.x.y.z} + \overline{w.x.y.z} + \overline{w.x.y.z} + w.x.y.z +$$

$$4.6\,Q = v.w.x.y.z + v.w.x.y.$$

- 8. Diseñe un circuito digital que controle una lámpara desde 3 interruptores puestos en diferentes sitios.
- 9. La dirección de seguridad de un edificio ha dispuesto de tres tanques en la azotea del edificio para controlar un incendio, en cualquier momento. Los tanques 1 y 2 deben abastecer simultáneamente para sostener el flujo de agua y para que sea mantenido, el tanque 3 debe abastecer. En ningún momento el tanque 3 deberá funcionar cuando lo hagan los tanques 1 y 2. Diseñe un circuito digital que controle esa situación.
- 10. El río Rioabajo cruza la zona urbana del municipio Rioabajo; dicho río tiene como afluentes dos caudalosas quebradas que precisamente le llegan poco antes de cruzar la zona urbana. El gobierno de este municipio ha dispuesto una casa central con dos alarmas (amarilla y roja) para que den aviso dependiendo de los niveles alcanzados por ese río. Para tal fin, los técnicos han colocado unos sensores que se activan al tener contacto con el nivel de agua. Las señales pueden ser:
  - (0,0): es Normal; en tal caso, no se activarán las alarmas.
  - (0,1): es un estado irrelevante, porque no es posible que se active la alarma roja sin activarse la amarilla.
  - (1,0): se activa la alarma amarilla (alerta).
  - (1,1): se activa la alarma roja (la población ubicada en las riveras del río debe subir hacia las laderas del municipio).

Diseñe el circuito digital que active a dichas alarmas correctamente en un momento dado.

- 11. El propietario de electrónicas NORNAND & Cia. ha pedido a sus técnicos diseñar un chip para activar y desactivar una alarma a partir de tres interruptores. La alarma se activa según los siguientes casos:
  - El primero (x) esté cerrado y los otros dos (y, z) estén abiertos.
  - El primero y el segundo (x, y) estén cerrados y el tercero (z) esté abierto.
  - Los tres interruptores estén cerrados.

Para tal fin tres técnicos se ponen en esta tarea y presentan la siguiente función booleana:

Técnico 1: 
$$T1 = x.y.z + x.y.z + x.y.z$$

Técnico 2: 
$$T2 = \overline{x + (z + y)}$$

Técnico 3: 
$$T3 = x.(z+y)$$

Analice cuál o cuáles cumplen con los requerimientos del propietario. Diseñe el circuito digital óptimo recomendable para el chip y explique brevemente el por qué.

12. El propietario de electrónicas NORNAND & Cia. ha pedido a sus técnicos diseñar un chip para poner en funcionamiento una alarma a partir de tres interruptores. La alarma se activa cerrando simultáneamente dos interruptores; en los demás casos

quedará desactivada. Para tal fin, los técnicos se ponen en esta tarea y presentan las siguientes funciones booleanas:

A1 = 
$$(x.y.z)(x.y.z.)(x.y.z.)(x.y.z.)(x.y.z)$$
  
A2 =  $(x.y.z)(x.y.z)(x.y.z)(x.y.z)$ 

¿Ambas funciones son correctas para las exigencias del propietario? Analícelas. Si ambas funciones son correctas, técnicamente ¿cuál recomienda? ¿Por qué?

- 13. Se quiere diseñar un dispositivo con tres interruptores (x, y, z): uno para control de alarma de un vehículo, otro para asegurar las puertas y un tercero para activar el mecanismo del elevavidrios. El sistema funciona así:
  - Si se cierra el primer interruptor (x) se activa la alarma.
  - Si se cierra el segundo interruptor (y) se activan los seguros de las puertas.
  - Si se cierran simultáneamente los dos primeros interruptores (x, y), el sistema no funcionará (ni alarma ni elevavidrios ni los seguros).
  - Si se cierra el tercer interruptor (z) se activa el elevavidrios (cerrando los vidrios si están abiertos).

Diseñe el circuito digital óptimo adecuado técnicamente para el sistema planteado.

- 12. Seleccione la respuesta correcta según los siguientes casos, que dé respuestas a las situaciones planteadas en los numerales 12.1 a 12.3:
  - A) Si la afirmación y la razón son VERDADERAS y la razón es una explicación CORRECTA de la afirmación
  - B) Si la afirmación y la razón son VERDADERAS, pero la razón NO es una explicación CORRECTA de la afirmación
  - C) Si la afirmación es VERDADERA, pero la razón es una proposición FALSA
  - D) Si la afirmación es FALSA, pero la razón es una proposición VERDADERA
  - E) Si tanto la afirmación como la razón son proposiciones FALSAS

Los mapas de Karnaugh se usan como herramienta para simplificar expresiones booleanas expresadas en las formas FNC o FND o circuitos digitales complejos, simplificándolos de manera óptima sin la utilización de leyes del álgebra booleana **PORQUE** los mapas de Karnaugh permiten expresar circuitos digitales con menor valor económico, que producen menos retardos y son más confiables.

Respuesta: \_\_\_\_

13. Determine la cantidad de compuertas básicas que se ahorra entre el circuito original de la expresión  $Q = (\overline{x}.y + x.\overline{y})(x.\overline{y} + x)$  y el correspondiente circuito digital óptimo dibujado con compuertas NOR.

| w                                          | X                                                                                                                       | у                                                                  | z                                                                                      | f                                                                       |  |  |  |
|--------------------------------------------|-------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------|----------------------------------------------------------------------------------------|-------------------------------------------------------------------------|--|--|--|
| <pre>w 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1</pre> | <ul><li>X</li><li>0</li><li>0</li><li>1</li><li>1</li><li>0</li><li>0</li><li>1</li><li>1</li><li>1</li><li>1</li></ul> | 0<br>0<br>1<br>1<br>0<br>0<br>1<br>1<br>0<br>0<br>1<br>1<br>0<br>0 | 0<br>1<br>0<br>1<br>0<br>1<br>0<br>1<br>0<br>1<br>0<br>1<br>0<br>1<br>0<br>1<br>0<br>1 | f<br>0<br>X<br>0<br>X<br>0<br>1<br>0<br>0<br>1<br>1<br>0<br>X<br>0<br>X |  |  |  |
| 0                                          | 0                                                                                                                       | 0                                                                  | 1                                                                                      | Χ                                                                       |  |  |  |
| 0                                          | 0                                                                                                                       | 1                                                                  | 0                                                                                      | 0                                                                       |  |  |  |
| 0                                          | 0                                                                                                                       | 1                                                                  | 1                                                                                      | Χ                                                                       |  |  |  |
| 0                                          | 1                                                                                                                       | 0                                                                  | 0                                                                                      | Χ                                                                       |  |  |  |
| 0                                          | 1                                                                                                                       | 0                                                                  | 1                                                                                      | 0                                                                       |  |  |  |
| 0                                          | 1                                                                                                                       | 1                                                                  | 0                                                                                      | 1                                                                       |  |  |  |
| 0                                          | 1                                                                                                                       | 1                                                                  | 1                                                                                      | 0                                                                       |  |  |  |
| 1                                          | 0                                                                                                                       | 0                                                                  | 0                                                                                      | 0                                                                       |  |  |  |
| 1                                          | 0                                                                                                                       | 0                                                                  | 1                                                                                      | 1                                                                       |  |  |  |
| 1                                          | 0                                                                                                                       | 1                                                                  | 0                                                                                      | 0                                                                       |  |  |  |
| 1                                          | 0                                                                                                                       | 1                                                                  | 1                                                                                      | 1                                                                       |  |  |  |
| 1                                          | 1                                                                                                                       | 0                                                                  | 0                                                                                      | 1                                                                       |  |  |  |
| 1                                          | 1                                                                                                                       | 0                                                                  | 1                                                                                      | 0                                                                       |  |  |  |
| 1                                          | 1                                                                                                                       | 1                                                                  | 0                                                                                      | Χ                                                                       |  |  |  |
| 1                                          | 1                                                                                                                       | 1                                                                  | 1                                                                                      | 0                                                                       |  |  |  |
| Tabla 12.31                                |                                                                                                                         |                                                                    |                                                                                        |                                                                         |  |  |  |

- 14. La Compañía Bell Comunicaciones (CBC) quiere diseñar un artefacto luminoso que tenga 4 interruptores y puede ser **ENCENDIDO** como se indica en la tabla 12.31. Si usted fuese el técnico,
- 14.1 ¿Cuál función booleana completa presentaría?
- 14.2 Cuál sería el circuito óptimo que cumpla dicha función utilizando solamente compuertas NAND de 2 entradas?
- 15. Determine la función lógica de cada no de los siguientes circuitos:



16. Los siguientes circuitos lógicos combinacionales tienen su equivalencia con las compuertas básicas. Determine a cuál compuerta corresponde cada una.

