# КАФЕДРА № 14

| ОТЧЕТ                          |              |               |                 |                   |
|--------------------------------|--------------|---------------|-----------------|-------------------|
| ЗАЩИЩЕН С ОЦЕНКОЙ              |              |               |                 |                   |
| ПРЕПОДАВАТЕЛЬ                  |              |               |                 |                   |
| доц.,к.т.н, доц.               |              |               |                 | С.В. Горбачев     |
| должность, уч. степень, звание |              | подпись, дата |                 | инициалы, фамилия |
|                                |              |               |                 |                   |
|                                |              |               |                 |                   |
|                                |              |               |                 |                   |
|                                | 0            | 6             |                 | NC- 2             |
|                                | Отчет        | о лаоорато    | рной работе Ј   | 103               |
|                                |              |               |                 |                   |
|                                |              |               |                 |                   |
| «Проектирование МК-            | системы с ра | сширенным н   | абором перифери | йных устройств»   |
|                                |              |               |                 |                   |
|                                |              |               |                 |                   |
|                                |              |               |                 |                   |
| по                             | курсу: «ЭІ   | ВМ и периф    | рерийные устр   | ройства»          |
|                                |              |               |                 |                   |
|                                |              |               |                 |                   |
|                                |              |               |                 |                   |
|                                |              |               |                 |                   |
|                                |              |               |                 |                   |
|                                |              |               |                 |                   |
|                                |              |               |                 |                   |
| РАБОТУ ВЫПОЛНИЛ                |              |               |                 |                   |
|                                |              |               |                 |                   |
| СТУДЕНТ ГР. №                  | 12           | HO WHY        | тото            | Герасимец А.В.    |
|                                |              | подпись       | , дата          | инициалы, фамилия |

## 1. Цель работы и задачи

• Освоение методики разработки страничной организации адресного пространства МКсистем с расширенным набором БИС оперативной памяти и периферийных БИС вводавывода и их проектирования в САПР Orcad

#### Задача:

• Разработка страничной организации с единым адресным пространством внешней памятью данных (ВПД) и периферийных БИС устройств ввода-вывода (УВВ) и создание электронной версии принципиальной схемы МКсистемы.

### 2. Вариант и исходные данные

| Nº       | Тип         | Буферный                | Шинный                | ОЗУ (RAM)          | Периферийное устройство |
|----------|-------------|-------------------------|-----------------------|--------------------|-------------------------|
| варианта | MK          | регистр адреса<br>(РгА) | формирователь<br>(ШФ) | Объем/тип          | (ПУ)                    |
| 5        | MK<br>i8051 | i8212                   | i8286                 | 4 Кбайт/<br>1024x8 | i8251                   |

# 3. Теоритические сведения

#### Совмещение адресного пространства ВПД и УВВ



#### МК-система с ВПП, ВПД и УВВ

В МК-системе требуется учитывать, что память программ и память данных имеют различные адресные пространства. Необходимо программным способом реализовать независимые механизмы «перелистывания» страниц либо ВПП, либо ВПД.

В МК-системе с расширенным вводом-выводом используется единое адресное пространство для ячеек внешней памяти данных и регистров устройств ввода-вывода.

При этом требуется дополнительная аппаратная реализация селекции страниц ВПД и страниц УВВ. Как правило, страницы ВПД располагаются в начальной области адресного пространства. Для адресации регистров УВВ отводится старшая область общего адресного пространства, вслед за страницами памяти данных.

Размер физической страницы ВПД определяется емкостью БИС ОЗУ. Для размещения адресов регистров устройств ввода-вывода выделяется дополнительная физическая страница УВВ, по величине равная ФС ОЗУ. Если в адресуемом пространстве ВПД и УВВ при станичной организации в области старших адресов образуются свободные ФС, они выделяются под

резервные ФС ОЗУ. А последняя ФС отводится под ФС УВВ.

### Селекция страниц ВПД и УВВ в МК-системе

Работа с ВПД с УВВ может быть разрешена в том случае, когда нет обращения МК к ВПП, т.е. при высоком уровне на выходе PSEN микроконтроллера. Селекция ФС ОЗУ и УВВ - на основе отдельного дешифратора базового адреса ВПД и УВВ, выдаваемого через дополнительные линии порта Р2. Селекция УВВ внутри ФС УВВ - на основе дешифратора или каскадов дешифраторов.

#### БИС USART i8251

Схема универсального синхронно-асинхронного приемо-передатчика (USART) приведена на рис. 2. USART i8251 используется как периферийное устройство и программируется МК или МП для выполнения передачи последовательных данных. Приемопередатчик принимает символы данных из МК в параллельном формате и затем преобразует их непрерывный поток последовательных данных для передачи. Одновременно он может принимать поток последовательных данных и конвертировать его в символы параллельных данных для МК или МП. USART 8251 будет сигнализировать МК всякий раз, когда он может принять новый символ данных для передачи или что он имеет принятый символ для МК. МК может читать полный статус USART в любой момент времени.



Рис. 2 - Блок-схема БИС USART i8251

Вход СLК используется для генерации внутренней синхронизации периферийного контроллера. Частота синхросигнала на входе СLК должна быть в 30 раз больше чем битовая скорость приема или передачи данных.

Bход /WR (Write – запись): низкий уровень на этом входе информирует 8251, что МК записывает данные и управляющие слова.

Вход /RD (Read – чтение): низкий уровень на этом входе информирует 8251, что МК читает данные и статусную информацию из 8251.

Вход C/D (Control/Data – Управление/Данные) совместно с входами WR/ и RD/ информирует 8251 о том, что 8-разрядное слово на шине данных является либо символом данных, управляющим словом или информацией о статусе приемо-передатчика: 1 = Control/Status; 0 = Data.

Фактически вход C/D является адресным входом 8251, и к нему подключается адресный разряд A0 с шины адреса (см. рис. 1). Кодирование и типы операций в УВВ i8251 приведены в табл. 2

Таблица 2 - Адресация регистров і8251

| C/D (A0) | /RD | /WR | /CS | Тип операции                         |
|----------|-----|-----|-----|--------------------------------------|
| 0        | 0   | 1   | 0   | Символ данных из 8251 → Шина данных  |
| 0        | 1   | 0   | 0   | Шина данных → Символ данных в 8251 [ |
| 1        | 0   | 1   | 0   | Статус → Шина данных                 |
| 1        | 1   | 0   | 0   | Шина данных →Управляющее слово       |
| X        | 1   | 1   | 0   | Шина данных → 3-е состояние          |
| X        | X   | X   | 1   | Шина данных → 3-е состояние          |

#### 4. Расчеты

• Определение объема ВПД и ПЗУ:

Объем ВПД = 4Кбайт

Объем памяти УВВ = 2 байт

4096 байта + 2 байта = 4098 байт

Наименьший объем памяти, покрывающий объем 1026байт и являющийся степенью двойки  $M=2^{13}=8$  *Кбайт* 

Определение Nадресных разрядов, необходимых для адресации всего объема ВПД и памяти ПУ:  $A_0, A_1, \dots A_{12}$ 

• Определяем состав и конфигурацию ФС ОЗУ: Конфигурация  $\Phi C_{O3V}$ : 1024x8 = (1024x8)x8

 $1024=2^{10}$ , число адресных разрядов  $A_0,A_1,...A_9$ 

Число БИС ОЗУ, входящих в состав  $\Phi C_{O3V}$ , равно 1

ВПД содержит 4 блока ОЗУ

• Определение состава и конфигурации физической страницы (ФС) памяти ПУ: Конфигурация  $\Phi C_{VBB}$ : 2х1, где 2 — число регистров ПУ, 1 — адресная линия (1 адресный разряд)

2 регистра адресуются одной адресной линией  $A_0$ 

# 5. Разработать схему каскадной селекции физических страниц ВПД и УВВ

| БИС ОЗУ        |          |           |    |          |    |    |    |       | БА Ф | БА ФС ОЗУ |     |     |
|----------------|----------|-----------|----|----------|----|----|----|-------|------|-----------|-----|-----|
| A0             | A1       | A2        | A3 | A4       | A5 | A6 | A7 | A8    | A9   | A10       | A11 | A12 |
| УВВ            |          | БА2 (УВВ) |    |          |    |    |    |       |      | БА1 (ОЗУ) |     |     |
| Регистр<br>УВВ | каскад 4 |           |    | каскад 3 |    |    | К  | аскад | 2    | каскад 1  |     |     |
| n5             | n4       |           |    | n3       |    | n2 |    | n1    |      |           |     |     |

Число п разрядов  $\mathrm{FA}_{\mathrm{O3V}} = \mathrm{A10} - \mathrm{A12} = 3$  разряда

Число п разрядов  $БA_{YBB} = A1 - A9 = 9$  разрядов

Конфигурация  $DC_1$  для  $EA_1$ : 3х8, число  $\Phi C$  2.

Каждый выход дешифратора селектирует объем памяти = 1024байт.

Конфигурация  $DC_2$  для  $EA_2$ : 3х8, число  $\Phi C$  8.

Каждый выход дешифратора селектирует объем памяти = 128байт.

Конфигурация  $DC_3$  для  $EA_2$ : 3х8, число  $\Phi C$  8.

Каждый выход дешифратора селектирует объем памяти = 16байт.

Конфигурация DC<sub>4</sub> для  $БA_2$ : 3х8, число  $\Phi$ C 8.

Каждый выход дешифратора селектирует объем памяти = 2байт.

Количество УВВ 512

# 6. Разработать схему каскадной селекции физических страниц ВПД и УВВ и отдельно схему каскадной селекции всех УВВ

ФСПУ при страничной организации адресного пространства ВПД и памяти ПУ:

Для реализации схемы каскадной селекции необходимы:

1 дешифратор DC1 (3 x 8)

1 дешифратор DC2 (3 x 8)

8 дешифраторов DC3 (3 x 8)

64 дешифратора DC4(3 x 8)



# 7. Карта памяти ВПД и ПУ для заданного варианта

|                  |                         | резерв УВВ 2 байт               | En-8-8-8-8 | 8191<br>8190 |
|------------------|-------------------------|---------------------------------|------------|--------------|
|                  |                         |                                 |            |              |
|                  | резерв УВВ<br>1022 байт | резерв УВВ 2 байт               | En-8-1-1-2 | 7171<br>7170 |
|                  | память ПУ 2 байт        | УВВ(8251) 2 байта               | En-8-1-1-1 | 7169<br>7168 |
|                  |                         | ФС-7 резерв ОЗУ                 | En-7       | 7167<br>6144 |
|                  |                         | ФС-6 резерв ОЗУ                 | En-6       | 6143<br>5120 |
|                  | резерв ОЗУ Зкб          | ФС-5 резерв ОЗУ                 | En-5       | 5119<br>4096 |
|                  |                         | ФС-4 ОЗУ-4 1Кб БИС ОЗУ-4 1024*8 | En-4       | 4095<br>3072 |
|                  |                         | ФС-3 ОЗУ-3 1Кб БИС ОЗУ-3 1024*8 | En-3       | 3071<br>2048 |
| общий<br>объем   |                         | ФС-2 ОЗУ-2 1Кб БИС ОЗУ-2 1024*8 | En-2       | 2047<br>1024 |
| памяти<br>8Кбайт | впд 4 кб                | ФС-1 ОЗУ-1 1Кб БИС ОЗУ-1 1024*8 | En-1       | 1023<br>0    |

# 8. Блок-схема МК-системы с ВПП

