# Electronique numérique

Initiation à VHDL (2/3)

Circuits séquentiels. Automates.

Le TD précédent nous a permis de prendre en main VHDL, à travers des descriptions structurelles (instanciation de composants), ainsi que des équations logiques (assignations concurrentes). Nous poursuivons ici cette découverte du langage : nous allons notamment décrire des bascule D à l'aide du langage, et ainsi construire notre premier circuit séquentiel (un datapath simple). Nous allons également découvrir deux manières de décrire des automates en VHDL :

- En transposant directement les équations logiques des automates.
- Puis en reposant sur les capacités de synthèse du langage à un niveau plus élevé : le niveau RTL.

#### 1 Décrire des bascules D

Nous avons vu précédemment que VHDL nous offre le moyen direct de décrire des équations logiques à l'aide d'assignations concurrentes. La partie droite d'une assignation concurrente peut faire appel à des expressions à deux opérandes (expressions dites "binaires"...) comme le and,or,not,nor etc...Ces opérations font partie intégrante du langage : ce sont des mots clés de VHDL. La correspondance avec nos portes logiques est donc immédiate. Malheureusement, ce n'est pas le cas pour la bascule D : il n'existe pas de mot clé pour décrire une telle bascule, de manière directe. Pour décrire les bascules D, il est obligatoire de recourir à des **process**, au sein d'une architecture.

```
entity a_circuit is
port(
reset_n : in std_logic;
clk : in std_logic;
din : in std_logic;
qout : out std_logic

pout : out std_logic
end entity;
```

```
architecture example of a_circuit is
10
    begin
11
12
13
14
      bascule_d: process(reset_n,clk)
15
      begin
16
        if reset_n='0' then
17
           qout <= '0':
18
        elsif rising_edge(clk) then
19
           qout <= din;
20
21
        end if;
      end process;
22
23
       − etc
       — autres codes…
25
26
    end example;
27
```

L'exemple précédent décrit une (seule) bascule D. On retiendra le gabarit de code qui conduit à créer (inférer est le terme exact) la bascule D. Quelques remarques s'imposent :

- Toute assignation concurrente sous le contrôle d'un front d'horloge génère une (ou plusieurs) bascule(s) D.
- Le nommage de l'entrée D et de la sortie Q n'est pas obligatoire : on peut utiliser n'importe quels noms de signaux (pourvu qu'ils soient déclarés). Dans le jargon, on parlera alors de signaux "clockés".
- on peut utiliser n'importe quel type de signaux : std\_logic, std\_logic\_vector(63 downto 0), signed(31 downto 0), unsigned(7 downto 0), mais également des types créés par l'utilisateur.
- Le caractère prioritaire du reset asynchrone (prioritaire par rapport à l'horloge) est ici manifeste dans le code (if ... elsif...).
- Le front montant se nomme ... **rising\_edge**.
- On peut coder plusieurs bascules D, à l'aide d'un seul processus, ou alors créer plusieurs processus. C'est au choix.

# 2 Descriptions de chemin de données séquentiel

Une relecture de l'énoncé du TD précédent rappelle que les opérateurs arithmétiques traditionnels sont crées automatiquement grâce aux symboles "+","-" etc, dès lors que les données manipulées sont typées en signed (par exemple signed(7 downto 0)) ou unsigned(7 downto 0).

Questions

1. Coder en VHDL au moins deux architectures numériques qui réalisent un compteur, qui compte de 0 à 255, en respectant l'entité donnée



Figure 1 – Diagramme états-transitions de l'automate "I love Paris"

ci-dessous. On note que les opérandes sont codés en **unsigned(7 downto 0)** (octets non-signés); On prendra soin de <u>dessiner</u> le circuit avant de coder l'architecture.

2. Tester le circuit à l'aide du testbench fourni.

```
library ieee;

use ieee.std_logic_1164.all;

use ieee.numeric_std.all;

entity compteur is

port(
reset_n : in std_logic;
clk : in std_logic;
value : out unsigned(7 downto 0)

);
end compteur;
```

## 3 Descriptions d'automates au niveau logique

Soit un automate bien connu des informaticiens parisiens, sur la figure

 $1. \ \ \, \boxed{Questions}$ 

1. Vérifier que, dans le cas d'un encodage one-hot, les équations d'état suivant sont bien données par :

```
\begin{cases} D_0 = Q_0.\overline{reveil} + Q_2.\overline{bug} \\ D_1 = Q_0.\overline{reveil} + Q_1.(greve + panne) \\ D_2 = Q_1.\overline{greve}.\overline{panne} + Q_2.bug \end{cases}
```

2. Coder l'automate "Llove\_Paris" en VHDL, au niveau logique, en prenant soin de bien coder les bascules D à l'aide de processus. Respectez

l'entité fournie ici. On utilisera une assignation conditionnelle (when) pour coder le signal de sortie "up\_and\_running".

```
library ieee;
    use ieee.std_logic_1164.all;
    use ieee.numeric_std.all;
4
    entity i_love_paris is
      port(
6
         reset_n : in std_logic;
         clk: in std_logic;
         reveil: in std_logic;
         panne : in std_logic;
10
         greve : in std_logic;
11
         bug : in std_logic;
12
         up_and_running : out std_logic
13
14
    end i_love_paris;
15
```

3. Utilisez le testbench donné sous Moodle pour tester votre automate. Observez le résultat.

#### 4 Descriptions d'automates au niveau RTL

Ce niveau d'abstraction RTL est le plus couramment utilisé, car il permet de s'affranchir des détails des équations logiques, et décrire des automates (et micro-architectures) de manière plus naturelle. Le niveau RTL repose sur la notion d'inférence matérielle : l'Electronicien doit connaître certains motifs de conception<sup>1</sup>, afin de permettre à l'outil de synthèse d'établir automatiquement les équations logiques sous-jacentes. Le cas des automates d'états finis est instructif en ce sens. Voici un exemple de codage VHDL, qui décrit un automate, sans expliciter les équations logiques sous-jacentes, ni l'encodage des états. Pour information, le synthétiseur peut choisir de lui-même un encodage qui maximise la fréquence de fonctionnement du circuit (encodage one-hot généralement), ou tout autre type de contraintes imposées par le concepteur.

Exemple d'automate de niveau RTL Nous donnons ici à titre d'exemple un diagramme états-transitions, ainsi que son code VHDL de niveau RTL. Notez que nous avons séparé le processus ici appelé "next\_state\_p", qui code la fonction de transition (calcul de l'état suivant), et la sortie de l'automate.

<sup>1. &</sup>quot;Design patterns", en anglais.

```
library ieee;
    use ieee.std_logic_1164.all;
    use ieee.numeric_std.all;
    entity automate is
      port(
6
         reset_n : in std_logic;
        clk: in std_logic;
         evenement : in std_logic;
9
         sortie : out std_logic
10
      );
11
    end automate;
12
13
    architecture rtl of automate is
14
15
      type state_type is (PING,PONG);
16
      signal state, next_state : state_type;
17
18
    begin
19
       process(reset_n,clk)
20
       begin
21
        if reset_n='0' then
22
           state <= PING;
23
         elsif rising_edge(clk) then
24
           state <= next_state;</pre>
25
         end if;
26
       end process;
27
28
       — logique d'etat suivant
29
       next_state_p: process(state,evenement)
30
       begin
31
         \mathsf{next\_state} <= \mathsf{state}; --\mathit{default}
32
         case state is
33
           when PING =>
34
            if evenement='1' then
35
              next\_state <= PONG;
36
            end if:
37
           when PONG =>
38
            if evenement='1' then
39
              next\_state <= PING;
40
            end if;
41
           when others =>
42
             null;
43
         end case;
44
       end process;
45
46
       — logique de sortie
47
      sortie <='1' when state=PONG else '0';
48
49
```

5

end rtl;

50



### Questions

- 1. Prenez le temps de comprendre le codage utilisé ici.
- 2. Coder l'automate "Llove\_Paris" en VHDL, au niveau RTL, en vous inspirant de l'exemple donné.
- 3. Utilisez le même testbench que précédemment pour tester votre automate. Modifier uniquement le nom de l'architecture associée à l'entité instanciée.