# Ohjelmoitavien logiikkapiirien perusteet



#### Aiemmin opittua

- Digitaalitekniikan peruspalikat ("teoria")
  - Kombinaatiologiikka
    - portit, muxit, dekooderit, ...
  - Sekvenssilogiikka
    - kiikut, laskurit, siirtorekisterit, ...
- Logiikkaperheiden ominaisuudet ("käytäntö")
  - Lähtöjen ja tulojen ominaisuudet
    - toteemipaalu, kolmitila, schmitt-tulo, ...
  - 7400- ja 4000-sarjat
    - nastajärjestykset, piirien numerointi, ...

#### Programmable Logic Devices

#### PLD-alalajit

- SPLD (simple PLD)
  - PLA, PAL/GAL
  - PROM
- CPLD (complex PLD)
  - "monimutkainen SPLD"
- FPGA (field programmable gate array)
  - sisäinen arkkitehtuuri erilainen kuin SPLD/CPLD:ssä

## Kehitysympäristö

- PLD-piiri ei tehtaalta lähtiessään tee mitään
  - ohjelmointi (= konfigurointi) tehdään kentällä
- Tarvitaan kehitysympäristö, jolla ohjelmointi pystytään tekemään
  - kehitysympäristöt valmistajakohtaisia
- Kehitysympäristön osat:
  - Ohjelmisto, jolla haluttu toiminnallisuus määritellään
  - Laite, jolla määrittely siirretään PLD-piiriin
- Toiminnallisuus kuvataan kytkentäkaaviona tai HDL-kielellä (hardware description language)

# PLD-piirien valmistajat

- Xilinx80% markkinaosuus (FPGA)
- Lattice
- Cypress, Atmel, Actel, ....

#### SPLD-perusrakenne



PLA-rakenne: sekä ANDarray että OR-array ohjelmoitavia.

Aaltoviiva = "fuse", ohjelmoitava elementti.

# **SPLD-tyypit**



#### **PAL-rakenne**



- AND-array ohjelmoitava
- OR-array kiinteä

## Yleiskäyttöinen portti



## NAND yleisportilla



# NAND-portin totuustaulu:

| Α | В | С |
|---|---|---|
| 0 | 0 | 1 |
| 0 | 1 | 1 |
| 1 | 0 | 1 |
| 1 | 1 | 0 |

## PROM-tekniikat

| Tekniikka | Ohjelmointi      | Tyhjennys                          |
|-----------|------------------|------------------------------------|
| PROM      | ohjelmointilaite | ei mahdollista (kertaohjelmoitava) |
| EPROM     | ohjelmointilaite | erillinen tyhjennyslaite (UV-valo) |
| EEPROM    | in-circuit       | in-circuit                         |
| Flash     | in-circuit       | in-circuit                         |

## Makrosolu (macrocell)



#### **CPLD**





PLD-piirit (programmable logic devices)



Digitaalitekniikan alkeiskurssilla opittuja asioita. Peruskurssilla teoriaosuus on edelleen hyvin tarpeellista, käytäntöosuus vähemmän. Toki käytännön puolelta lähtöjen ja tulojen ominaisuudet tarvitaan, onhan PLD-piiritkin digitaalisia mikropiirejä. Mutta 74- ym. piiriperheiden nastajärjestyksiä ei tarvita.

# PLD-alalajit \* SPLD (simple PLD) \* PLA, PAL/GAL \* PROM \* CPLD (complex PLD) \* "monimutkainen SPLD" \* FPGA (field programmable gate array) \* sisäinen arkkitehtuuri erilainen kuin SPLD/CPLD:ssä Helsinki Hacklab

PLD-jaottelu. SPLD ei ole kovin vakiintunut termi, mutta toimii hyvänä vastinparina CPLD:lle. FPGA on sitten aika lailla omanlaisensa, eikä siihen vielä peruskurssilla mennäkään.

#### Kehitysympäristö

- PLD-piiri ei tehtaalta lähtiessään tee mitään
  - ohjelmointi (= konfigurointi) tehdään kentällä
- Tarvitaan kehitysympäristö, jolla ohjelmointi pystytään tekemään
  - kehitysympäristöt valmistajakohtaisia
- Kehitysympäristön osat:
  - Ohjelmisto, jolla haluttu toiminnallisuus määritellään
  - Laite, jolla määrittely siirretään PLD-piiriin
- Toiminnallisuus kuvataan kytkentäkaaviona tai HDL-kielellä (hardware description language)



Jotta PLD-piiriin saadaan ohjelmoitua haluttu toiminnallisuus, tarvitaan työkaluja: kehitysympäristö ja ohjelmointiprobe.

Kehitysympäristö mahdollistaa toiminnallisuuden kuvaamisen kolmella vaihtoehtoisella tavalla:

- kytkentäkaavio
- VHDL-kieli
- Verilog-kieli

```
PLD-piirien valmistajat

* Xilinx
* Altera
* Lattice
* Cypress, Atmel, Actel, ...

Helsinki Hacklab
```

Pieni katsaus tämän alan valmistajiin. FPGA-maailma on aika pitkälle kahden kauppa. SPLD/CPLD-puolella on muitakin valmistajia.



SPLD-piirin perusrakenne.



Eri variaatioita SPLD-piireistä. Oikealla oleva PAL/GAL-tyyppi on se, jota eniten käytetään. PLA-tyyppiä käytetään joissakin tapauksissa. Myös PROM, jota ei yleensä käytetä SPLD-tyyppisissä käytöissä, on sisäiseltä rakenteeltaan samaa sarjaa.



PAL-tyypin perusrakenne. Se, mitä piirissä voi ohjelmoida, on katkoviivalla rajatun alueen sisällä olevat ristiinkytkennät.



Yleiskäyttöinen porttipiiri. Tällä voidaan toteuttaa kaikki mahdolliset totuustaulut, joita kahden tulon ja yhden lähdön portilla voi teoriassa olla (16 kpl). Tärkeimmät ovat tietysti AND,OR,NAND,NOR, XOR,NOT. Toteuttaminen tapahtuu katkomalla keskellä aaltoviivoina näkyviä siltauksia sopivasti.

Lisää yleisportin totuustaulusta:

http://en.wikipedia.org/wiki/Truth\_table#cite\_reftlp5.101\_2-1



Esimerkki NAND-portin toteutuksesta yleisportilla. Osa siltauksista on katkaistu, osa jätetty ehjiksi, ja lopputulos toteuttaa normaalin NANDin totuustaulun.

| PROM-tekniikat   |                  |                                    |  |
|------------------|------------------|------------------------------------|--|
|                  |                  |                                    |  |
| Tekniikka        | Ohjelmointi      | Tyhjennys                          |  |
| PROM             | ohjelmointilaite | ei mahdollista (kertaohjelmoitava) |  |
| EPROM            | ohjelmointilaite | erillinen tyhjennyslaite (UV-valo) |  |
| EEPROM           | in-circuit       | in-circuit                         |  |
| Flash            | in-circuit       | in-circuit                         |  |
|                  |                  |                                    |  |
| Helsinki Hacklab |                  |                                    |  |

Katsaus eri tekniikoihin, mitä historian kuluessa on käytetty ja käytetään PROM-piirien toteutuksessa. Kaikkia näitä on käytetty myös SPLD-piirien toteuttamisessa. Nykyään valtatekniikka on Flash, PROMmeissa kätetään myös EEPROM-tekniikkaa edelleen. Muut tekniikat ovat menneisyyttä.



Makrosolu muodostuu edellä kuvatusta ohjelmoitavasta PAL-rakenteesta ja sen perässä olevasta I/O-asteesta. I/O-aste voi sisältää D-kiikun. Yleensä makrosolusta on mahdollista kytkeä signaali myös takaisin (muiden makrosolujen inputiksi) ja /tai ulos I/O-pinniin.



CPLD muodostuu joukosta makrosoluja ja niiden välisiä kytkentöjä hoitavasta kytkentämatriisista (interconnect array).