

## SECRETARÍA ACADÉMICA

### DIRECCIÓN DE EDUCACIÓN SUPERIOR

### PROGRAMA SINTÉTICO

UNIDAD ACADÉMICA: ESCUELA SUPERIOR DE COMPUTO.

PROGRAMA Ingeniería En Sistemas Computacionales

ACADÉMICO:

UNIDAD DE APRENDIZAJE: Diseño de Sistemas Digitales NIVEL: II

#### **OBJETIVO GENERAL:**

Diseñar distintos sistemas digitales secuenciales mediante el empleo de un lenguaje de descripción de hardware para su utilización en la arquitectura de computadoras.

#### **CONTENIDOS:**

- I. Registros.
- II. Memorias.
- III. Diseño de Sistemas Secuenciales.
- IV. Contadores.
- V. Maguina de estado algorítmica

#### ORIENTACIÓN DIDÁCTICA:

Se utilizará la estrategia de método de aprendizaje cooperativo con la aplicación de técnicas y actividades de metodología del aprendizaje grupal, con la participación activa y constante de los alumnos en la búsqueda, lectura y análisis de la información que posibilite la integración de los aspectos teóricos y prácticos así como la realización de prácticas y trabajo en equipo.

#### **EVALUACIÓN Y ACREDITACIÓN:**

Se aplicará evaluación continua, formativa y sumativa con la evaluación de las actividades realizadas por el alumno como:

• Exámenes exploratorios, registro de tareas, registro de participación en clase, entrega de prácticas de laboratorio, registro de proyecto final

#### **BIBLIOGRAFÍA:**

Brown, Stehhen. <u>Fundamentos de lógica digital con diseño VHDL</u>. Mc Graw Hill Interamericana Editores. México, 2006, Segunda Edición, 933 pags. ISBN 970-10-5609-4.

Morris Mano, M. <u>Diseño digital</u>. Pearson Prentice Hall Editores. México, 2003, Tercera Edición, 511 pags. ISBN 970-26-0438-9.

Pedroni, Volnei A. <u>Circuit desing with VHDL</u>. MIT Press Edition. Cambridge, Massachusetts, 2004,363 pags. ISBN 0-262-16224-5.

Perry, Douglas L. VHDL programming by example. Mc Graw Hill Edition. USA,2002, Cuarta Edición, 476 pags. ISBN

Tocci, Ronald J. <u>Sistemas digitales principios y aplicaciones</u>. Pearson. México, 2007, Decima Edición, 939 pags. ISBN970-26-0970-4.

## SECRETARÍA ACADÉMICA

### DIRECCIÓN DE EDUCACIÓN SUPERIOR

UNIDAD ACADÉMICA: Escuela Superior de

Computo.

PROGRAMA ACADÉMICO: Ingeniería en Sistemas

Computacionales.

PROFESIONAL ASOCIADO: Analista Programador

de Sistemas de Información. **ÁREA FORMATIVA:** Profesional

**MODALIDAD:** Presencial

UNIDAD DE APRENDIZAJE: Diseño de Sistemas Digitales TIPO DE UNIDAD DE APRENDIZAJE: teórico - práctica,

obligatoria.

VIGENCIA: 2009

NIVEL: II.

CRÉDITOS: 7.5 (4.6)

#### PROPÓSITO GENERAL

Esta unidad de aprendizaje introduce al alumno al conocimiento sobre los sistemas digitales secuenciales los cuales son empleados en las distintas arquitecturas de computadoras mismo que es parte integral de la formación del Ingeniero en Sistemas Computacionales adquiriendo las siguientes competencias: Especificas:

- Conocer los elementos de los sistemas digitales secuenciales
- Desarrollar la habilidad de diseñar sistemas lógicos secuenciales Genéricas:
- Capacidad de trabajo en equipo
- Capacidad de síntesis de problemas
- Capacidad para resolver problemas

Relaciones con otras unidades de aprendizaje:

- Vertical
  - Fundamentos de diseño digital
  - Arquitectura de computadoras

#### **OBJETIVO GENERAL**

Diseñar distintos sistemas digitales secuenciales mediante el empleo de un lenguaje de descripción de hardware para su utilización en la arquitectura de computadoras.

#### **TIEMPOS ASIGNADOS**

HORAS TEORÍA/SEMANA:3.0

HORAS PRÁCTICA/SEMANA: 1.5

HORAS TEORÍA/SEMESTRE: 54

HORAS PRÁCTICA/SEMESTRE:27

**HORAS TOTALES/SEMESTRE:81** 

#### UNIDAD DE APRENDIZAJE DISEÑADA

Diseño de Sistemas Digitales **POR:** Academia de Sistemas Digitales

REVISADA POR: Subdirección Académica

#### APROBADA POR:

Consejo Técnico Consultivo Escolar. (Anotar la fecha de la reunión en la que se aprobó)

Nombre y Firma del Presidente del CTCE. Sello de la UA

Apolinar Francisco Cruz Lázaro

AUTORIZADO POR: Comisión de Programas Académicos del Consejo General Consultivo del IPN.

(Anotar la fecha de la reunión del Consejo General Consultivo, en la que se sometió a su aprobación por el pleno)

Nombre y firma del Secretario Técnico de la Comisión de Programas Académicos Sello Oficial de la DES



# SECRETARÍA ACADÉMICA

## DIRECCIÓN DE EDUCACIÓN SUPERIOR

UNIDAD DE APRENDIZAJE: Diseño de Sistemas Digitales HOJA: 3 DE 10

N° UNIDAD TEMÁTICA: I NOMBRE: Registros

#### OBJETIVO PARTICULAR

Implementar los distintos tipos de registros con distintas funciones mediante el empleo del HDL, para la transferencia de datos.

| No.                                                                 | CONTENIDOS                                                                                                                                                                                                                                                                                                                                                                                             | HORAS AD<br>Actividades<br>de docencia<br>(a) |                   | Activida<br>Apren<br>Autó       | S TAA<br>ades de<br>dizaje<br>nomo<br>o) | CLAVE<br>BIBLIOGRÁFICA |
|---------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------|-------------------|---------------------------------|------------------------------------------|------------------------|
|                                                                     |                                                                                                                                                                                                                                                                                                                                                                                                        | Т                                             | Р                 | Т                               | Р                                        |                        |
| 1.1<br>1.1.1<br>1.1.2<br>1.1.3<br>1.1.4<br>1.2<br>1.3<br>1.4<br>1.5 | Definición y clasificación de los registros Registros entrada serial salida serial Registros entrada serial salida paralela Registros entrada paralela salida serial Registros entrada paralela salida paralela Control de carga síncrona en los registros Control de carga asíncrona en los registros Diseño de registros con HDL Registro barrel shifter y diseño con HDL Aplicaciones con registros | 0.5<br>0.5<br>0.5<br>0.5<br>1.5               | 0.5<br>0.5<br>0.5 | 0.5<br>0.5<br>0.5<br>0.5<br>1.5 | 1.0<br>1.0<br>1.0                        | 5B<br>1B<br>2B         |
|                                                                     | Subtotales por Unidad temática*:                                                                                                                                                                                                                                                                                                                                                                       | 5.0                                           | 1.5               | 5.0                             | 3.0                                      |                        |

#### ESTRATEGIAS DE APRENDIZAJE

- Indagación previa de los temas a tratar en cada clase
- Exposición de diferentes conceptos de acuerdo al tema tratado
- Solución de problemas referentes a los temas expuestos
- Participación en clases
- Realización de tareas
- Realización de prácticas
- Resolver examen exploratorio

- o 20% Participación tareas e investigación de los temas a tratar en clase
- o 30% Realización de prácticas
- o 40% Solución de examen exploratorio
- o 10% Registro de participación en clase



# SECRETARÍA ACADÉMICA

## DIRECCIÓN DE EDUCACIÓN SUPERIOR

UNIDAD DE APRENDIZAJE: Diseño de Sistemas Digitales HOJA: 4 DE 10

N° UNIDAD TEMÁTICA: II NOMBRE: Memorias

#### **OBJETIVO PARTICULAR**

Identificar los distintos tipos de memorias, mediante su implementación en HDL para el almacenamiento de datos en los sistemas digitales.

| No.            | No. CONTENIDOS                               |     | HORAS AD<br>Actividades<br>de docencia<br>(a) |     | S TAA<br>ades de<br>dizaje<br>nomo<br>o) | CLAVE<br>BIBLIOGRÁFICA |
|----------------|----------------------------------------------|-----|-----------------------------------------------|-----|------------------------------------------|------------------------|
|                |                                              | Т   | Р                                             | Т   | Р                                        |                        |
| 2.1            | Clasificación y conceptos                    | 0.5 |                                               | 0.5 |                                          | 1B                     |
| 2.2            | Memorias RAM                                 | 1.5 |                                               | 1.5 |                                          | 2B                     |
| 2.2.1          | Memorias SRAM                                |     |                                               |     |                                          |                        |
| 2.2.2          | Memorias DRAM                                |     |                                               |     |                                          |                        |
| 2.3            | Memorias ROM                                 | 1.5 |                                               | 1.5 |                                          | 5B                     |
| 2.3.1          | Memoria ROM                                  |     |                                               |     |                                          |                        |
| 2.3.2          | Memoria PROM                                 |     |                                               |     |                                          |                        |
| 2.3.3          | Memoria EPROM                                |     |                                               |     |                                          |                        |
| 2.3.4<br>2.3.5 | Memoria EEPROM<br>Memoria Flash              |     |                                               |     |                                          |                        |
| 2.3.5          |                                              | 0.5 |                                               | 0.5 |                                          |                        |
| 2.4.1          | Tipos especiales de memorias<br>Memoria FIFO | 0.5 |                                               | 0.5 |                                          |                        |
| 2.4.2          | Memoria NVRAM                                |     |                                               |     |                                          |                        |
| 2.5            | Módulos de memorias                          | 0.5 | 0.5                                           | 0.5 | 1.0                                      |                        |
| 2.6            | Manejo de arreglos con HDL                   | 0.5 | 0.5                                           | 0.5 | 1.0                                      |                        |
| 2.7            | Diseño de memorias RAM, ROM y FIFO con       | 1.0 | 0.5                                           | 1.0 | 1.0                                      |                        |
|                | HDL                                          |     |                                               |     |                                          |                        |
|                |                                              |     |                                               |     |                                          |                        |
|                |                                              |     |                                               |     |                                          |                        |
|                |                                              | 6.0 | 1.5                                           | 6.0 | 3.0                                      |                        |
|                | Subtotales por Unidad temática*:             |     |                                               |     |                                          |                        |

#### ESTRATEGIAS DE APRENDIZAJE

- Indagación previa de los temas a tratar en cada clase
- Exposición de diferentes conceptos de acuerdo al tema tratado
- Solución de problemas referentes a los temas expuestos
- Participación en clases
- Realización de tareas
- Realización de prácticas
- Resolver examen exploratorio

- o 20% Participación tareas e investigación de los temas a tratar en clase
- o 30% Realización de prácticas
- o 40% Solución de examen exploratorio
- o 10% Registro de participación en clase



# SECRETARÍA ACADÉMICA

### DIRECCIÓN DE EDUCACIÓN SUPERIOR

UNIDAD DE APRENDIZAJE: Diseño de Sistemas Digitales HOJA: 5 DE 10

N° UNIDAD TEMÁTICA: III NOMBRE: Diseño de Sistemas Secuenciales

#### **OBJETIVO PARTICULAR**

Examinar los modelos de Mealy y Moore mediante el autómata finito determinista para el diseño de circuitos lógicos secuenciales.

| No.                                                                           | No. CONTENIDOS                                                                                                                                                                                                                                                                                                                                                                                           |                                                      | AS AD<br>dades<br>cencia | Activida<br>Apren<br>Autó                            | S TAA<br>ades de<br>dizaje<br>nomo<br>o) | CLAVE<br>BIBLIOGRÁFICA |
|-------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------|--------------------------|------------------------------------------------------|------------------------------------------|------------------------|
|                                                                               |                                                                                                                                                                                                                                                                                                                                                                                                          | Т                                                    | Р                        | Т                                                    | Р                                        |                        |
| 3.1<br>3.1.1<br>3.1.2<br>3.2<br>3.3<br>3.4<br>3.5<br>3.6<br>3.7<br>3.8<br>3.9 | Definición de AFD (Autómata finito determinista) Definición de AFD con salida Definición de AFD sin salida Maquina de Mealy Maquina de Moore Teorema de conversión entre maquinas Diseño de maquinas de Mealy y Moore usando Flip-Flop´s J-K, S-R, T, D Reducción de estados usando método tabular Reducción de estados usando implicantes Diseño secuencial usando HDL Aplicaciones con autómatas y HDL | 0.5<br>1.0<br>1.0<br>0.5<br>1.5<br>0.5<br>1.0<br>1.0 | 0.5<br>1.0               | 1.0<br>1.0<br>0.5<br>1.5<br>0.5<br>0.5<br>1.0<br>1.0 | 2.5<br>3.5                               | 1B<br>2B<br>4B         |
|                                                                               | Subtotales por Unidad temática*:                                                                                                                                                                                                                                                                                                                                                                         | 7.5                                                  | 1.5                      | 7.5                                                  | 6.0                                      |                        |

#### ESTRATEGIAS DE APRENDIZAJE

- Indagación previa de los temas a tratar en cada clase
- Exposición de diferentes conceptos de acuerdo al tema tratado
- Solución de problemas referentes a los temas expuestos
- Participación en clases
- Realización de tareas
- Realización de prácticas
- Resolver examen exploratorio

- o 20% Participación tareas e investigación de los temas a tratar en clase
- o 30% Realización de prácticas
- o 40% Solución de examen exploratorio
- o 10% Registro de participación en clase



# SECRETARÍA ACADÉMICA

## DIRECCIÓN DE EDUCACIÓN SUPERIOR

UNIDAD DE APRENDIZAJE: Diseño de Sistemas Digitales HOJA: 6 DE 10

N° UNIDAD TEMÁTICA: IV NOMBRE: Contadores

#### OBJETIVO PARTICULAR

Diseñar e implementar los distintos tipos de contadores, mediante el empleo de HDL para el diseño lógico secuencial.

| No.                                     | CONTENIDOS                                                                                                                                                                                   | HORAS AD<br>Actividades<br>de docencia<br>(a) |     | HORAS TAA Actividades de Aprendizaje Autónomo (b) |     | CLAVE<br>BIBLIOGRÁFICA |
|-----------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------|-----|---------------------------------------------------|-----|------------------------|
|                                         |                                                                                                                                                                                              | Т                                             | Р   | Т                                                 | Р   |                        |
| 4.1<br>4.1.1<br>4.1.2<br>4.1.3<br>4.1.4 | Diseño de contadores síncronos Diseño de contadores secuenciales Diseño de contadores secuenciales con HDL Diseño de contadores no secuenciales Diseño de contadores no secuenciales con HDL | 1.0                                           | 0.5 | 1.0                                               | 1.0 | 1B                     |
| 4.2                                     | Diseño de contadores asíncronos                                                                                                                                                              | 0.5                                           |     | 0.5                                               |     | 2B                     |
| 4.3<br>4.3.1                            | Diseño de contador Johnson<br>Diseño de contador Johnson con HDL                                                                                                                             | 0.5                                           | 0.5 | 0.5                                               | 0.5 | 3B                     |
| 4.4<br>4.4.1                            | Diseño de contador de anillo<br>Diseño de contador de anillo con HDL                                                                                                                         | 0.5                                           | 0.5 | 0.5                                               | 0.5 |                        |
| 4.5<br>4.5.1                            | Diseño de contador BCD Diseño de contador BCD con HDL                                                                                                                                        | 0.5                                           | 0.5 | 0.5                                               | 0.5 |                        |
|                                         | Subtotales por Unidad temática*:                                                                                                                                                             | 3.0                                           | 2.0 | 3.0                                               | 2.5 |                        |

#### ESTRATEGIAS DE APRENDIZAJE

- Indagación previa de los temas a tratar en cada clase
- Exposición de diferentes conceptos de acuerdo al tema tratado
- Solución de problemas referentes a los temas expuestos
- Participación en clases
- Realización de tareas
- Realización de prácticas
- Resolver examen exploratorio

- o 20% Participación tareas e investigación de los temas a tratar en clase
- o 30% Realización de prácticas
- o 40% Solución de examen exploratorio
- o 10% Registro de participación en clase

# SECRETARÍA ACADÉMICA

### DIRECCIÓN DE EDUCACIÓN SUPERIOR

UNIDAD DE APRENDIZAJE: Diseño de Sistemas Digitales HOJA: 7 DE 10

N° UNIDAD TEMÁTICA: V NOMBRE: Maquina de estado algorítmica

#### OBJETIVO PARTICULAR

Aplicar la metodología para el diseño de circuitos lógicos secuenciales mediante el uso de cartas ASM, HDL y dispositivos lógicos programables.

| No.   | No. CONTENIDOS                               |     | AS AD<br>dades<br>cencia | Activid<br>Apren<br>Autó | S TAA<br>ades de<br>dizaje<br>nomo<br>o) | CLAVE<br>BIBLIOGRÁFICA |
|-------|----------------------------------------------|-----|--------------------------|--------------------------|------------------------------------------|------------------------|
|       |                                              | Т   | Р                        | Т                        | Р                                        |                        |
| 5.1   | Carta ASM                                    | 0.5 |                          | 0.5                      |                                          | 1B                     |
| 5.2   | Diseño de la ruta de datos                   | 0.5 |                          | 0.5                      |                                          |                        |
| 5.3   | Autómata de la unidad de control             | 0.5 |                          | 0.5                      |                                          | 5B                     |
| 5.4   | Diseño usando paquetes y componentes         | 0.5 | 0.5                      | 0.5                      | 0.5                                      |                        |
| 5.5   | Manejo de archivos con HDL                   | 0.5 | 0.5                      | 0.5                      | 0.5                                      | 4B                     |
| 5.6   | Manejo de funciones y procedimientos con HDL | 0.5 | 0.5                      | 0.5                      | 0.5                                      |                        |
| 5.7   | Aplicaciones con cartas ASM                  | 2.5 | 1.0                      | 25                       | 2.0                                      |                        |
| 5.7.1 | ALU optimizada                               |     |                          |                          |                                          |                        |
| 5.7.2 | Multiplicador usando el algoritmo BOOTH      |     |                          |                          |                                          |                        |
| 5.7.3 | Divisor                                      |     |                          |                          |                                          |                        |
| 5.7.4 | Cerradura electrónica                        |     |                          |                          |                                          |                        |
| 5.7.5 | Algoritmo de ordenación de números           |     |                          |                          |                                          |                        |
| 5.7.6 | Manejo de Display's (marquesina)             |     |                          |                          |                                          |                        |
| 5.7.7 | Manejo LCD                                   |     |                          |                          |                                          |                        |
|       |                                              | 5.5 | 2.5                      | 5.5                      | 3.5                                      |                        |
|       | Subtotales por Unidad temática*:             |     |                          |                          |                                          |                        |

#### ESTRATEGIAS DE APRENDIZAJE

- Indagación previa de los temas a tratar en cada clase
- Exposición de diferentes conceptos de acuerdo al tema tratado
- Solución de problemas referentes a los temas expuestos
- Participación en clases
- Realización de tareas
- Realización de prácticas

- o 20% Participación tareas e investigación de los temas a tratar en clase
- o 30% Realización de prácticas
- ○40% Realización de proyecto
- o 10% Registro de participación en clase

# SECRETARÍA ACADÉMICA

#### DIRECCIÓN DE EDUCACIÓN SUPERIOR

**UNIDAD DE APRENDIZAJE:** 

HOJA: 8 DE

# 10

# RELACIÓN DE PRÁCTICAS

| PRÁCTICA No. | NOMBRE DE LA PRÁCTICA                                                                                                                                                                                             | UNIDADES<br>TEMÁTICAS | DURACIÓN | LUGAR DE REALIZACIÓN                   |
|--------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------|----------|----------------------------------------|
| 1            | Registros y su aplicación Objetivo: Realizar registros paralelo- paralelo, paralelo-serie, serie- paralelo, serie-serie, con carga, sin carga y su aplicación utilizando HDL y dispositivos lógicos programables. | I                     | 4.5      | Laboratorio de Electrónica<br>Digital. |
| 2            | Memorias y su aplicación<br>Objetivo: Realizar una memoria RAM,<br>ROM, FIFO utilizando HDL y<br>dispositivos lógicos programables.                                                                               | II                    | 4.5      | Laboratorio de Electrónica<br>Digital. |
| 3            | Sistemas secuenciales Objetivo: Realizar distintas aplicaciones de las maquinas de Mealy y Moore utilizando HDL y dispositivos lógicos programables.                                                              | III                   | 7.5      | Laboratorio de Electrónica<br>Digital. |
| 4            | Contadores Objetivo: Realizar contadores síncronos secuenciales, no secuenciales, Johnson, de anillo, BCD utilizando HDL y dispositivos lógicos programables.                                                     | IV                    | 4.5      | Laboratorio de Electrónica<br>Digital. |
| 5            | Maquinas de estado algorítmicas<br>Objetivo: Realizar distintas<br>aplicaciones mediante el uso de<br>cartas ASM, HDL y dispositivos                                                                              | V                     | 6.0      | Laboratorio de Electrónica<br>Digital. |
|              | lógicos programables.                                                                                                                                                                                             | TOTAL DE<br>HORAS     | 27.0     |                                        |

#### **EVALUACIÓN Y ACREDITACIÓN:**

Las practicas se consideran requisito para la aprobación de esta unidad de aprendizaje

Realización de prácticas en el laboratorio de Electrónica Digital.

Los criterios para la aprobación de las practicas son los siguientes:

Entrega de prácticas realizadas funcionando correctamente y reporte de la misma, participación en el desarrollo de la practica en el laboratorio de Electrónica Digital.

# SECRETARÍA ACADÉMICA

### DIRECCIÓN DE EDUCACIÓN SUPERIOR

UNIDAD DE APRENDIZAJE: HOJA: 9 DE 10

#### PROCEDIMIENTO DE EVALUACIÓN

- 1.- Está unidad de aprendizaje puede acreditarse también mediante:
  - Acreditación en una institución educativa externa al IPN nacional o internacional
  - Experiencia laboral demostrada más la aprobación de un examen de conocimientos sobre la unidad de aprendizaje.
- 2.- Los criterios para evaluar a los alumnos es el siguiente:

Registro de participación en clase

Entrega de tareas

Entrega de reportes de prácticas realizadas

Entrega de proyecto final

Examen exploratorio

Cada unidad temática contribuye con los siguientes porcentajes para la calificación final:

Unidad I. 15% Unidad II. 20% Unidad III. 25% Unidad IV. 15%

Unidad V. 25%

| CLAVE | В | С | BIBLIOGRAFÍA                                                                                                                                                        |
|-------|---|---|---------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 1     | Х |   | Brown, Stehhen. <u>Fundamentos de lógica digital con diseño VHDL</u> . Mc Graw Hill Interamericana Editores. México, Segunda Edición, 933 pags. ISBN 970-10-5609-4. |
| 2     | Χ |   | Morris Mano, M. <u>Diseño digital</u> . Pearson Prentice Hall Editores. México, 2003, Tercera Edición, 511 pags. ISBN 970-26-0438-9.                                |
| 3     | Х |   | p. 3.                                                                                                                                                               |
| 4     | Х |   | Pedroni, Volnei A. <u>Circuit desing with VHDL</u> . MIT Press Edition. Cambridge, Massachusetts, 2004,363 pags. ISBN 0-262-16224-5.                                |
| 5     | X |   | Perry, Douglas L. <u>VHDL programming by example</u> . Mc Graw Hill Edition. USA,2002, Cuarta Edición, 476 pags. ISBN                                               |
|       |   |   | Ronald J. <u>Sistemas digitales principios y aplicaciones</u> . Pearson Education. México, Decima Edición, 939 pags. ISBN 970-26-0970-4                             |



# SECRETARÍA ACADÉMICA

### DIRECCIÓN DE EDUCACIÓN SUPERIOR

# PERFIL DOCENTE POR UNIDAD DE APRENDIZAJE

1. DATOS GENERALES

| UNIDAD ACADÉMICA: ES          | SCUELA SUPERIOR D  | DE COMPUTO                            |                                    |                              |
|-------------------------------|--------------------|---------------------------------------|------------------------------------|------------------------------|
| PROGRAMA Diseño de ACADÉMICO: | Sistemas Digitales | NIVEL                                 | Ш                                  |                              |
| ÁREA DE FORMACIÓN:            | Institucional      | Científica<br>Básica                  | Profesional                        | Terminal y de<br>Integración |
| ACADEMIA: Academia de         | Sistemas Digitales | UNIDAD DE AI                          | PRENDIZAJE: Diser                  | ño de Sistemas<br>ales       |
| ESPECIALIDAD Y NIVEL AC       | CADÉMICO REQUERI   | · · · · · · · · · · · · · · · · · · · | Doctorado<br>Electrónica ó Sistema | as Computacionales           |

- 2. **OBJETIVO DE LA UNIDAD DE APRENDIZAJE**: Diseñar distintos sistemas digitales secuenciales mediante el empleo de un lenguaje de descripción de hardware para su utilización en la arquitectura de computadoras.
- 3. PERFIL DOCENTE:

| CONOCIMIENTOS                                                                                                                                                          | EXPERIENCIA<br>PROFESIONAL                                                            | HABILIDADES                                                                                                                                                                                                   | ACTITUDES                                                                                                                        |
|------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------|
| <ul> <li>Circuitos lógicos combinacionales</li> <li>Circuitos lógicos secuenciales</li> <li>lenguaje de descripción de hardware</li> <li>Maquinas de Estado</li> </ul> | <ul> <li>Experiencia en la docencia.</li> <li>Experiencia en la industria.</li> </ul> | <ul> <li>Habilidad para el manejo de grupos</li> <li>Fluidez verbal de ideas</li> <li>Capacidad de comunicar los conocimientos</li> <li>Manejo de metodología didáctica centrada en el aprendizaje</li> </ul> | <ul> <li>Actitud de servicio y compromiso</li> <li>Tolerancia</li> <li>Compromiso</li> <li>Ético</li> <li>Responsable</li> </ul> |

| ELABORÓ                                   | REVISÓ                                   | AUTORIZÓ                                   |
|-------------------------------------------|------------------------------------------|--------------------------------------------|
| Nombre y firma del Presidente de Academia | Nombre y firma del Subdirector Académico | Nombre del Director de la Unidad Académica |
| Víctor Hugo García Ortega                 | Flavio Arturo Sánchez Garfias            | Apolinar Francisco Cruz Lázaro             |