# SOC Design Lab3

## 112061559 梁凱傑

## Block Diagram



我將 FIR 與外部溝通和計算功能全部都寫在 fir module 中。 以下是在 FIR 內的控制訊號:

reg [31:0] status, // 內部存著 FIR 的運作狀態,status[0] 為 ap\_start (r/w),status[1] 為 ap\_done (ro), status[2] 為 ap\_idle (ro),功能為workbook 中所敘述。Status中的其他 bits初始化為0,在此 FIR 設計中並無特定功用。

reg init, // reset後、ap\_start被programmed成1後,init會設成1,此訊號是為了初始化 data RAM內的資料為零,並在完成後將 init 設成0。(初始化為 1)

reg writing, // 從 host 收到 wdata後設為1,在完成 write 後設為0。為了避免 wdata 被後續輸入覆蓋,導致 write 失敗。(初始化為 0)

reg awriting, // 從 host 收到 awaddr後設為1,在完成 write 後前設為0。為了避免 awaddr 被後續輸入覆蓋,導致 write 失敗。(初始化為 0)

reg rr, // 從host 收到 araddr 後設為 1,在完成 read 後設為 0。為了避免 araddr 被後續輸入覆蓋,導致 read 失敗。(初始化為 0)

reg [5:0] readptr, // 為存取 tap\_RAM 用的 address,用來 assign 給 tap\_A。 (初始化為 0) reg [5:0] dreadptr, // 為存取 data\_RAM 用的 address,用來 assign 給 data\_A。 (初始化為 Tap\_Num - 1)

reg sswait, // 在ss\_axis 輸入 data後設成1,在儲存完此data並計算完 FIR 後設成0,避免在計算 FIR 時有新的 input data進來。(初始化為 0)

reg smset, // 在完成一次 FIR 的計算結果後設成1,在將此結果輸出後設成0。 (初始化為0)

reg last, // 在收到ss的最後一份 data 後設成 1,在重新 program ap\_start後設成0。 此訊號用來協助控制 ap\_done, ap\_idle, sm\_tlast. (初始化為 0) reg WaitRD, // 在收到 FIR 的 data 後,因需要等一個 clock 的 BRAM 讀寫,故用此訊號控制。(初始化為 0)

reg Done, // 因計算過程須等 BRAM 和 乘法器、加法器的延遲,故用此訊號來提示即將完成 FIR 的計算。(初始化為 0)

reg backp, // 計算完成後的 output data 若還沒收走,新進來的 data 可能會蓋掉暫存的計算值,故用此訊號來阻擋 input data ,值為 1 時,ss\_tready 不會拉高。(初始化 為 0)

除了前述訊號外,內部還加了4組 registers:

reg [31:0] datalength, // 存入 host 提供的 data 總數量。

reg [31:0] cnt, //每從ss收一份 data就會 +1,直到數字與 datalength 相同,就會將 last拉起。在 ap\_start 被 programmed 時設成 0。

reg [31:0] temp, // 存入 data 經過一次乘法和加法的計算值。

reg [31:0] result // 存入最終計算完的 output data。

## Operation

- 1. 在計算開始前,會收到由 host 提供的 data\_length 和 tap coef 並伴隨著它們的地址。 awriting 在 0 時,awready 為 1,並在 awvalid 為 1 的同時收入 awaddr,收入後將 awriting 設為 1,awready 則變為 0,等待寫入完成後再將 awriting 設回 0。 writing 在 0 時, wready為 1,並在 wvalid 為 1 的同時收入 wdata,收入後將 writing 設為 1,wready 則變為 0,等待寫入完成後再將 writing 設回 0。在writing && awriting 時,則開始進行寫入,此時 tap\_Di = wdata, tap\_EN = 1, tap\_WE = 4'b1111, tap\_A = awaddr 12'h20 (這是因為 tap coef 的 awaddr 從 0x20 開始,所以直接用一個 offset 來將 awaddr 接到 tap\_A),data\_length (0x10)則存在 datalength 的 registers。
- 2. 然後是 host 將存入的 tap coef 的 read back 處理。在 rr 為 0 時,arready = 1, rvalid=0, 並在 arvalid 為 1 的同時收入 araddr。這個 araddr 會直接連到 tap\_A (一樣有 offset = -0x20),此時 tap\_EN = 1, tap\_WE = 4′b0000,這樣 tap\_RAM 就可以先準備。下一個 clock 會將 rr 設為 1,此時 arready = 0, rvalid = 1,剛才的 araddr 對應到此時的 tap\_Do ,並會直接連到 rdata。rr 會在 rvalid && rready 後設 0,此時 arready = 1, rvalid = 0,準備收入下一個 araddr。
- 3. 再來是 program ap\_start。ap\_start 設成 1 之後的下個 clock,會開始初始化 (init = 1)、ap\_idle 設為 0、ap\_start 設回 0。初始化會將 data\_RAM 内的所有資料清零 (data\_A = from 0x00 to 0x28, data\_Di = 32'b0, data\_EN = 1, data\_WE = 4'b1111)。初始 化結束後 init 設成 0,並拉高 ss\_tready 開始收入資料進行計算。

assign ss tready = (!status[2] && !sswait && !init && !last && !backp) ? 1 : 0;

4. s從 ss\_tready 拉高的同時,會將收到的 ss\_tdata 存入 data\_RAM 裡面、將計算結果 (temp)清零,cnt <= cnt + 1並在下一個cycle 開始計算過程 ,sswait 此時也會設成 1 。 計算的方式如下 (假設本次 ss\_tdata 收到的為 data20 並存在 data\_RAM 的 0x28 裡):



tap\_A 從 0x00 累加到 0x28,data\_A 則是從 0x28 累減到 0x00。每一次 cycle 計算 temp <= tap\_Do \* data\_Do + temp。在 tap\_A 數到 0x28 後就會暫停計算,並拉高 smset,smset 為 1 時,sm\_tvalid = 1,而算完的 temp 則會有兩種情況 :

- 1). result (output buffer) 為空或被讀取過:將此計算完的結果存入 result,並準備開始下一次運算。
- 2). result 還存有上一次的計算結果,而且還沒被 sm 讀取過:將此次計算結果暫存在 temp ,並拉高 backp,暫停 ss 的 input。等到讀取後再將 temp 內的結果存入 result 裡。
- 5. ss\_tready 再次拉高,tap\_A 會回到 0x00,而 data\_A 則是繼續停在上一組計算的最後一個 address (因為那個 data 已經用不到了),並將 ss 收進來的 data 存入該 address裡,然後再開始新一輪的計算 (0x00 進行累減的話會拉回 0x28)。



6. 直到 cnt == datalength,這時可以判定整個 FIR 計算進入尾聲,將 last 設成 1。 sm\_tlast 則會與最後一個 FIR 的計算結果及 sm\_tvalid 一起輸出 1,並代表計算結束。 sm\_tlast && sm\_tvalid && sm\_tready後,ap\_idle 和 ap\_done 都會在下一個 cycle 設 回 1。此時 host 可以讀取 ap\_done,也可以 program ap\_start 進行下一組 FIR。

- 7. 在我的設計中,各個 read/write channel 基本上是能獨立運作的。但由於初始化 data\_RAM (init = 1)時 和 FIR 計算中 (ap\_idle = 0) 會對 BRAM 的 address 進行頻繁的 變換,為了避免資料汙染,在這兩個狀況下,針對 BRAM 的讀寫是 forbidden 的。
- 8. 在我的設計中,計算會在 ss\_tdata 收進來後的第 2 個 clock 開始計算,並在第12個 clock 得出計算結果。延遲一個 cycle 的原因是 BRAM 的讀取,因此不會影響從ss 收 data ,故在最大的效率下 (ss 隨時輸入,sm 隨時輸出),一個 data 的計算只需要 11 個 clocks,最大化了乘法器和加法器的利用率。

### Testbench

我的 Testbench 主要為以下功能:

- 1. 在一開始時將 datalength 和 tap coef 寫入 FIR 內部。
- 2. 向 FIR 確認 tap coef 寫入沒有問題。
- 3. Programmed ap\_start ,開始 FIR 的運算,將 samples\_triangular\_wave.dat 的 data 由 ss 端餵進去 (中間沒有等待,ss\_tvalid 常為 1)。同時讀取 sm 端的輸出 (中間沒有等待,sm\_tready 常為 1),將其與 out\_gold.dat 的 data 比對。
- 4. 在過程中讀取 ap\_done、ap\_idle,確認 FIR 的運作狀態。
- 5. 上述3.~4.再重複兩次。而在第三次的整個 FIR 運算會進行 wait state 的測試。最初 五次 sm 端的讀取會延遲 5 個 clocks,第六到十次則是延遲 30 個 clocks。 倒數第4, 3, 2次 ss 端的輸入會分別延遲 15, 15, 30 個 clocks。

## Resource usage

| Start RTL                                  | Compor  | ent Stat | tietice           |  |  |  |  |
|--------------------------------------------|---------|----------|-------------------|--|--|--|--|
| Start Kit                                  | Compor  | ient Sta |                   |  |  |  |  |
| Detailed                                   | RTI Con | nonent 1 | Info :            |  |  |  |  |
| Detailed RTL Component Info :<br>+Adders : |         |          |                   |  |  |  |  |
|                                            |         | 32 Bit   | Adders := 1       |  |  |  |  |
|                                            |         | 12 Bit   |                   |  |  |  |  |
|                                            | Input   |          | Adders := 2       |  |  |  |  |
| +Registers :                               |         |          | Adders 1- 2       |  |  |  |  |
| · region                                   |         | 32 B:    | it Registers := 2 |  |  |  |  |
|                                            |         | 6 B:     | g                 |  |  |  |  |
|                                            |         | 1 B:     |                   |  |  |  |  |
| +Multi                                     | inliers |          |                   |  |  |  |  |
|                                            |         | 32x32    | Multipliers := 1  |  |  |  |  |
| +Muxes                                     | s :     |          |                   |  |  |  |  |
| 2                                          | Input   | 32 Bit   | Muxes := 12       |  |  |  |  |
|                                            | Input   |          | Muxes := 3        |  |  |  |  |
|                                            | Input   | 8 Bit    | Muxes := 2        |  |  |  |  |
| 2                                          | Input   | 6 Bit    | Muxes := 1        |  |  |  |  |
|                                            | Input   | 6 Bit    | Muxes := 1        |  |  |  |  |
| 2                                          | Input   | 4 Bit    | Muxes := 2        |  |  |  |  |
| 5                                          | Input   | 3 Bit    | Muxes := 1        |  |  |  |  |
| 2                                          | Input   | 1 Bit    | Muxes := 17       |  |  |  |  |
| 5                                          | Input   | 1 Bit    | Muxes := 1        |  |  |  |  |
| 3                                          | Input   | 1 Bit    | Muxes := 1        |  |  |  |  |
|                                            |         |          |                   |  |  |  |  |
| Finished                                   | RTL Con | ponent 9 | Statistics        |  |  |  |  |
|                                            |         |          |                   |  |  |  |  |

- 32 bit adder is for FIR.
- 12 bit adders is for address offset.
- 6 bit adders is for read pointer for BRAM (readptr, dreadptr) 32 \* 32 Multipliers is for FIR.

### LUTs and FFs:

| 1. Slice Logic        |         |       |            |           |       |
|-----------------------|---------|-------|------------|-----------|-------|
| +                     | ++      |       |            | <b>.</b>  | ++    |
| Site Type             | Used    | Fixed | Prohibited | Available | Util% |
| Slice LUTs*           | 837     | 0     | 0          | 53200     | 1.57  |
| LUT as Logic          | j 837 j | 0     | 0          | 53200     | 1.57  |
| LUT as Memory         | j 0 j   | 0     | 0          | 17400     | 0.00  |
| Slice Registers       | j 153 j | 0     | 0          | 106400    | 0.14  |
| Register as Flip Flop | 153     | 0     | 0          | 106400    | 0.14  |
| Register as Latch     | j 0 j   | 0     | 0          | 106400    | 0.00  |
| F7 Muxes              | j 0 j   | 0     | 0          | 26600     | 0.00  |
| F8 Muxes              | j 0 j   | 0     | 0          | 13300     | 0.00  |

### **BRAM**:

| 2. Memory                                    |                     |             |                 |                           |
|----------------------------------------------|---------------------|-------------|-----------------|---------------------------|
| + Site Type                                  | ++<br>  Used        |             | •               | ++<br>  Available   Util% |
| Block RAM Tile<br>  RAMB36/FIFO*<br>  RAMB18 | 0  <br>  0  <br>  0 | 0<br>0<br>0 | 0<br>  0<br>  0 | 140   0.00                |

## Timing report

#### axis clk is set to around 250MHz

| Clock Summary |               |                   |               |               |         |         |                       |                     |
|---------------|---------------|-------------------|---------------|---------------|---------|---------|-----------------------|---------------------|
| Clock         | waveform(ns)  | Period(ns)        | Frequency(M   | Hz)           |         |         |                       |                     |
| axis_clk      | (0.000 2.000) | 4.000             | 250.000       |               |         |         |                       |                     |
| WNS =         | = 0.308       | ns                |               |               |         |         |                       |                     |
|               | ming Summary  |                   |               |               |         |         |                       |                     |
| WNS(ns)       | TNS(ns)       | TNS Failing Endpo | oints TNS Tot | tal Endpoints | WHS(ns) | THS(ns) | THS Failing Endpoints | THS Total Endpoints |
| 0.308         | 0.000         |                   | 0             | 261           | 0.146   | 0.000   | 0                     | 261                 |

All user specified timing constraints are met.

### WNS is at from clock pin of "readptr[0]" to D pin of "dreadptr[0]"

```
Max Delay Paths
Setup (max at Stow Process Corner)
4.000ns (axis_clk rise@4.000ns - axis_clk rise@0.000ns)
3.556ns (logic 1.145ns (32.199%) route 2.411ns (67.801%))
4 (LUT4=1 LUT5=2 LUT6=1)
-0.145ns (DCD - SCD + CPR)
Delay (DCD): 2.128ns = (6.128 - 4.000)
(SCD): 2.456ns
(SCD): 2.456ns
     Requirement:
     Data Path Delay:
     Clock Path Skew: -0.145ns (DCD - SCD + CPR)
Destination Clock Delay (DCD): 2.128ns = (6.128 - 4.000)
Source Clock Delay (SCD): 2.456ns
Clock Pessinisn Removal (CPR): 0.184ns
Clock Uncertainty: 0.035ns ((TSJ^2 + TIJ^2)^1/2 + DJ) / 2 + PE
Total System Jitter (TSJ): 0.070ns
Total Input Jitter (TJ): 0.000ns
         Discrete Jitter
Phase Error
                                                                                             0.000ns
                                                Delay type
                                                                                                      Incr(ns) Path(ns)
                                                                                                                                                   Netlist Resource(s)
                                                 (clock axis_clk rise edge)
                                                                                                                                 0.000 r
0.000 r
0.000
                                                                                                                                                    axis_clk (IN)
axis_clk_IBUF_inst/I
axis_clk_IBUF_inst/O
axis_clk_IBUF
axis_clk_IBUF
axis_clk_IBUF_orinst/I
axis_clk_IBUFO_inst/I
axis_clk_IBUFBUFO_inst/O
axis_clk_IBUFBUFO_inst/O
genblk1.readptr_reg[0]/C
                                                BUFG (Prop_bufg_I_O)
net (fo=153, unplaced)
FDCE
                                                                                                                                                   genbiki.readptr_reg[0]/C
genbiki.readptr_reg[0]/C
genbiki.readptr_reg_n_0_[0]
genbiki.readptr[5]_1_3/10
genbiki.readptr[5]_1_3/0
genbiki.readptr[5]_1_4/0
genbiki.dreadptr[5]_1_4/0
genbiki.dreadptr[5]_1_4/0
genbiki.dreadptr[5]_1_4/0
genbiki.dreadptr[2]_1_2/12
genbiki.dreadptr[2]_1_2/12
genbiki.dreadptr[2]_1_1/12
genbiki.dreadptr[0]_1_1/12
genbiki.dreadptr[0]_1_1/10
genbiki.dreadptr[0]_1_1/10
genbiki.dreadptr[0]_1_1/10
genbiki.dreadptr[0]_1_1/10
                                                                                                             6 0.295 4.232 f
6 0.481 4.713 f
6 0.124 4.837 r
6 0.467 5.304
                                                 LUT6 (Prop_lut6_I0_0) net (fo=6, unplaced)
                                                 LUT5 (Prop_lut5_I4_0)
net (fo=3, unplaced)
                                                                                                             0.124 5.428 r
0.460 5.888
                                                 LUT5 (Prop_lut5_I2_0)
net (fo=1, unplaced)
                                                                                                         (clock axis_clk rise edge)
                                                 net (fo=0)
                                                  IBUF (Prop_ibuf_I_0) 0.838
net (fo=1, unplaced) 0.760
                                                  BUFG (Prop_bufg_I_0)
net (fo=153, unplaced)
                                                 FDCE (Setup_fdce_C_D)
                                                                                                                                                     genblk1.dreadptr_reg[0]
                                                  required time
arrival time
                                                 slack
```

我猜想這可能是因為這條 path 有過多的 mux 控制,導致 net delay 偏長。

## Waveform

### Coefficient program:



#### Coefficient read back:



#### Data stream-in and Data stream-out:



## RAM access control when FIR computing:



## Waveform

Program ap\_start:



Read ap\_done and ap\_idle:



Clock cycles used from ap\_start to ap\_done : 6617.

## Waveform

ss input wait state test:



sm output wait state test (5 cycles wait):



sm output wait state test (30 cycles wait):

