# 计算机体系结构 lab 6

PB20111704 张宇昂

## Tomasulo 模拟器

## Q1

### 周期二:



### 周期三:



### load部件的改动:

- Load 1从内存中取到了值,下个周期可以进行写回阶段
- Load 2进入执行阶段, 地址变成了有效地址

### MUL.D开始执行前的系统状态:



### 在此之前一个周期的系统状态:



### 相比周期5的变化:

- 指令状态:
  - 。 第3,4条指令开始执行,第六条指令发射
- 保留站:
  - o Add2的状态修改为yes,写入第六条指令的信息
  - o Mult1得到了操作数并开始执行,Time设为9
- 寄存器:
  - o 由于第6条指令的流入,F6的Qi被设为保留站编号Add2,而值保持不变

RAW相关导致 MULT.D 的操作数 F2 需要等待上一条指令写入结果

### Q4

### 第15周期:



### 第16周期:



#### 系统的变化:

- 指令状态: MULT.D 结束执行阶段, 进入写回阶段
- 保留站:
  - Mult1解除占用状态, Busy状态改为No
  - Mult2的操作数F0变为可用, Qj=0, Vj=M5
- 寄存器: FO变为Not Busy, 值写入M5



第57个周期所有指令执行完毕

# 多Cache一致性算法-监听法

## Q1

我个人认为Cache在开始时相当于内存块替换了空块,所以应该算作发生了替换

| 所进<br>行的<br>访问         | 是否<br>发生<br>了替<br>换 | 是否<br>发生<br>了写<br>回 | 监听协议进行的操作与块状态改变                                                               |
|------------------------|---------------------|---------------------|-------------------------------------------------------------------------------|
| CPU<br>A 读<br>第 5<br>块 | Yes                 | No                  | CPU A读取未命中,向内存中读取第5块,第五块放入CPU A的<br>Cache中,状态设置为共享状态                          |
| CPU<br>B读<br>第5<br>块   | Yes                 | No                  | CPU B读取未命中,向内存中读取第5块,第五块放入CPU B的<br>Cache中,状态设置为共享状态                          |
| CPU<br>C读<br>第5<br>块   | Yes                 | No                  | CPU C读取未命中,向内存中读取第5块,第五块放入CPU C的<br>Cache中,状态设置为共享状态                          |
| CPU<br>B写<br>第5<br>块   | No                  | No                  | CPU B写入Cache中的第5块,随后向总线中发送作废信号,使得CPU A和CPU C的Cache中的第五块变为无效状态,CPU B的第五块变为独占状态 |
| CPU<br>D读<br>第5<br>块   | Yes                 | Yes                 | CPU D读取未命中,CPU B的Cache将第5块写回内存,状态变为共享,D读取内存中的第五块并保存到Cache中,且Cache中该块状态变为共享    |
| CPU<br>B写<br>第21<br>块  | Yes                 | No                  | CPU B写不命中,读取内存中第21块替换Cache中的第五块,状态变为独占                                        |
| CPU<br>A写<br>第23<br>块  | Yes                 | No                  | CPU A写不命中,A读取内存中第23块替换到Cache中,状态变为独占                                          |
| CPU<br>C写<br>第23<br>块  | Yes                 | Yes                 | CPU C写不命中,A将第23块写回内存,状态变为无效,C读取第23块到Cache中并写入,状态变为独占                          |
| CPU<br>B读<br>第29<br>块  | Yes                 | Yes                 | CPU B写回第21块,随后读第29块不命中,向内存中读取第29块,<br>29块写回B的Cache,状态变为共享                     |

| 所进<br>行的<br>访问       | 是否<br>发生<br>了替<br>换 | 是否<br>发生<br>了写<br>回 | 监听协议进行的操作与块状态改变                          |
|----------------------|---------------------|---------------------|------------------------------------------|
| CPU<br>B写<br>第5<br>块 | Yes                 | No                  | CPU B读取第5块,状态变为独占,替换第29块,CPU D的第五块状态变为无效 |

### 最后整个Cache系统的状态如下:



# 多Cache一致性算法-目录法

Q1

| 所进行<br>的访问         | 监听协议进行的操作与块状态改变                                                           |
|--------------------|---------------------------------------------------------------------------|
| CPU A<br>读第6<br>块  | CPU A读不命中,读取第6块,存储器状态改为共享,目录记A为共享者,将第6块写入<br>Cache A                      |
| CPU B<br>读第6<br>块  | CPU B读不命中,读取第6块,目录记AB为共享者,将第6块写入Cache B                                   |
| CPU D<br>读第6<br>块  | CPU D读不命中,读取第6块,目录记ABD为共享者,将第6块写入Cache D                                  |
| CPU B<br>写第6<br>块  | CPU B写入第六块,写命中后将存储器目录改为B独占,将A,D的Cache中的第六块变为无效状态                          |
| CPU C<br>读第6<br>块  | CPU C读不命中,存储器读取B的第6块,B将第六块写回,状态改为共享,存储器将第六块发回到C的Cache,目录中记BC为共享者          |
| CPU D<br>写第20<br>块 | CPU D写不命中,存储器向D的Cache发送第20块,将存储器目录改为D独占                                   |
| CPU A<br>写第20<br>块 | CPU A写不命中,存储器读取D中的第20块并存入存储器,将D中的第20块变为无效,目录中记A为独占者,向A写入第20块              |
| CPU D<br>写第6<br>块  | CPU D写不命中,存储器将B,C的Cache中第6块作废,存储器向D发送第6块,目录记D为独占,D写入第六块                   |
| CPU A<br>读第12<br>块 | A将第20块写回,向存储器发送第20块,第20块所在存储器将第20块目录置空,A读不命中,存储器将第12块发送到A的Cache中,目录记A为共享者 |

整个Cache系统状态如下图所示:



# 综合问答

## Q1

### 目录法:

- 优点:可扩展性高,可以用于大型多处理器系统;也能够通过维护更多的状态信息来提高一致性协 议的效率
- 缺点:需要一个额外的中心控制器,这可能会成为系统的瓶颈

### 监听法:

- 优点:不需要一个额外的中心控制器,并且可以在总线上处理一致性协议
- 缺点: 能会导致总线拥塞,尤其是在大型多处理器系统中,因为每个处理器都会在总线上发送大量的请求和响应消息

### Q2

两种算法都解决了结构相关、RAW、WAR、WAW相关,都是通过动态调度的方法解决相关问题的;但是Tomasulo通过寄存器重命名来解决WAR和WAW相关;而ScoreBoard是通过插入stall暂停的方式解决这两种相关的

Tomasulo是分布式; ScoreBoard是集中式

### Tomasulo解决这几种相关的方式:

- 结构相关: 部件流水化, 所有功能部件有序访问存储器
- RAW相关:通过CDB检测源操作数是否可用,若所有源操作数均可用则让指令进入执行阶段
- WAR/WAW相关:采用寄存器重命名的方法,在发射阶段保留站空闲时才发射指令和操作数