

## **W5100S Errata Sheet**

Document History

| Ver 1.0.0 (MAY. 22, 2023) | First release (erratum 1) |
|---------------------------|---------------------------|
|---------------------------|---------------------------|

© 2023 WIZnet Co., Inc. All Rights Reserved. For more information, visit our website at <a href="https://www.wiznet.io/">https://www.wiznet.io/</a>



| Erratum 1                        |                                                                                                                                                             |
|----------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Phenomenon                       | SPI N bytes data Read Access 동작 시, Data Invalid 발견되는 현상                                                                                                     |
| Condition                        | SPI를 사용해서 N bytes data를 Read 하는 경우 <sup>1</sup> , 첫번째 Byte Access 이후<br>두번째 Byte Access부터 일정 클럭 속도 이상에서 Data Invalid가 발생한다.                                 |
|                                  | W5100S SPI Read Timing의 경우 Data Valid를 위해서 첫번째 Byte Data는 최소 "6xSYS_CLK2" + 30ns"의 딜레이가 필요하고 이후 두번째 Byte부터는 Byte와 Byte 사이에 최소 "3xSYS_CLK" 이상의 Delay 가 필요하다. |
| Solution &<br>Recommendat<br>ion | SCLK  SCLK  TOS TON  MOSI  C7  C6  C0  A15  A14  A0  MISO  HBZ  MSB  LSB  MSB  LSB  MSB  LSB  MSB  LSB  TFDR  TFDR(Frist Data Ready time): 6xSYS_CLK + 30ns |
|                                  | TDR(Data Ready time): 3xSYS_CLK  해당 증상은 SPI Read Access 동작 중 두번째 Read Data부터 Byte와 Byte간                                                                    |
|                                  | 의 "3xSYS_CLK" 이상의 Delay 추가 삽입을 통해 해결할 수 있다. (전체 타이 밍 정보는 W5100S 데이터시트의 <b>7.4.3 SPI ACCESS TIMING</b> 에서 확인할 수 있다.)                                         |

1 W5100S가 제공하는 SPI는 사용자가 지정한 Memory Size 및 Register에 의해서 1 byte 부터 N bytes까지 임의의 길이를 Access할 수 있다.

<sup>&</sup>lt;sup>2</sup> W5100S는 100MHz의 SYS\_CLK 동작을 기본으로 하지만 Clock Switching을 통해 25MHz 동작이 가능하다.