

## 数字电路与Verilog知识回顾





- 01 实验相关的Verilog知识
- 02 常用电路及其Verilog实现示例





- 01 实验相关的Verilog知识
- 02 常用电路及其Verilog实现示例

## CPU实验中Verilog的使用



- CPU实验中有两个地方用到Verilog语言:一个地方是要求用Verilog语言进行电路设计,另一个地方是用Verilog语言搭建功能验证平台(testbench)
  - CPU的实现就属于电路设计的范畴。
  - 为了验证所实现的CPU是否正确,我们通常会搭建一个简单的系统,包括总线、内存、串口,把测试CPU的程序装载到内存中,同时给系统以复位和时钟。这些总线、内存、串口、时钟以及复位、程序的装载等都属于testbench的 的范畴。为了减少学生的学习负担,我们也用Verilog语言进行testbench的开发
- 用Verilog进行电路设计是重点,要求学生写的Verilog代码都属于这一类。这其中的关键是要求学生掌握Verilog中的可综合子集,并知晓常见电路的Verilog描述方法
- 用Verilog写的testbench在实验环境中都已提供,因此不要求学生动手写,能看得懂就可以。



## ■ 面向硬件电路的Verilog设计思路



- CPU本质上是一个数字逻辑电路,所以电路是设计的对象,Verilog只是描述电路的一个工具而 已
- Verilog语言的很多语法要素与C语言很像,而且Verilog语言也支持行为级建模。这就使得很 多同学习惯于用C程序开发的思路去使用Verilog语言,这种串行的过程化的思维对于Verilog 语言设计来说是有很大弊端的。
- 要求学生必须采用这样的设计步骤:先进行电路结构设计,再进行Verilog代码编写
  - 当电路设计已经被清晰地分解为结构图中的各个模块和模块之间的连接、模块内部的数据通路和状态机、数据通 路中的电路逻辑以及状态机中的状态转换图,那么接下来的Verilog代码设计就只是一个简单的"翻译"而已





- Verilog和VHDL这类硬件描述语言设计最初是用于大型数字电路的建模、仿真,由基于HDL的设计转换为逻辑门相互连接的电路图的工作仍是由设计人员手工完成的,这个过程既费时费力又容易出错。后来逻辑综合工具的出现和发展改变了这一状况。设计者可以使用HDL在RTL级对电路进行描述,然后选定标准单元库并定义相关设计约束,那么逻辑综合工具就会自动的将HDL语言转换为门级网表,这个转换的过程称为逻辑综合。
- 在逻辑综合过程中,工具能够支持的语言要素是Verilog语言的一个子集,也就是说并不是所有的Verilog语言要素都可以进行逻辑综合
- 要求同学们采用RTL(Register Transfer Level, 寄存器传输级)设计,且要求设计可以被 EDA工具综合成最终的电路,那么同学们在进行电路设计时只能用到Verilog语言的可综合子集





- 01 实验相关的Verilog知识
- 02 常用电路及其Verilog实现示例





```
module bottom #(
    parameter A_WIDTH = 8,
    parameter B_WIDTH = 4,
    parameter Y_WIDTH = 2
)(
    input wire [A_WIDTH-1:0] a,
    input wire [B_WIDTH-1:0] b,
    input wire [ 3:0] c,
    output wire [Y_WIDTH-1:0] y,
    output reg z
);
.....
endmodule
```

```
module top;
wire [15:0] btm a;
wire [ 7:0] btm b;
wire [ 3:0] btm c;
wire [ 3:0] btm y;
wire btm z;
bottom #(
    .A WIDTH (16),
    .B WIDTH (8),
    .Y WIDTH (4)
inst btm(
    .a (btm_a), // I
    .b (btm b), // I
    .c (btm_c), // I
    .y (btm_y), // 0
    .z (btm z) // 0
    );
endmodule
```





```
wire [7:0] a;
wire [7:0] b;
assign y1 = ~a; // 反相器
assign y2 = a & b; // 与
assign y3 = a | b; // 或
assign y4 = a ^ b; // 异或
assign y5 = ~(a & b); // 与非
assign y6 = ~(a | b); // 或非
```





```
module decoder_3_8(
    input [2:0] in,
    output [7:0] out
);
assign out[0] = (in == 3'd0);
assign out[1] = (in == 3'd1);
assign out[2] = (in == 3'd2);
assign out[3] = (in == 3'd3);
assign out[4] = (in == 3'd4);
assign out[5] = (in == 3'd5);
assign out[6] = (in == 3'd6);
assign out[7] = (in == 3'd7);
endmodule
```





```
module encoder_8_3(
    input [7:0] in,
    output [2:0] out
);
assign out = in[0] ? 3'd0 :
    in[1] ? 3'd1 :
    in[2] ? 3'd2 :
    in[3] ? 3'd3 :
    in[4] ? 3'd4 :
    in[5] ? 3'd5 :
    in[6] ? 3'd6 :
    3'd7;
endmodule
```





```
module mux5 8b(
                                                module mux5 8b(
   input [7:0] in0, in1, in2, in3, in4,
                                                    input [7:0] in0, in1, in2, in3, in4,
   input [2:0] sel,
                                                    input [2:0] sel,
   output [7:0] out
                                                    output [7:0] out
);
                                                 );
assign out = (sel==3'd0) ? in0 :
                                                 assign out = ({8{sel==3'd0}}) \& in0)
               (sel==3'd1) ? in1 :
                                                            | ({8{sel==3'd1}} & in1)
                (sel==3'd2) ? in2 :
                                                            | ({8{sel==3'd2}} & in2)
                (sel==3'd3) ? in3 :
                                                            | ({8{sel==3'd3}} & in3)
                (sel==3'd4) ? in4:
                                                            | ({8{sel==3'd4}} & in4);
                              8'b0;
                                                endmodule
endmodule
                        module mux5 8b onehot(
                            input [7:0] in0, in1, in2, in3, in4,
                            input [4:0] sel,
                            output [7:0] out
                        );
                        assign out = ({8{sel[0]}}) & in0)
                                    | ({8{sel[1]}} & in1)
                                    | ({8{sel[2]}} & in2)
                                    | ({8{sel[3]}} & in3)
                                    | ({8{sel[4]}} & in4);
                        endmodule
```





```
module simple alu(
   input [11:0] alu op,
   input [31:0] alu_src1,
   input [31:0] alu src2,
   output [31:0] alu_result
);
assign op add = alu op[ 0];
assign op sub = alu op[ 1];
assign op slt = alu op[ 2];
assign op sltu = alu op[ 3];
assign op and = alu op[ 4];
assign op_nor = alu_op[ 5];
assign op or = alu op[ 6];
assign op_xor = alu_op[ 7];
assign op sll = alu op[ 8];
assign op_srl = alu_op[ 9];
assign op sra = alu op[10];
assign op lui = alu op[11];
```







```
assign and result = alu src1 & alu src2;
assign or result = alu src1 | alu src2;
assign nor result = ~or result;
assign xor result = alu src1 ^ alu src2;
assign lui result = {alu src2[19:0], 12' b0};
assign adder a = alu src1;
assign adder b = (op sub | op slt | op sltu) ? ~alu src2 : alu src2;
assign adder cin = (op sub | op slt | op sltu) ? 1'b1 : 1'b0;
assign {adder cout, adder result} = adder a + adder b + adder cin;
assign add sub result = adder result;
assign slt result[31:1] = 31' b0;
assign slt result[0] = (alu src1[31] & ~alu src2[31])
                    | (~(alu src1[31]^alu src2[31]) & adder result[31]);
assign sltu result[31:1] = 31' b0;
assign sltu result[0] = ~adder cout;
assign sll result = alu src2 << alu src1[4:0];
assign srl result = alu src2 >> alu src1[4:0];
assign sra result = ($signed(alu src2)) >>> alu src1[4:0];
```





endmodule







```
module dff(
    input clk,
    input din,
    output reg q
);
always @(posedge clk) begin
    q <= din;
end
endmodule</pre>
```







```
module dff_en(
    input clk,
    input en,
    input din,
    output reg q
);
always @(posedge clk) begin
    if (en) q <= din;
end
endmodule</pre>
```





## **■** 实验中CPU所用的寄存器堆



raddr2



