

## 单周期CPU设计实验

阶段二

## I CPU的一般设计方法



- CPU设计的特点:根据指令系统规范中的定义设计出 "数据通路 + 控制逻辑"

  - 因为指令间存在一些相同或相近的操作和操作对象,所以我们可以只设计一套数据通路供多个指令公用
  - 对于确实存在差异无法共享数据通路的情况,只能各自设计一套,再用多路选择器从中选择出所需的结果

## ■ 待实现指令定义



| sub.w (subtract word) | sub.w rd, rj, rk | GR[rd] = GR[rj] - GR[rk] |
|-----------------------|------------------|--------------------------|
|-----------------------|------------------|--------------------------|

• slt (set less than) slt rd, rj, rk 
$$GR[rd] = GR[rj] <_{signed} GR[rk]$$

• sltu (set less than unsigned) sltu rd, rj, rk 
$$GR[rd] = GR[rj] <_{unsigned} GR[rk]$$

• or (or) 
$$GR[rd] = GR[rj] | GR[rk]$$

• nor (not or) nor rd, rj, rk 
$$GR[rd] = \sim (GR[rj] | GR[rk])$$

• xor (exclusive or) 
$$xor rd, rj, rk GR[rd] = GR[rj] ^ GR[rk]$$

• beq (branch on equal) beq rj, rd, off16 if 
$$(GR[rj]==GR[rd])$$
 PC = PC + sext32( $\{off16, 2'b0\}$ )

• **b (branch)** b offs26 
$$PC = PC + sext32({off26, 2'b0})$$







- 将加法器升级为ALU部件,以支持新增ALU类 指令的算术逻辑功能,同时需新增ALU部件的 控制信号alu\_op
- slli.w、srli.w、srai.w指令的立即数位宽 小于addi.w的立即数位宽,可以高位补0后复 用已有通路; lu12i.w指令的立即数位宽大于 addi.w的,需增加新的数据通路





- beq与bne很相似,仅判断条件不同
- b指令无需判断一定跳转,不过其用于计算跳转目 标的偏移值立即数位宽增至26位
- bl指令在完成b指令所有功能之外,还要将PC+4的值写入\$r1寄存器
- jirl指令无需判断一定跳转,不过其跳转目标是rj 寄存器加立即数偏移值,其将PC+4的值写入rd寄存 器功能可以复用bl指令中的相关数据通路





- 已有的控制信号
  - br\_taken, sel\_rf\_ra2, sel\_alu\_src2,
    data\_mem\_ce, data\_mem\_we, sel\_rf\_res, rf\_we
- 新增的控制信号
  - sel\_rf\_dst, sel\_alu\_src1, alu\_op
- 注意:无论已有还是新增的控制信号都要考虑到所有的指令。



