# Projet PARM Polytech ARM-based embedded processor

N. Bounouas, P.E. Novac, B. Miramond Polytech Nice Sophia

6 novembre 2017



https://github.com/MIAOU-Polytech/SI3\_PEP\_Project

# Table des matières

| 4 | Duás |          |            | _4               |       |      |    |      |      |      |      |       |      |       |      |   | 5      |
|---|------|----------|------------|------------------|-------|------|----|------|------|------|------|-------|------|-------|------|---|--------|
| 1 | Pres |          | n du proje |                  |       |      |    |      |      |      |      |       |      |       |      |   | _      |
|   | 1.1  | Le mic   | roproces   | seur ARM         | Corte | •x-N | 10 |      |      | <br> | <br> |       | <br> |       | <br> |   | <br>5  |
|   | 1.2  | Le pro   | iet        |                  |       |      |    | <br> | <br> | <br> | <br> |       | <br> |       | <br> |   | <br>5  |
|   | 1.3  |          |            |                  |       |      |    |      |      |      |      |       |      |       |      |   |        |
|   | 1.0  | 1.3.1    |            | lition           |       |      |    |      |      |      |      |       |      |       |      |   |        |
|   |      |          |            |                  |       |      |    |      |      |      |      |       |      |       |      |   |        |
|   |      | 1.3.2    |            | d'un pren        |       |      |    |      |      |      |      |       |      |       |      |   |        |
|   |      | 1.3.3    | Mode sir   | mulation .       |       |      |    | <br> |      | <br> | <br> |       | <br> |       | <br> |   |        |
|   |      | 1.3.4    | Design h   | iérarchiqu       | ıe    |      |    | <br> |      | <br> | <br> |       | <br> |       | <br> |   | <br>7  |
|   |      | 1.3.5    |            | éparateurs       |       |      |    |      |      |      |      |       |      |       |      |   |        |
|   |      |          |            | - p u. u. c u. c |       |      | •  | <br> |      | <br> | <br> | <br>• | <br> | <br>٠ | <br> | • | <br>·  |
| 2 | Dáco | ndeur 7  | segment    | į                |       |      |    |      |      |      |      |       |      |       |      |   | 10     |
| _ | 2.1  |          |            | ·<br>            |       |      |    |      |      |      |      |       |      |       |      |   | 10     |
|   |      |          |            |                  |       |      |    |      |      |      |      |       |      |       |      |   |        |
|   | 2.2  |          |            | pondance         |       |      |    |      |      |      |      |       |      |       |      |   | 10     |
|   | 2.3  | Mise e   | n place s  | ur logisim       |       |      |    | <br> |      | <br> | <br> |       | <br> |       | <br> |   | <br>11 |
|   |      |          |            |                  |       |      |    |      |      |      |      |       |      |       |      |   |        |
| 3 | Orga | anisatio | n du trava | ail              |       |      |    |      |      |      |      |       |      |       |      |   | 13     |
|   | 3.1  | ALU (N   | /latériel) |                  |       |      |    | <br> |      | <br> | <br> |       | <br> |       | <br> |   | <br>13 |
|   | 3.2  | •        | ,          | ériel)           |       |      |    |      |      |      |      |       |      |       |      |   | 13     |
|   |      |          |            |                  |       |      |    |      |      |      |      |       |      |       |      |   | 13     |
|   | 3.3  |          |            | nées (Mate       |       |      |    |      |      |      |      |       |      |       |      |   |        |
|   | 3.4  |          |            | giciel)          |       |      |    |      |      |      |      |       |      |       |      |   | 13     |
|   | 3.5  | FPGA     | (Logiciel) | (groupe d        | le 5) |      |    | <br> |      | <br> | <br> |       | <br> |       | <br> |   | <br>13 |
|   |      |          |            |                  |       |      |    |      |      |      |      |       |      |       |      |   |        |
| 4 | ALU  |          |            |                  |       |      |    |      |      |      |      |       |      |       |      |   | 13     |
|   | 4.1  | Descri   | ntion      |                  |       |      |    | <br> |      | <br> | <br> |       | <br> |       | <br> |   | <br>13 |
|   | 4.2  |          |            |                  |       |      |    |      |      |      |      |       |      |       |      |   | 14     |
|   | 4.2  | 4.2.1    |            |                  |       |      |    |      |      |      |      |       |      |       |      |   | 14     |
|   |      |          |            |                  |       |      |    |      |      |      |      |       |      |       |      |   |        |
|   |      |          |            |                  |       |      |    |      |      |      |      |       |      |       |      |   |        |
|   | 4.3  | Opérat   | ions       |                  |       |      |    | <br> |      | <br> | <br> |       | <br> |       | <br> |   | <br>14 |
|   | 4.4  | Drapea   | aux        |                  |       |      |    | <br> |      | <br> | <br> |       | <br> |       | <br> |   | <br>14 |
|   |      | •        |            |                  |       |      |    |      |      |      |      |       |      |       |      |   |        |
| 5 | Band | c de reg | iistres    |                  |       |      |    |      |      |      |      |       |      |       |      |   | 15     |
| - | 5.1  |          |            |                  |       |      |    |      |      |      |      |       |      |       |      |   | 15     |
|   | 5.2  |          | •          |                  |       |      |    |      |      |      |      |       |      |       |      |   | 15     |
|   | 5.2  |          |            |                  |       |      |    |      |      |      |      |       |      |       |      |   |        |
|   |      |          |            |                  |       |      |    |      |      |      |      |       |      |       |      |   | 15     |
|   |      | 5.2.2    | Sorties    |                  |       |      |    | <br> |      | <br> | <br> |       | <br> |       | <br> |   | <br>15 |
|   | 5.3  | Interac  | ction avec | : l'ALU          |       |      |    | <br> |      | <br> | <br> |       | <br> |       | <br> |   | <br>16 |
|   |      |          |            |                  |       |      |    |      |      |      |      |       |      |       |      |   |        |
| 6 | Cont | trôleur  |            |                  |       |      |    |      |      |      |      |       |      |       |      |   | 16     |
|   | 6.1  | Descri   | ntion      |                  |       |      |    |      |      |      |      |       |      |       |      |   | 16     |
|   | 6.2  | Interfa  |            |                  |       |      |    |      |      |      |      |       |      |       |      |   | 16     |
|   | 0.2  |          |            |                  |       |      |    |      |      |      |      |       |      |       |      |   | _      |
|   |      | 6.2.1    |            |                  |       |      |    |      |      |      |      |       |      |       |      |   | 16     |
|   |      | 6.2.2    |            |                  |       |      |    |      |      |      |      |       |      |       |      |   | 17     |
|   | 6.3  | Sous c   | omposar    | nts              |       |      |    | <br> |      | <br> | <br> |       | <br> |       | <br> |   | <br>17 |
|   |      | 6.3.1    | Décodeu    | ır d'instruc     | ction |      |    | <br> |      | <br> | <br> |       | <br> |       | <br> |   | <br>17 |
|   |      |          | 6.3.1.1    | Descript         |       |      |    |      |      |      |      |       |      |       |      |   | 17     |
|   |      |          | 6.3.1.2    | Interface        |       |      |    |      |      |      |      |       |      |       |      |   | 17     |
|   |      |          |            |                  |       |      |    |      |      |      |      |       |      |       |      |   |        |
|   |      | 6.3.2    |            | d, sub, mo       |       |      |    |      |      |      |      |       |      |       |      |   | 17     |
|   |      |          | 6.3.2.1    | Descript         | ion . |      |    | <br> |      | <br> | <br> |       | <br> |       | <br> |   | <br>17 |
|   |      |          | 6.3.2.2    | Interface        | е     |      |    | <br> |      | <br> | <br> |       | <br> |       | <br> |   | <br>18 |
|   |      | 6.3.3    |            | cessing .        |       |      |    |      |      |      |      |       |      |       |      |   | 18     |
|   |      | 5.5.5    | 6.3.3.1    |                  |       |      |    |      |      |      |      |       |      |       |      |   | 18     |
|   |      |          |            | Descript         |       |      |    |      |      |      |      |       |      |       |      |   |        |
|   |      |          | 6.3.3.2    | Interface        |       |      |    |      |      |      |      |       |      |       |      |   | 19     |
|   |      | 6.3.4    | Flags AP   | PSR              |       |      |    | <br> |      | <br> | <br> |       | <br> |       | <br> |   | <br>19 |

|    |            |                | 6.3.4.1            | Description                                  |         |       |       |      |       |       |       |     |     |      |     |     |     |     | 19           |
|----|------------|----------------|--------------------|----------------------------------------------|---------|-------|-------|------|-------|-------|-------|-----|-----|------|-----|-----|-----|-----|--------------|
|    |            |                | 6.3.4.2            | Interface .                                  |         |       |       |      |       |       |       |     |     |      |     |     |     |     | 19           |
|    |            | 6.3.5          |                    | re                                           |         |       |       |      |       |       |       |     |     |      |     |     |     |     | 19           |
|    |            |                | 6.3.5.1<br>6.3.5.2 | Description Interface .                      |         |       |       |      |       |       |       |     |     |      |     |     |     |     | 19<br>20     |
|    |            | 6.3.6          |                    | ess                                          |         |       |       |      |       |       |       |     |     |      |     |     |     |     | 20           |
|    |            | 0.5.0          | 6.3.6.1            | Description                                  |         |       |       |      |       |       |       |     |     |      |     |     |     |     | 20           |
|    |            |                | 6.3.6.2            | Interface .                                  |         |       |       |      |       |       |       |     |     |      |     |     |     |     | 20           |
|    |            | 6.3.7          |                    | nal                                          |         |       |       |      |       |       |       |     |     |      |     |     |     |     | 21           |
|    |            |                | 6.3.7.1            | Description                                  |         |       |       |      |       |       |       |     |     |      |     |     |     |     | 21           |
|    |            |                | 6.3.7.2            |                                              |         |       |       |      |       |       |       |     |     |      |     |     |     |     | 21           |
|    |            | 6.3.8          | Program            | Counter                                      |         |       |       |      |       |       |       |     |     | <br> |     |     |     |     | 21           |
|    |            |                | 6.3.8.1            | Description                                  |         |       |       |      |       |       |       |     |     | <br> |     |     |     |     | 21           |
|    |            |                | 6.3.8.2            | Interface .                                  |         |       |       |      |       |       |       |     |     |      |     |     |     |     | 22           |
|    |            | 6.3.9          |                    | inter                                        |         |       |       |      |       |       |       |     |     |      |     |     |     |     | 22           |
|    |            |                | 6.3.9.1            | Description                                  |         |       |       |      |       |       |       |     |     |      |     |     |     |     | 22           |
|    |            |                | 6.3.9.2            | Interface .                                  |         |       |       |      |       |       |       |     |     | <br> |     |     |     |     | 22           |
| 7  | Chai       | min de         | données            |                                              |         |       |       |      |       |       |       |     |     |      |     |     |     |     | 23           |
| •  | 7.1        |                |                    |                                              |         |       |       |      |       |       |       |     |     |      |     |     |     |     | 23           |
|    | 7.2        |                | •                  | <br>                                         |         |       |       |      |       |       |       |     |     |      |     |     |     |     | 23           |
|    |            | 7.2.1          |                    | on                                           |         |       |       |      |       |       |       |     |     |      |     |     |     |     | 23           |
|    |            | 7.2.2          | Interface          |                                              |         |       |       |      |       |       |       |     |     |      |     |     |     |     | 23           |
|    |            |                | 7.2.2.1            | Entrées                                      |         |       |       |      |       |       |       |     |     | <br> |     |     |     |     | 23           |
|    |            |                | 7.2.2.2            | Sorties                                      |         |       |       |      |       |       |       |     |     | <br> |     |     |     |     | 24           |
|    | 7.3        | RAM .          |                    |                                              |         |       |       |      |       |       |       |     |     | <br> |     |     |     |     | 24           |
|    |            | 7.3.1          |                    | on                                           |         |       |       |      |       |       |       |     |     | <br> |     |     |     |     | 24           |
|    |            | 7.3.2          | Interface          |                                              |         |       |       |      |       |       |       |     |     | <br> |     |     |     |     | 24           |
|    |            |                | 7.3.2.1            |                                              |         |       |       |      |       |       |       |     |     |      |     |     |     |     | 24           |
|    | <b>7</b> 4 | DOM            | 7.3.2.2            |                                              |         |       |       |      |       |       |       |     |     |      |     |     |     |     | 24           |
|    | 7.4        | ROM.           |                    |                                              |         |       |       |      |       |       |       |     |     |      |     |     |     |     | 24           |
|    |            | 7.4.1<br>7.4.2 | Interface          | on                                           |         |       |       |      |       |       |       |     |     |      |     |     |     |     | 24<br>25     |
|    |            | 7.4.2          | 7.4.2.1            |                                              |         |       |       |      |       |       |       |     |     |      |     |     |     | • • | 25           |
|    |            |                | 7.4.2.1            |                                              |         |       |       |      |       |       |       |     |     |      |     |     |     | ٠.  | 25           |
|    |            |                | 7.1.2.2            | cortico                                      |         | • •   |       |      | • •   | • •   | • •   |     | • • | <br> | • • | • • | • • |     | 20           |
| 8  | Asse       | embleu         | r                  |                                              |         |       |       |      |       |       |       |     |     |      |     |     |     |     | 25           |
|    | 8.1        | Introdu        | uction             |                                              |         |       |       |      |       |       |       |     |     | <br> |     |     |     |     | 25           |
|    | 8.2        | •              |                    |                                              |         |       |       |      |       |       |       |     |     |      |     |     |     |     | 25           |
|    | 8.3        | Syntax         | ce Logisim         | 1                                            |         |       |       |      |       |       |       |     |     | <br> |     |     |     |     | 26           |
| 9  | Donl       | laiamar        | ot our EDC         | ٨                                            |         |       |       |      |       |       |       |     |     |      |     |     |     |     | 26           |
| 9  | 9.1        | Introdi        | nt sur FPG         | A<br>                                        |         |       |       |      |       |       |       |     |     |      |     |     |     |     | <b>26</b> 26 |
|    | 9.1        |                |                    | .                              uartus sur Ut |         |       |       |      |       |       |       |     |     |      |     |     |     |     | 26           |
|    | J.Z        | 9.2.1          |                    | nces                                         |         |       |       |      |       |       |       |     |     |      |     |     |     |     | 26           |
|    |            | 9.2.2          | •                  | on                                           |         |       |       |      |       |       |       |     |     |      |     |     |     |     | 27           |
|    | 9.3        |                |                    | Logisim                                      |         |       |       |      |       |       |       |     |     |      |     |     |     |     | 27           |
|    | 9.4        | •              |                    | la carte                                     |         |       |       |      |       |       |       |     |     |      |     |     |     |     | 27           |
|    |            | •              |                    |                                              |         |       |       |      |       |       |       |     |     |      |     |     |     |     |              |
| 10 |            |                |                    | struction Set                                |         |       |       |      |       |       |       |     |     |      |     |     |     |     | 28           |
|    | 10.1       |                |                    | plémenter .                                  |         |       |       |      |       |       |       |     |     |      |     |     |     |     | 28           |
|    |            | 10.1.1         |                    | l, sub, mov .                                |         |       |       |      |       |       |       |     |     |      |     |     |     |     | 28           |
|    |            |                |                    | LSL (immed                                   |         |       |       |      |       |       |       |     |     |      |     |     |     |     | 28           |
|    |            |                |                    | LSR (immed                                   |         |       |       |      |       |       |       |     |     |      |     |     |     |     | 28           |
|    |            |                | 10.1.1.3           | ASR (immed                                   | лате) : | Arith | ımeti | c Sh | ıπ Ki | gnt ( | p. 20 | U3) |     | <br> |     |     |     |     | 29           |

|     |                       | ADD (register): Add register (p. 191)                          |    |
|-----|-----------------------|----------------------------------------------------------------|----|
|     | 10.1.1.5              | SUB (register): Substract register (p. 450)                    | 29 |
|     | 10.1.1.6              | ADD (immediate): Add 3-bit immediate (p. 189)                  | 30 |
|     | 10.1.1.7              | SUB (immediate): Subtract 3-bit immediate (p. 448)             | 30 |
|     | 10.1.1.8              | MOV (immediate) : Move (p. 312)                                | 30 |
|     | 10.1.2 Data pro       | cessing                                                        | 31 |
|     | 10.1.2.1              | AND (register): Bitwise AND (p. 201)                           | 31 |
|     | 10.1.2.2              |                                                                | 31 |
|     | 10.1.2.3              |                                                                |    |
|     |                       | LSR (register) : Logical Shift Right (p. 304)                  |    |
|     |                       | ASR (register) : Arithmetic Shift Right (p. 205)               |    |
|     |                       | ADC (register): Add with Carry (p. 187)                        |    |
|     |                       | SBC (register) : Substract with Carry (p. 380)                 |    |
|     |                       | ROR (register) : Rotate Right (p. 368)                         |    |
|     | 10.1.2.9              | TST (register) : Set flags on bitwise AND (p. 466)             | 34 |
|     |                       | RSB (immediate) : Reverse Substract from 0 (p. 372)            |    |
|     |                       | I CMP (register) : Compare Registers (p. 231)                  |    |
|     |                       | 2 CMN (register) : Compare Negative (p. 227)                   |    |
|     |                       | 3 ORR (register) : Logical OR (p. 336)                         |    |
|     |                       | 4 MUL : Multiply Two Registers (p. 324)                        |    |
|     |                       | 5 BIC (register): Bit Clear (p. 213)                           |    |
|     |                       | 6 MVN (register) : Bitwise NOT (p. 328)                        |    |
|     |                       | ore                                                            |    |
|     |                       | STR (immediate) : Store Register (p. 426)                      |    |
|     |                       | LDR (immediate) : Load Register (p. 252)                       |    |
|     |                       | neous 16-bit instructions                                      |    |
|     |                       | ADD (SP plus immediate): Add Immediate to SP (p. 193)          |    |
|     |                       | SUB (SP minus immediate) : Subtract Immediate from SP (p. 452) |    |
|     |                       |                                                                |    |
|     |                       | B: Conditional Branch (p. 207)                                 |    |
|     |                       | 76)                                                            |    |
|     | 10.3 Drapeaux (p. 31) | )                                                              | 38 |
| 11  | Pour aller plus loin  |                                                                | 39 |
| • • |                       | code C                                                         |    |
|     |                       |                                                                |    |
|     | 11.4 LITTIECS/3011105 |                                                                | J  |

# Présentation du projet

# Le microprocesseur ARM Cortex-M0

La famille des ARM Cortex-M regroupe des processeurs 32 bits. Ils peuvent être utilisés comme microprocesseur ou microcontrôleur. On les retrouve dans diverses applications : Arduino Due, Machine à laver, distributeur de boissons... Les Cortex-M vise en majorité le marché de l'embarqué.

Le but de ce projet est de simuler le comportement d'un Cortex-M0 au moyen d'un logiciel de simulation électronique : Logisim. L'idée est ici d'obtenir un système ayant un comportement similaire à un Cortex-M0 et non une copie conforme du fait de la complexité d'un processeur réel.

# Le projet

Durant ce projet nous allons implémenter notre microprocesseur en le divisant en plusieurs blocs :

- · Partie matérielle :
  - ALU 32 bits
  - Banc de 8 registres
  - Contrôleur
- · Partie logicielle:
  - Assembleur
  - Exportation sur FPGA

#### Spécificités de l'implémentation

- · Pas de gestion des interruptions
- · Pas de gestion des appels de fonctions
- Pas d'optimisation
- · Pas de pipeline
- Pas de FPU <sup>1</sup>
- Pas de MMU<sup>2</sup>
- Toutes les instructions s'exécutent en 1 cycle (excepté les instructions LDR/STR en 2 cycles)
- · Instructions sur 16 bits
- · Données sur 32 bits
- · Adressage RAM/ROM sur 8 bits
- · Adressage RAM uniquement sur la pile (en utilisant le Stack Pointer)

# Logisim

Logisim est un programme permettant la modélisation et la simulation de circuit logique. La modélisation du circuit ne se fait que par dessin et glisser-déposer des différents éléments électroniques.

**Installation:** sur Ubuntu 16.04, ajouter le PPA polytech-nice/logisim-evolution puis installer le paquet logisim-evolution:

```
sudo add-apt-repository ppa:polytech-nice/logisim-evolution
sudo apt update
sudo apt install logisim-evolution
```

Pour les autres systèmes, le code source est disponible à l'adresse : https://github.com/MIAOU-Polytech/logisim-evolution

Il peut être compilé et lancé grâce à la commande :

```
ant run
```

<sup>&</sup>lt;sup>1</sup>Floating-Point Unit, unité de calcul en virgule flottante

<sup>&</sup>lt;sup>2</sup>Memory Management Unit, unité de gestion mémoire, gère la traduction des adresses virtuelles en adresses physiques au sein du processeur



Fig. 1: Interface de Logisim

Cette section est un extrait du tutoriel officiel « Introduction à l'utilisation de Logisim ». Pour plus d'informations, se référer à la documentation officielle.

Vous pouvez voir l'interface de Logisim sur la Figure 1.

Une des particularités de Logisim est de pouvoir éditer et simuler un circuit en même temps. Nous expliquerons plus tard dans ce document comment simuler un circuit, puis comment l'implémenter sur la carte du laboratoire.

#### Mode édition

- 1. Pour utiliser le mode édition, il faut simplement sélectionner la flèche comme indiqué en haut de la figure 1.
- 2. On peut alors choisir un composant dans la bibliothèque sur la gauche. Pour l'ajouter dans son schéma, il suffit de cliquer sur le composant désiré, puis de cliquer sur le schéma.
- 3. Chaque composant que vous utiliserez aura des attributs modifiables dans la zone inférieur gauche de Logisim. Par exemple si l'on pose une porte AND, on peut modifier le nombre de signaux qu'elle prend en entrée, ou encore mettre un inverseur sur une de ses entrées.

- 4. Il est aussi possible de faire des copier/coller d'un ou plusieurs composants. Dans ce cas, les composants conserverons aussi tous les attributs préalablement définis.
- 5. Une fois que l'on a posé tous les composants, il faut alors les connecter. Pour cela il suffit de placer le curseur avec la souris sur un des ports à connecter et, en gardant pressé le bouton gauche de la souris, le déplacer jusqu'au port de destination.

# Création d'un premier circuit

Tous les circuits réalisés dans Logisim peuvent être réutilisés dans d'autres circuits. Afin de créer un nouveau circuit, il faut aller dans Projet → Ajouter Circuit... et nommer le circuit. Le circuit créé devient un composant disponible dans la bibliothèque.

#### Mode simulation

Logisim est capable de simuler le circuit en affichant les valeurs des signaux directement sur le schéma. L'utilisateur peut alors définir les valeurs des bits en entrée et observer la réaction du design.

- 1. Pour utiliser le mode simulation, il faut sélectionner la main en haut à gauche de Logisim (cf Figure 1)
- 2. Il est alors possible de contrôler l'état des différentes entrées en cliquant directement dessus.
- 3. En cliquant sur une entrée, la valeur doit alterner entre 0 ou 1.
- 4. Voici un descriptif des couleurs utilisées pour les signaux en mode simulation.



Fig. 2: Couleurs des fils en simulation

- Gris : La taille du fil est inconnue. Le fil n'est relié à aucune entrée ou sortie.
- Bleu: Le fil comporte une valeur, cependant elle est inconnue.
- Vert foncé : Le fil comporte la valeur 0.
- Vert clair : Le fil comporte la valeur 1.
- · Noir: Le fil comporte plusieurs bits (bus).
- · Rouge: Le fil comporte une erreur.
- Orange : Les composants reliés au fil n'ont pas la bonne taille.

## Design hiérarchique

La méthodologie de design que l'on vient d'utiliser est valable pour la conception de systèmes numériques plutôt simples, c'est-à-dire avec un nombre de portes logiques plutôt bas. Lorsque l'on vise des systèmes plus compliqués on risque de voir le nombre de portes et de connexions exploser. Dans ce cas, le risque d'introduire des erreurs devient très important.

La clé pour gérer correctement une complexité plus grande est d'utiliser le design hiérarchique. Grâce au design hiérarchique on peut travailler à différents niveaux d'abstraction. D'abord on décrit des blocs de base à l'aide des portes logiques, pour ensuite utiliser ces blocs de base comme parties d'un système plus large.

Pour créer un design hiérarchique il faudra suivre les pas suivants :

- Créez un nouveau circuit comme déjà expliqué dans la section 1.3.2 et nommez le. Pour passer de l'édition d'un circuit à l'autre, il suffit de double-cliquer sur le nom de celui désiré dans le menu de gauche.
- 2. Il est alors possible d'ajouter un sous circuit de la même manière que l'utilisation d'un composant quelconque. On clique sur le sous circuit en question dans le menu indiqué sur la Figure 3, puis on le place en cliquant sur la zone d'édition.
- 3. Si le sous circuit avait été créé correctement, alors il devrait être représenté par un petit bloc, avec sur sa gauche des points bleus correspondant aux entrées et sur sa droite des points verts correspondant aux sorties.
- 4. Si les sorties apparaissent en bleu et non en vert sur le schéma, vérifiez que vous avez bien affecté l'attribut Sortie? = Oui dans les Pins de sortie.



Fig. 3: Sous circuit

#### Bus et séparateurs

Pour l'implémentation de composant travaillant avec des données sur plusieurs bits (un additionneur par exemple), il devient nécessaire de regrouper plusieurs signaux en créant un bus de données. Par exemple, pour définir l'entrée A comme un bus de 4 bits, il faut ajouter un élément Pin et définir sa taille via l'attribut

Data bits = 4.

Lorsque l'on tire un fil de l'une de ces entrées, ce n'est plus un simple signal mais un bus de 4 bits. Pour pouvoir connecter les éléments de ce bus aux entrées de plusieurs composants travaillant sur chacun un bit, on va devoir séparer les différents fils du bus afin de pouvoir les traiter un par un. L'élément Séparateur de Cablage permet d'effectuer ces conversions dans les deux sens : d'un bus de 4 bits vers 4 fils, et de 4 fils vers un bus de 4 bits – voir Figure 4.



Fig. 4: Exemples splitters

Il faut définir les tailles d'entrées et de sorties du Séparateur via les attributs Ventilation en sortie et Largeur de bits en entrée.

**Note:** le bit de poids faible est indexé à 0 en sortie du splitter.

**Remarque:** n'utiliser que des composants dont l'indicateur VHDL dans la zone Properties est vert. Les autres (Buffer controllé par exemple) ne pourront pas être déployés sur la carte FPGA.

# Décodeur 7 segment

# Introduction

Nous allons commencer par une prise en main de logisim en réalisant un décodeur 7 segments. Ce type d'afficheur est un grand classique en ce qui concerne l'affichage de caractères hexadécimaux.

Le principe de cet afficheur est très simple, En allumant plusieurs segments en même temps nous allons pouvoir représenter les caractères suivants : 0,1,2,3,4,5,6,7,8,9,A,B,C,D,E,F.



Fig. 5: Un affichage hexadécimal par 7 segments. Merci à @Skywodd-https://www.carnetdumaker.net/

L'objectif est ici est de recevoir une information sur 4 bits (comprise entre 0b0000 et 0b1111) et de la traduire sur 7 bits correspondant aux segments à allumer et à ceux à éteindre<sup>3</sup>.

# Table de correspondance

Nous allons ici associer à chaque valeur à sa décomposition en segment d'après le schéma suivant :



Fig. 6 : Détail et Annotation d'un 7 segment par H2g2bob - @10

 $<sup>^3</sup> http://www.electronics-tutorials.ws/blog/7-segment-display-tutorial.html\\$ 

|         | Individual Segments |   |   |   |   |   |   |  |  |
|---------|---------------------|---|---|---|---|---|---|--|--|
| Display | Α                   | В | С | D | E | F | G |  |  |
| 0       | 1                   | 1 | 1 | 1 | 1 | 1 | 0 |  |  |
| 1       | 0                   | 1 | 1 | 0 | 0 | 0 | 0 |  |  |
| 2       | 1                   | 1 | 0 | 1 | 1 | 0 | 1 |  |  |
| 3       | 1                   | 1 | 1 | 1 | 0 | 0 | 1 |  |  |
| 4       | 0                   | 1 | 1 | 0 | 0 | 1 | 1 |  |  |
| 5       | 1                   | 0 | 1 | 1 | 0 | 1 | 1 |  |  |
| 6       | 1                   | 0 | 1 | 1 | 1 | 1 | 1 |  |  |
| 7       | 1                   | 1 | 1 | 0 | 0 | 0 | 0 |  |  |
| 8       | 1                   | 1 | 1 | 1 | 1 | 1 | 1 |  |  |
| 9       | 1                   | 1 | 1 | 1 | 0 | 1 | 1 |  |  |
| Α       | 1                   | 1 | 1 | 0 | 1 | 1 | 1 |  |  |
| В       | 0                   | 0 | 1 | 1 | 1 | 1 | 1 |  |  |
| С       | 1                   | 0 | 0 | 1 | 1 | 1 | 0 |  |  |
| D       | 0                   | 1 | 1 | 1 | 1 | 0 | 1 |  |  |
| E       | 1                   | 0 | 0 | 1 | 1 | 1 | 1 |  |  |
| F       | 1                   | 0 | 0 | 0 | 1 | 1 | 1 |  |  |

TAB. 1 : Décomposition des caractères hexadécimaux en segments

# Mise en place sur logisim

La table de vérité présentée dans la section précèdente peut être utilisée pour obtenir une fonction simplifiée de chaque segment en utilisant les tables de Karnaugh<sup>4</sup>. Logisim embarque une fonctionnalité permettant d'effectuer cette analyse de manière simplifiée. Pour celà il est nécessaire de lancer logisim avec l'option -analyze soit dans notre cas :

En utilisant ce paramètre une option apparaît dans le menu "Projet"->"Analyser le circuit". Il est possible dans l'onglet "table" de remplir la table de vérité du circuit. Une fois le tableau complété, cliquer sur "Construire le circuit" générera le circuit correspondant. Ce dernier devrait ressembler à ceci :

<sup>4</sup>https://fr.wikipedia.org/wiki/Table\_de\_Karnaugh



Fig. 7 : Contenu du composant "Seven segment decoder"

# Organisation du travail

Afin de répartir au mieux le travail 4 ou 5 sous-tâches sont indiquées selon la taille du groupe.

# **ALU (Matériel)**

- · Réaliser les blocs d'opérateurs arithmétiques et logiques
- · Générer les flags

# **Contrôleur (Matériel)**

- · Lecture des instructions depuis la mémoire de programme
- · Décodage de l'instruction et génération des signaux de commande du chemin de données
- · Calcul de l'adresse de la prochaine instruction

# Chemin de données (Matériel)

- · Mouvement de registre à registre
- · Lecture mémoire des données
- · Ecriture mémoire des données
- Envoie d'adresse pour la lecture et l'écriture

# **Assembleur (Logiciel)**

- · Parser un fichier assembleur
- · Générer le fichier binaire à charger dans la mémoire d'instruction de logisim

# FPGA (Logiciel) (groupe de 5)

· Tester le déploiement du processeur sur FPGA

#### ALU

# **Description**

L'unité arithmétique et logique est l'élèment qui se charge des calculs au sein du processeur. Les ALU les plus basiques ne font que des opérations sur des entiers cependant on trouve des ALU spécialisées. Les calculs sur ces dernières vont des opérations à virgule flottante jusqu'à des calculs plus complexes tels que des racines carrées, des logarithmes, des sinus ou cosinus... Notre ALU n'effectuera que des calculs simples (addition, soustraction, multiplication, décalage) sur des entiers de 32 bits.

Une ALU comporte deux entrées amenant les données à traiter. Une troisième entrée permet de désigner le calcul à effectuer. En sortie on retrouvera le résultat de l'opération ainsi que des drapeaux. Ces drapeaux représentent une série d'état à la suite d'un calcul : un résultat négatif, un résultat nul, un débordement ou encore une retenue.

L'entrée Shift indique le nombre de décalage pour les opérations de décalage.

**Remarque :** les instructions TST, CMP, CMN n'enregistrent pas le résultat de l'opération. Seuls les drapeaux sont mis à jour. Pour ces opérations en particulier, il faudra recopier l'entrée B sur la sortie S. Le contrôleur définiera le même registre pour le registre Rn d'opérande B que pour le registre Rd de destination de la sortie S

**Remarque 2:** pour l'instruction SBC, la retenue entrante doit être inversée (voir 10.1.2.7 SBC (register) : Substract with Carry (p. 380)).

# Interface

# **Entrées**

| Port    | Taille | Description        |
|---------|--------|--------------------|
| Α       | 32     | Première opérande  |
| В       | 32     | Seconde opérande   |
| Shift   | 5      | Nombre de décalage |
| CarryIn | 1      | Retenu entrente    |
| Codop   | 4      | Code opération ALU |

# **Sorties**

| Port  | Taille | Description                    |
|-------|--------|--------------------------------|
| S     | 32     | Registre résultat              |
| Flags | 4      | Registre drapeaux, ordre: NZCV |

# **Opérations**

Ces opérations de l'ALU correspondent exactement aux instructions de la catégorie *Data Processing*. En cas de doute, se référer à 10 Jeu d'instructions (Instruction Set Architecture).

| Codop | Opération           | Instructions | Remarque                                           |
|-------|---------------------|--------------|----------------------------------------------------|
| 0000  | A and B             | AND          |                                                    |
| 0001  | A xor B             | EOR          |                                                    |
| 0010  | B << Shift          | LSL          | Retenue sortante, voir jeu d'instruction           |
| 0011  | B >> Shift          | LSR          | Retenue sortante, voir jeu d'instruction           |
| 0100  | B >> Shift (arith)  | ASR          | Retenue sortante, voir jeu d'instruction           |
| 0101  | A + B + CarryIn     | ADC          |                                                    |
| 0110  | A - B + CarryIn - 1 | SBC          | Retenue entrante inversée                          |
| 0111  | B >> Shift (rot)    | ROR          | Retenue sortante, voir jeu d'instruction           |
| 1000  | A and B             | TST          | Résultat perdu, seuls les drapeaux sont mis à jour |
| 1001  | O - A               | RSB          | Registre Rm utilisé plutôt que Rn                  |
| 1010  | A - B               | CMP          | Résultat perdu, seuls les drapeaux sont mis à jour |
| 1011  | A + B               | CMN          | Résultat perdu, seuls les drapeaux sont mis à jour |
| 1100  | A or B              | ORR          |                                                    |
| 1101  | A * B               | MUL          |                                                    |
| 1110  | A and not B         | BIC          |                                                    |
| 1111  | Not B               | MVN          |                                                    |

# **Drapeaux**

Ces drapeaux de l'ALU correspondent exactement aux drapeaux de l'architecture ARM. En cas de doute, se référer à 10 Jeu d'instructions (Instruction Set Architecture) et 10.3 Drapeaux (p. 31).

| Symbole | Nom      | Description                                          |
|---------|----------|------------------------------------------------------|
| N       | Negative | Résultat négatif                                     |
| Z       | Zero     | Résultat nul                                         |
| С       | CarryOut | Retenue sortante (dépassement de capacité non-signé) |
| V       | Overflow | Dépassement de capacité signé                        |

# Banc de registres

# **Description**

Le processeur ne stocke pas le résultat d'un calcul directement en RAM, pour cela il travaille avec une mémoire rapide mais petite constituée de quelques registres (20 registres de 32 bits un dans Cortex-M0).

Parmi les 20 registres présents dans un Cortex-M0, seuls 13 d'entre eux sont dédiés à un usage général. Les 7 autres ont un usage bien particulier (voir tableau suivant)

| Nom      | Accès                   | Valeur de remise à zéro | Description                        | A implémenter      |  |  |  |
|----------|-------------------------|-------------------------|------------------------------------|--------------------|--|--|--|
| RO - R12 | O - R12   LE   Inconnue |                         | Registres à usage général          | OUI (uniquement 8) |  |  |  |
| MSP      | LE                      | ?                       | Pointeur de pile                   | Oui (contrôleur)   |  |  |  |
| PSP      | LE                      | Inconnue                | Pointeur de pile                   | Oui (contrôleur)   |  |  |  |
| LR       | LE                      | Inconnue                | Registre de lien                   | Non                |  |  |  |
| PC       | LE                      | ?                       | Compteur d'instruction             | Oui (contrôleur)   |  |  |  |
| PSR      | LE                      | Inconnue                | Statut du programme                | Non                |  |  |  |
| ASPSR    | LE                      | Inconnue                | Statut d'application du programme  | Non                |  |  |  |
| IPSR     | L                       | 0x0000000               | Statut d'interruption du programme | Non                |  |  |  |
| EPSR     | L                       | Inconnue                | Statut d'exécution du programme    | Non                |  |  |  |
| PRIMASK  | LE                      | 0x0000000               | Masque de priorité                 | Non                |  |  |  |
| CONTROL  | LE                      | 0x00000000              | Registre de contrôle               | Non                |  |  |  |

Dans notre cas, le banc de registre ne contient que 8 registres RO-R7 par soucis de simplicité. Les registres PC et SP sont implémentés dans le contrôleur.

# Interface

# **Entrées**

| Port    | Taille | Description                                                   |
|---------|--------|---------------------------------------------------------------|
| DataIn  | 32     | Données entrantes, à enregistrer dans le registre sélectionné |
| RegDest | 3      | Sélection du registre de destination des données entrantes    |
| Clk     | 1      | Horloge                                                       |
| Reset   | 1      | Remise à zéro                                                 |
| RegA    | 3      | Sélection du registre A pour les données sortantes            |
| RegB    | 3      | Sélection du registre B pour les données sortantes            |

# **Sorties**

| Port | Taille | Description                                 |
|------|--------|---------------------------------------------|
| AOut | 32     | Données sortantes du registre sélectionné A |
| BOut | 32     | Données sortantes du registre sélectionné B |
| RO   | 32     | Registre interne 0                          |
| R1   | 32     | Registre interne 1                          |
| R2   | 32     | Registre interne 2                          |
| R3   | 32     | Registre interne 3                          |
| R4   | 32     | Registre interne 4                          |
| R5   | 32     | Registre interne 5                          |
| R6   | 32     | Registre interne 6                          |
| R7   | 32     | Registre interne 7                          |

Les sorties RO-R7 ne seront pas utilisées pour implémenter une quelconque fonctionalité. Elles sont présentes pour aider à visualiser le comportement du processeur.

# Interaction avec l'ALU

Après avoir réalisé l'ALU et le banc de registres, l'interaction entre ces composants peut être mise en oeuvre de la manière suivante :



Il est ainsi possible de valider leur comportement en enregistrant des données dans le banc de registre (à l'aide des ports DataIn et RegDest) puis en effectuant diverses opération par l'ALU en spécifiant le Codop.

# Contrôleur

# **Description**

Le contrôleur ou unité de contrôle (Control unit en anglais) joue le rôle de chef d'orchestre au sein du processeur. Il est en charge du décodage des instructions. En fonction des informations récupérées au sein de l'instruction et des différents drapeaux, le controleur va agir sur le chemin de données.

Il est responsable du choix de la source fournissant les données. La sortie Load selon si elle est à 0 ou à 1 choisira respectivement un chargement depuis l'ALU ou directement depuis la RAM. Le même méchanisme est utilisé pour choisir la source du nombre de décalage, des immédiats 8 (voir tableau des sorties).

Le contrôleur abrite de plus le compteur ordinal et l'incrèmente lorsqu'il traite une instruction.

# Interface

#### **Entrées**

| Port  | Taille | Description                    |
|-------|--------|--------------------------------|
| Inst  | 16     | Instruction à traiter          |
| Flags | 4      | Drapeaux en entrée, ordre NZCV |
| Clk   | 1      | Horloge                        |
| Reset | 1      | Remise à Zero                  |

#### **Sorties**

| Port         | Taille | Description                                                                               |
|--------------|--------|-------------------------------------------------------------------------------------------|
| Carry        | 1      | Retenue sortante (provenant des drapeaux) à destination de l'ALU                          |
| DP_Shift     | 1      | Provenance du nombre de décalages: 0 pour registre A, 1 pour lmm5                         |
| Imm32_Enable | 1      | Provenance de la donnée A: 0 pour registre, 1 pour lmm32                                  |
| Imm5         | 5      | Nombre de décalage pour les instructions de décalage de la catégorie Shift, add, sub, mov |
| Imm32        | 8      | Valeur pour les instructions MOV, ADD (immediate) et SUB (immediate)                      |
| ALU_Opcode   | 4      | Code opération à destination de l'ALU                                                     |
| Rm           | 3      | Séléction du registre pour lecture de l'opérande A                                        |
| Rn           | 3      | Sélection du registre pour lecture de l'opérande B                                        |
| Rd           | 3      | Sélection du registre pour enregistrement du résultat                                     |
| RAM_Addr     | 32     | Adresse mémoire des instructions Load/Store                                               |
| Load         | 1      | Provenance des données en entrée du banc de registre                                      |
| Store        | 1      | 1 pour stocker la valeur du registre Rm à l'adress RAM_Address                            |
| PC           | 8      | Compteur ordinal: adresse de la prochaine instruction en ROM                              |

# Sous composants

# Décodeur d'instruction

#### **Description**

Le bloc *Opcode Decoder* active l'une de ses sorties en fonction de la catégorie d'instruction reconnue, afin d'activer les blocs correspondant du contrôleur.

L'entrée Opcode correspond au code opération pré-extrait de l'instruction, c'est à dire les 6 bits de poids fort de l'instruction.

Les sorties doivent être activées en fonction du code binaire correspondant à chacune d'elle. Voir 10 Jeu d'instructions (Instruction Set Architecture).

# Interface

#### **Entrées**

| Port   | Taille | Description              |
|--------|--------|--------------------------|
| Opcode | 6      | Code opération à décoder |

# **Sorties**

| Port            | Taille | Description                         |
|-----------------|--------|-------------------------------------|
| Shift           | 1      | Active le bloc Shift, add, sub, mov |
| Data_Processing | 1      | Active le bloc Data Processing      |
| Load_Store      | 1      | Active le bloc Load/Store           |
| SP_Address      | 1      | Active le bloc SP Address           |
| Branch          | 1      | Active le bloc Conditional          |

# Shift, add, sub, mov

# **Description**

Le bloc Shift, add, sub, mov traite les instructions de calcul de la catégorie Shift, add, sub, mov (voir 10.1.1 Shift, add, sub, mov).

La sortie ALU\_Opcode devra être définie pour chacune des instructions afin d'exécuter la bonne opération dans l'ALU (voir 4.3 Opérations).

Certaines instructions ne mettent pas à jour tous les drapeaux. La sortie Flags\_Update\_Mask doit être définie en conséquence avec le masque dont les bits à 1 correspondent aux drapeaux à mettre à jour.

La sortie Carry force la valeur de la retenue entrante pour l'ALU. Les instructions ADD et SUB n'utilisent pas de retenue entrante. Elle doit être définie à 0 pour ADD et à 1 pour SUB étant donnée qu'elle est est inversée pour la soustraction dans l'ALU.

La sortie Imm32 est utilisée pour communiquer les valeurs des immédiats de MOV, ADD et SUB à l'ALU. Dans ce cas, la sortie Imm32\_Enable doit être définie à 1. Les immédiats devront être étendus de 3 ou 8 bits vers 32 bits en complétant par des zéros (ce sont des entiers non-signés).

La sortie Imm5 est utilisée en tant que valeur du nombre de décalage pour les instructions de décalage LSL, LSR et ASR.

Si l'entrée Enable est à 0, les sorties sont forcées à 0.

**Remarque :** l'immédiat pour l'instruction MOV passe par l'ALU pour être enregistré dans le registre de destination. Pour que la valeur ne soit pas modifiée, on peut l'inverser ici et utiliser l'opération RSB dans l'ALU.

**Remarque 2 :** pour les opérations de décalage, on préfèrera utiliser le registre Rn à la place de Rm pour rester cohérent avec les instructions de la catégorie *Data Processing*. L'ALU travaillera uniquement sur l'opérande B.

Remarque 3: quand une instruction ne fait pas usage de certaines sorties, elles doivent être définies à 0.

#### Interface

#### **Entrées**

| Port        | Taille | Description                                            |
|-------------|--------|--------------------------------------------------------|
| Instruction | 16     | Instruction Shift, add, sub, mov à décoder             |
| Enable      | 1      | Active le composant. Si 0, les sortie sont forcées à 0 |

#### **Sorties**

| Port              | Taille | Description                                                                |
|-------------------|--------|----------------------------------------------------------------------------|
| ALU_Opcode        | 4      | Code opération à destination de l'ALU                                      |
| Rm                | 3      | Sélection du registre opérande A                                           |
| Rn                | 3      | Sélection du registre opérande B                                           |
| Rd                | 3      | Sélection du registre résultat                                             |
| Flags_Update_Mask | 4      | Masque de mise à jour des drapeaux à destination du bloc <i>Flags APSR</i> |
| Carry             | 1      | Valeur à utiliser en tant que retenue entrante pour l'ALU                  |
| Imm32_Enable      | 1      | Indique au processeur d'utiliser la sortie Imm32 à la place du registre Rm |
| Imm5              | 5      | Nombre de décalage à destination de l'ALU                                  |
| Imm32             | 32     | Valeur à utiliser en tant qu'opérande A de l'ALU                           |

# **Data Processing**

# **Description**

Le bloc Data Processing traite les instructions de calcul de la catégorie Data Processing (voir 10.1.2 Data processing).

La sortie ALU\_Opcode correspond aux bits 6 à 9, les code opérations de l'ALU ayant été implémenté en conséquence.

Certaines instructions ne mettent pas à jour tous les drapeaux. La sortie Flags\_Update\_Mask doit être définie en conséquence avec le masque dont les bits à 1 correspondent aux drapeaux à mettre à jour.

Si l'entrée Enable est à 0, les sorties sont forcées à 0.

**Remarque**: les instructions TST, CMP et CMN ne mettent à jour que les drapeaux et n'enregistrent pas le résultat de l'opération. Pour celles-ci, le registre Rd sera défini à Rn afin d'être cohérent avec les autres instructions, et que l'ALU puisse copier le contenu de l'opérande B dans le résultat.

**Remarque 2 :** pour les instructions RSB et MUL, les bits 3 à 5 définissent le registre Rn, contrairement aux autres instructions pour lesquelles ces bits définissent le registre Rm. Pour simplifier, le registre Rm sera utilisé pour toutes les instructions, en prenant soin de rester cohérent dans l'implémentation de l'ALU.

#### Interface

#### **Entrées**

| Port        | Taille | Description                                            |
|-------------|--------|--------------------------------------------------------|
| Instruction | 16     | Instruction Data Processing à décoder                  |
| Enable      | 1      | Active le composant. Si 0, les sortie sont forcées à 0 |

#### **Sorties**

| Port              | Taille | Description                                                         |
|-------------------|--------|---------------------------------------------------------------------|
| ALU_Opcode        | 4      | Code opération à destination de l'ALU                               |
| Rm                | 3      | Sélection du registre opérande A                                    |
| Rn                | 3      | Sélection du registre opérande B                                    |
| Rd                | 3      | Sélection du registre résultat                                      |
| Flags_Update_Mask | 4      | Masque de mise à jour des drapeaux à destination du bloc Flags APSR |

#### Flags APSR

#### **Description**

Le bloc Flags APSR correspond au 4 bits de poids fort du registre Application Program Status Register de l'architecture ARM. Il conserve les drapeaux générés par la dernière instruction, afin qu'ils soient disponibles pour la prochaine instruction.

L'entrée Update\_Mask permet de réinjecter l'ancien état d'un drapeau si le bit correspondant est à 0. Si le bit est à 1, le drapeau est mis à jour.

#### Interface

#### **Entrées**

| Port        | Taille | Description                                                      |
|-------------|--------|------------------------------------------------------------------|
| Flags_In    | 4      | Nouveaux drapeaux générés par l'instruction courante, ordre NZCV |
| Update_Mask | 4      | Masque d'enregistrement des drapeaux, ordre NZCV                 |
| Clk         | 1      | Horloge                                                          |
| Reset       | 1      | Remise à zéro                                                    |

#### **Sorties**

| Port      | Taille | Description                                               |
|-----------|--------|-----------------------------------------------------------|
| Flags_Out | 4      | Drapeaux générés par l'instruction précédente, ordre NZCV |

# Load/Store

# **Description**

Le bloc Load/Store traite les instructions de lecture/écriture en mémoire (voir 10.1.3 Load/Store).

La sortie RAM\_Addr correspond à l'adresse mémoire à laquelle effectuer l'opération. Elle est calculée en fonction de la valeur actuelle du Stack\_Pointer et de l'offset provenant de l'instruction.

La sortie Store indique à la mémoire de stocker la donnée du registre Rm à l'adresse RAM\_Addr. La donnée sera écrite au cycle suivant.

La sortie Load indique au processeur de présenter la donnée à l'adresse RAM\_Addr en entrée du banc de registre (DataIn). La donnée sera disponible au cycle suivant.

La sortie PC\_Hold retarde l'incrémentation du *Program Counter* d'un coup d'horloge. La RAM étant synchrone, elle a besoin d'un cycle pour traiter l'opération de lecture/écriture. La donnée lue n'est donc pas disponible immédiatement, et le processeur ne peut pas commencer à exécuter l'instruction suivante. La sortie Load devra donc elle aussi être retardée d'un cycle.

Si l'entrée Enable est à 0, les sorties sont forcées à 0.

**Astuce:** utiliser une bascule D pour activer PC\_Hold et retarder Load.

#### Interface

#### **Entrées**

| Port          | Taille | Description                                            |
|---------------|--------|--------------------------------------------------------|
| Instruction   | 16     | Instruction de lecture/écriture en mémoire à décoder   |
| Enable        | 1      | Active le composant. Si 0, les sortie sont forcées à 0 |
| Stack_Pointer | 32     | Valeur courante du pointeur de pile                    |
| Clk           | 1      | Horloge                                                |
| Reset         | 1      | Remise à zéro                                          |

#### **Sorties**

| Port     | Taille | Description                                             |
|----------|--------|---------------------------------------------------------|
| Store    | 1      | Informe d'une opération d'écriture                      |
| Load     | 1      | Informe d'une opération de lecture                      |
| PC_Hold  | 1      | Retarde l'incrémentation du compteur ordinal d'un cycle |
| Rm       | 3      | Registre de provenance de la donnée écrite en mémoire   |
| Rd       | 3      | Registre de destination de la donnée lue en mémoire     |
| RAM_Addr | 32     | Adresse mémoire à laquelle effectuer les opérations     |

#### **SP Address**

# **Description**

Le bloc SP Address traite les instructions de mise à jour du pointeur de pile (voir 10.1.4 Miscellaneous 16-bit instructions).

La sortie New\_Stack\_Pointer correspond à la nouvelle valeur du pointeur de pile qui sera enregistré dans le Stack Pointer. Elle est calculée en fonction de la valeur actuelle du Stack\_Pointer et de l'opération en provenance de l'instruction (addition ou soustraction d'un immédiat).

Si l'entrée Enable est à 0, la sortie Write\_Enable est forcée à 0.

#### Interface

#### **Entrées**

| Port          | Taille | Description                                              |
|---------------|--------|----------------------------------------------------------|
| Instruction   | 16     | Instruction de mise à jour du pointeur de pile à décoder |
| Enable        | 1      | Active le composant. Si 0, les sortie sont forcées à 0   |
| Stack_Pointer | 32     | Valeur courante du pointeur de pile                      |

#### **Sorties**

| Port              | Taille | Description                                                                      |
|-------------------|--------|----------------------------------------------------------------------------------|
| Write_Enable      | 1      | Le registre du pointeur de pile sera mis à jour avec la valeur New_Stack_Pointer |
| New_Stack_Pointer | 32     | Nouvelle valeur du pointeur de pile                                              |

#### Conditional

#### **Description**

Le bloc conditionnel traite les instructions de branchement conditionnel (voir 10.1.5.1 B : Conditional Branch (p. 207)).

Il vérifie la condition à l'aide des drapeaux du registre *Flags APSR*, selon le tableau 10.2 Conditions (p. 176). Si la condition est vérifiée, la sortie Verified passe à 1.

La sortie Offset correspond à l'offset qui sera ajouté au *Program Counter*, en provenance de l'instruction. Si l'entrée Enable est à 0, la sortie Verified est forcée à 0.

#### Interface

#### **Entrées**

| Port        | Taille | Description                                            |
|-------------|--------|--------------------------------------------------------|
| Instruction | 16     | Instruction du branchement conditionnel à décoder      |
| Enable      | 1      | Active le composant. Si 0, les sortie sont forcées à 0 |
| N           | 1      | Drapeau négatif                                        |
| Z           | 1      | Drapeau nul                                            |
| С           | 1      | Drapeau retenue                                        |
| V           | 1      | Drapeau dépassement de capacité                        |

## **Sorties**

| Port     | Taille | Description                                                        |
|----------|--------|--------------------------------------------------------------------|
| Verified | 1      | La condition est vérifiée                                          |
| Offset   | 8      | Offset à appliquer au Program Counter si la condition est vérifiée |

## **Program Counter**

#### **Description**

Le compteur ordinal (*Program Counter*), aussi appelé pointeur d'instruction (*Instruction Pointer*), est un compteur 8 bits dont la valeur donne l'adresse de la prochaine instruction à exécuter. Il est déjà implémenté directement dans le contrôleur.

Il s'incrémente automatiquement à chaque coup d'horloge lorsque le signal Count est à l'état haut. Le signal PC\_Hold sortant du sous-composant *Load/Store* retarde cette incrémentation d'un cycle afin de laisser le temps à la RAM de présenter la donnée sélectionnée sur sa sortie. En effet, étant synchrone, elle n'agit qu'au coup d'horloge suivant.

Lorsque le signal Load est à l'état haut, le compteur charge la valeur suivante à partir de son entrée au prochain coup d'horloge. Les instructions de branchement (voir 10.1.5 Branch) du sous-composant Conditional exploitent cette possibilité afin d'altérer le flot d'exécution du programme en sautant à une certaine adresse.

**Remarque:** afin d'être cohérent avec le comportement d'un vrai Cortex-MO et donc rester compatible avec les programmes compilés par GCC ou LLVM, l'offset du branchement est incrémenté de 3.

# Interface

#### **Entrées**

| Port   | Taille | Description                                            |  |
|--------|--------|--------------------------------------------------------|--|
| Data   | 8      | Valeur du compteur à définir si Load est à l'état haut |  |
| Count  | 1      | Active l'incrémentation automatique du compteur        |  |
| UpDown | 1      | 0: décrémente, 1: incrémente. Forcé à 1.               |  |
| Load   | 1      | Charge la valeur à partir de l'entrée Data             |  |
| Clk    | 1      | Horloge                                                |  |
| Clear  | 1      | Remise à Zero                                          |  |

#### **Sorties**

| Port   | Taille | Description                                                   |  |
|--------|--------|---------------------------------------------------------------|--|
| Output | 8      | Valeur courante du compteur ordinal                           |  |
| Carry  | 1      | 1 si le compteur atteint sa valeur maximale. Non utilisé ici. |  |

#### **Stack Pointer**

## **Description**

Le pointeur de pile (*Stack Pointer*) est un simple registre 32 bits indiquant l'adresse en mémoire du début de la pile. Il est déjà implémenté directement dans le contrôleur.

Son contenu est modifié par les instructions ADD et SUB (voir 10.1.4 Miscellaneous 16-bit instructions) du sous-composant SP Address.

Son contenu est utilisé par les instructions LDR et STR (voir 10.1.3 Load/Store) du sous-composant Load/Store.

**Remarque :** en général dans un programme, on commence par décrémenter (avec SUB) le pointeur de pile de la quantité d'espace mémoire dont on aura besoin. Par la suite, pour les accès mémoire on utilisera LDR et STR avec un offset pour sélectionner le bon emplacement dans la pile. À la fin, on incrémente (avec ADD) le pointeur de pile pour revenir à l'état initial.

On peut dire que la pile grandit vers le bas.

# Interface

#### **Entrées**

| Port   | Taille | Description                                                     |
|--------|--------|-----------------------------------------------------------------|
| Data   | 32     | Nouvelle valeur du pointeur de pile                             |
| Enable | 1      | Active l'enregistrement de la valeur au prochain coup d'horloge |
| Clk    | 1      | Horloge                                                         |
| Reset  | 1      | Remise à Zero                                                   |

# **Sorties**

| Port   | Taille | Description                         |
|--------|--------|-------------------------------------|
| Output | 32     | Valeur courante du pointeur de pile |

# Chemin de données

# **Description**

Il s'agit d'interfacer les différents composants CPU, RAM et ROM afin d'obtenir une machine fonctionelle qui puisse exécuter un programme automatiquement.

Un bouton Reset contrôle l'entrée Reset du processeur afin de remettre à zéro son état et recommencer l'exécution du programme depuis le début.

Un bouton Clock contrôle l'entrée Clk du processeur et de la RAM afin de contrôler manuellement l'exécution de chacun des instructions. Pour une exécution automatique et pour le déploiement sur FPGA, on utilisera le composant Horloge de Logisim.

#### **CPU**

#### **Description**

Le processeur regroupe le contrôleur, le banc de registres et l'ALU.

À chaque coup d'horloge, l'instruction est décodée par le contrôleur, le calcul est effectué par l'ALU tandis que le banc de registres lui fournit les données et enregistre le résultat.

Lors d'une instruction LDR, le signal Load du contrôleur est activé, et la donnée en entrée du banc de registres doit être lue à partir de l'entrée RAM In plutôt qu'à partir du résultat de l'ALU.

Lors d'une instruction STR, le signal Store du contrôleur est activé et est passé à la RAM. Les données en sortie RAM\_Out sont fournies par la sortie AOut du banc de registres.

Lors d'une instruction de la catégorie *Shift, add, sub, mov,* le signal DP\_Shift du contrôleur est activé et l'immédiat Imm5 en sortie du contrôleur est utilisé pour l'entrée Shift de l'ALU.

Lors d'une instruction de la catégorie *Data Processing*, le signal DP\_Shift du contrôleur est désactivé et les 5 bits de poids faible de la sortie AOut sont utilisés pour l'entrée Shift de l'ALU.

Lors d'une instruction MOV ou ADD et SUB avec immédiat, le signal Imm32\_Enable du contrôleur est activé et la donnée à l'entrée A de l'ALU doit être lue à partir de la sortie Imm32 du contrôleur plutôt qu'à partir de la sortie AOut du banc de registres.

Les sorties Rm, Rn et Rd du contrôleur se connectent respectivement aux entrées RegA, RegB et RegDest du banc de registres pour sélectionner les registres correspondant.

Les sorties PC et RAM\_Addr se connectent respectivement aux sorties ROM\_Addr et RAM\_Addr de ce composant CPU pour sélectionner les adresses de la ROM et de la RAM.

#### Interface

#### **Entrées**

| Port   | Taille | Description                            |
|--------|--------|----------------------------------------|
| RAM_In | 32     | Données chargées à partir de la RAM    |
| ROM_In | 16     | Instruction chargée à partir de la ROM |
| Clk    | 1      | Horloge                                |
| Reset  | 1      | Remise à Zero                          |

#### **Sorties**

| Port     | Taille | Description                                                                            |
|----------|--------|----------------------------------------------------------------------------------------|
| ROM_Addr | 8      | Adresse de la prochaine instruction                                                    |
| RAM_Addr | 8      | Adresse de la donnée à lire/écrire en mémoire                                          |
| RAM_Out  | 32     | Donnée à écrire en mémoire                                                             |
| Store    | 1      | Indique à la RAM de sauvegarder la donnée RAM_Out à l'adresse RAM_Addr                 |
| RO-R7    | 8×32   | Sortie des registres utilisées à des fins de débogage et visualisation du comportement |

#### **RAM**

#### **Description**

La RAM est la mémoire de données dans laquelle le programme vient stocker le contenu d'un registre ou lire une donnée pour remplir un registre. Synchrone, elle ne lit ou n'enregistre les données qu'au coup d'horloge suivant.

Elle est adressée sur 8 bits et contient des données de 32 bits.

Le signal Load est définit à 1 de manière à toujours obtenir la données à l'adresse Address sur la sortie

Lorsque le signal Store est activé, les données présentent sur l'entrée Input sont enregistrées dans la RAM à l'adresse Address.

**Remarque:** sous Logisim, le paramètre Databus implementation doit être défini à Separate databus for read and write et le paramètre Trigger à Flanc Montant afin de pouvoir déployer le composant sur FPGA.

#### Interface

#### **Entrées**

| Port    | Taille | Description                                        |  |
|---------|--------|----------------------------------------------------|--|
| Address | 8      | Adresse à laquelle lire/écrire les données         |  |
| Load    | 1      | Lire les données au prochain coup d'horloge        |  |
| Store   | 1      | Enregistrer les données au prochain coup d'horloge |  |
| Clock   | 1      | Horloge                                            |  |
| Input   | 32     | Données à écrire                                   |  |

#### **Sorties**

| Port | Taille | Description  |
|------|--------|--------------|
| Data | 32     | Données lues |

# **ROM**

# **Description**

La ROM est la mémoire d'instruction à partir de laquelle les instructions du programme sont lues. Elle est accessible en lecture uniquement et est asynchrone.

Elle est adressée sur 8 bits et contient des données de 16 bits (largeur d'une instruction Thumb).

Le programme, assemblé par l'assembleur, devra être chargé dans cette ROM

#### Interface

#### **Entrées**

| Port    |   | Description                        |
|---------|---|------------------------------------|
| Address | 8 | Adresse de l'instruction à charger |

#### **Sorties**

| Port | Taille | Description     |
|------|--------|-----------------|
| Data | 16     | Instruction lue |

# **Assembleur**

# Introduction

Le code binaire a exécuter est obtenu par l'assemblage d'instructions issus du jeu d'instructions ARMv7 (contre un jeu ARMv6 dans le Cortex-M0 réel).

Le rôle de l'assembleur est de traduire un programme écrit en langage assembleur dans une représentation que le processeur saura interpréter.

Ici, le langage assembleur sera l'UAL (*Unified Assembler Language*) de ARM, restreint aux instructions ARMv7 implémentées. La représentation des instructions en sortie correspond au codage Thumb des instructions, c'est à dire uniquement sur 16-bits (voir 10 Jeu d'instructions (Instruction Set Architecture)).

Le format de sortie aura la particularité d'être un fichier texte lisible par Logisim. Les instructions Thumb devront donc être codées en hexadecimal dans un format décrit ci-après.

# **Syntaxe**

```
Syntaxe UAL:
S:màj des drapeaux
<c>: condition
Rm registre opérande 1
Rn:registre opérande B
Rd:registre destination
<immN>: immédiat sur N bits
SP:registre de pointeur de pile en mémoire
opcode: code de l'instruction, peut occuper jusqu'à la taille indiquée
[]:argument optionnel
```

# Exemple:

Nous allons partir d'un exemple très simple : 3 variables sont déclarées sur la pile, a et b ont une valeur qui leur est propre et nous stockons dans c le résultat de l'addition a + b. Code C :

```
int main() {
    int a,b,c;
    a = 0;
    b = 1;
    c = a + b;
}
```

Code assembleur pour le cortex M0:

```
// Agrandir la pile de 3*4 octets d'où le sp - 12
sub
        sp, #12
        r0, #0
                        // Placer dans un registre la valeur contenue dans la variable a
movs
str
        r0, [sp, #8]
                        // Stocker cette valeur dans la pile
movs
        r1, #1
                        // Placer dans un registre la valeur contenue dans la variable b
str
        r1, [sp, #4]
                        // Stocker cette valeur dans la pile
                        // Charger dans le registre 1 la valeur contenue à la dernière
        r1, [sp, #8]
ldr
   → adresse de la pile
                        // Charger dans le registre 2 la valeur contenue à l'avant dernière
ldr
        r2, [sp, #4]
       adresse de la pile
                        // Additionner les valeurs des registres 1 et 2, stocker le
adds
        r1, r1, r2
   → résultat dans le registre 1
                        // Stocker le contenu du registre 1 à l'adresse pointée par le
        r1, [sp]
str
   → pointeur de pile
add
        sp, #12
                        // Réduire la pile de 3*4 octets
```

# **Syntaxe Logisim**

Voici un exemple de fichier lisible par Logisim pour remplir le contenu de la ROM obtenu par assemblage du code assembleur ci-dessus :

```
v2.0 raw
b08c 2000 9008 2101 9104 9908 9a04 1889 9100 b00c
```

On observe dont un entête v2.0 raw, toujours présent sur la première ligne.

Sur les lignes suivantes, les instructions sont disposées par groupes de 4 caractères hexadecimaux séparés par des espaces, ce qui représente 16 bits. On a donc une instruction par groupe. Les retours à la ligne sont optionnels.

# **Deploiement sur FPGA**

#### Introduction

Un FPGA est un circuit logique programmable. C'est un circuit intégré qui peut être configuré pour effectuer une certaine tâche. La configuration du circuit est souvent décrite dans un langage de description de matériel, par exemple VHDL.

Le but ici n'est pas d'écrire directement du VHDL, mais de le faire générer par Logisim à partir du circuit du processeur. Il sera donc possible d'observer le comportement du processeur sur du vrai matériel, ici la carte de développement *Altera DE2* avec un FPGA *Cyclone II*, et l'interfacer avec le monde extérieur.

# Installation de Quartus sur Ubuntu

#### **Dépendances**

Dans Ubuntu 16.04

- 1. Installer les paquets suivants :
  - · libc6-i386
  - libx11-6:i386
  - libxext6:i386
  - à l'aide de la commande

```
sudo apt install libc6-i386 libx11-6:i386 libxext6:i386
```

2. Ajouter le fichier de règles 51-usbblaster.rules pour l'accès à l'USB de la carte, disponible à l'adresse https://files.miaounyan.eu/Quartus/:

sudo cp 51-usbblaster.rules /etc/udev/rules.d/

3. Recharger les règles udev

sudo udevadm control -- reload

#### Installation

Dans Ubuntu 16.04

- 1. Télécharger QuartusSetupWeb-13.0.1.232.run et cyclone\_web-13.0.232.qdz à l'adresse : https://files.miaounyan.eu/Quartus/
- 2. Définir QuartusSetupWeb-13.0.1.232.run comme exécutable :
  - · À l'aide d'un gestionnaire de fichier graphique
    - (a) Clic droit sur QuartusSetupWeb-13.0.1.232.run
    - (b) Proprietés
    - (c) Onglet Permissions
    - (d) Cocher Autoriser l'exécution du fichier comme un programme
  - · Ou, dans un terminal:

chmod +x QuartusSetupWeb-13.0.1.232.run

- 3. Double cliquer sur QuartusSetupWeb-13.0.1.232.run
- 4. Suivre les étapes d'installation en s'assurant que la prise en charge des FPGA Cyclone est bien sélectionnée, et noter le chemin de destination.

# **Configuration de Logisim**

Dans Logisim:

- 1. Dans le menu FPGA Menu, sélectionner FPGA Commander
- 2. Sélectionner ALTERA-DE2 à la ligne Choose target board
- 3. Cliquer sur Toolpath et indiquer le dossier correspondant au chemin de destination de l'installation Quartus
- 4. Vérifier que les deux premiers boutons indiquent VHDL et Download to board. Dans le cas contraire, cliquer dessus.

# Déploiement sur la carte

- 1. Brancher le cable USB à l'ordinateur et à la carte (port de gauche, noté BLASTER)
- 2. Allumer la carte

Dans VirtualBox

- 1. Cliquer sur le menu Périphériques
- 2. Dans le sous-menu USB, cocher Altera USB-Blaster

Dans Logisim:

- 1. Ouvrir le projet
- 2. Dans le menu FPGA Menu, sélectionner FPGA Commander
- 3. Sélectionner la fréquence de l'horloge désirée à la ligne Choose tick frequency
- 4. Cliquer sur Annotate
- 5. Cliquer sur Download
- 6. Dans cette boîte de dialoque, cliquer sur Load Map et sélectionner le fichier main-ALTERA-DE2-MAP.xml
- 7. Assigner les entrées/sorties restantes en les sélectionnant d'abord dans la colonne de gauche puis en cliquant sur un élément (surligné en rouge) de la carte
- 8. Cliquer sur Done
- 9. Après avoir patienté quelques instants, confirmer le transfert sur la carte

# **Jeu d'instructions (Instruction Set Architecture)**

Toutes les informations présentes dans cette section proviennent directement du manuel de référence de l'achitecture ARMv7-M (ARM v7-M Architecture Reference Manual). Elles ont été traduites et réorganisées pour en faciliter la lecture. En cas de doute, ou pour en savoir plus, les pages du manuel sont indiquées entre parenthèses.

# Instructions à implémenter

#### Binaire:

| 15 | 14 | 13  | 12  | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
|----|----|-----|-----|----|----|---|---|---|---|---|---|---|---|---|---|
|    |    | opc | ode |    |    |   |   |   |   |   |   |   |   |   |   |

# Shift, add, sub, mov

# Binaire:

| 15 | 14 | 13 | 12 | 11    | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
|----|----|----|----|-------|----|---|---|---|---|---|---|---|---|---|---|
| 0  | 0  |    | ol | ocode | 9  |   |   |   |   |   |   |   |   |   |   |

# LSL (immediate): Logical Shift Left (p. 298)

# **Description:**

Décale le contenu du registre Rm vers la gauche d'un nombre de bits donné par l'immédiat imm5, écrit le résultat dans le registre Rd.

Des zéros sont insérés à droite.

Les drapeaux suivants sont mis à jour :

N = 1 si résultat < 0, N = 0 sinon.

Z = 1 si résultat = 0, Z = 0 sinon.

C = Rm<0 - shift > avec shift le nombre de décalage. Autrement dit, C est égal au dernier bit sortant.

# Assembleur: T1

LSLS <Rd>, <Rm>, #<imm5>

# Binaire:

| ſ | 15 | 14 | 13 | 12 | 11 | 10 | 9  | 8   | 7 | 6 | 5 | 4  | 3 | 2 | 1  | 0 |
|---|----|----|----|----|----|----|----|-----|---|---|---|----|---|---|----|---|
| Ī | 0  | 0  | 0  | 0  | 0  |    | in | nm5 | j |   |   | Rm |   |   | Rd |   |

# LSR (immediate): Logical Shift Right (p. 302)

#### **Description:**

Décale le contenu du registre Rm vers la droite d'un nombre de bits donné par l'immédiat imm5, écrit le résultat dans le registre Rd.

Des zéros sont insérés à gauche.

Les drapeaux suivants sont mis à jour :

N = 1 si résultat < 0, N = 0 sinon.

Z = 1 si résultat = 0, Z = 0 sinon.

C = Rm<shift - 1 > avec shift le nombre de décalage. Autrement dit, C est égal au dernier bit sortant.

# Assembleur: T1

LSRS <Rd>, <Rm>, # <imm5>

#### Binaire:

| 15 | 14 | 13 | 12 | 11 | 10 | 9  | 8   | 7 | 6 | 5 | 4  | 3 | 2 | 1  | 0 |
|----|----|----|----|----|----|----|-----|---|---|---|----|---|---|----|---|
| 0  | 0  | 0  | 0  | 1  |    | ir | nm5 |   |   |   | Rm |   |   | Rd |   |

# ASR (immediate): Arithmetic Shift Right (p. 203)

#### **Description:**

Décale le contenu du registre Rm vers la droite d'un nombre de bits donné par l'immédiat imm5, écrit le résultat dans le registre Rd.

Le bit de signe de Rm est ré-inséré à gauche.

Les drapeaux suivants sont mis à jour :

N = 1 si résultat < 0, N = 0 sinon.

 $Z = 1 \operatorname{sirésultat} = 0, Z = 0 \operatorname{sinon}.$ 

C = Rm<shift - 1 > avec shift le nombre de décalage. Autrement dit, C est égal au dernier bit sortant.

#### Assembleur: T1

ASRS <Rd>, <Rm>, #<imm5>

#### Binaire:

| 15 | 14 | 13 | 12 | 11 | 10 | 9  | 8   | 7 | 6 | 5 | 4  | 3 | 2 | 1  | 0 |
|----|----|----|----|----|----|----|-----|---|---|---|----|---|---|----|---|
| 0  | 0  | 0  | 1  | 0  |    | in | nm5 | , |   |   | Rm |   |   | Rd |   |

# ADD (register): Add register (p. 191)

#### **Description:**

Ajoute le contenu du registre  $\mathtt{Rn}$  au contenu du registre  $\mathtt{Rm}$ , écrit le résultat dans le registre  $\mathtt{Rd}$ .

Les drapeaux suivants sont mis à jour :

N = 1 si résultat < 0, N = 0 sinon.

Z = 1 si résultat = 0, Z = 0 sinon.

C = 1 en cas de dépassement de capacité lors d'une opération non signée.

V = 1 en cas de dépassement de capacité lors d'une opération signée.

# Assembleur: T1

ADDS <Rd>, <Rn>, <Rm>

#### Binaire:

| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7  | 6 | 5 | 4  | 3 | 2 | 1  | 0 |
|----|----|----|----|----|----|---|---|----|---|---|----|---|---|----|---|
| 0  | 0  | 0  | 1  | 1  | 0  | 0 |   | Rm |   |   | Rn |   |   | Rd |   |

# SUB (register): Substract register (p. 450)

**Description :** Soustrait le contenu du registre Rm au contenu du registre Rn, écrit le résultat dans le registre Rd.

Les drapeaux suivants sont mis à jour :

N = 1 si résultat < 0, N = 0 sinon.

 $Z = 1 \operatorname{sirésultat} = 0, Z = 0 \operatorname{sinon}.$ 

C = 1 en cas de dépassement de capacité lors d'une opération non signée.

V = 1 en cas de dépassement de capacité lors d'une opération signée.

# Assembleur: T1

SUBS <Rd>, <Rn>, <Rm>

#### Binaire:

| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7  | 6 | 5 | 4  | 3 | 2 | 1  | 0 |
|----|----|----|----|----|----|---|---|----|---|---|----|---|---|----|---|
| 0  | 0  | 0  | 1  | 1  | 0  | 1 |   | Rm |   |   | Rn |   |   | Rd |   |

# ADD (immediate): Add 3-bit immediate (p. 189)

#### **Description:**

Ajoute l'immédiat Imm3 au contenu du registre Rn, écrit le résultat dans le registre Rd.

Les drapeaux suivants sont mis à jour :

N = 1 si résultat < 0, N = 0 sinon.

Z = 1 si résultat = 0, Z = 0 sinon.

C = 1 en cas de dépassement de capacité lors d'une opération non signée.

V = 1 en cas de dépassement de capacité lors d'une opération signée.

# Assembleur: T1

ADDS <Rd>,<Rn>,<#imm3>

# Binaire:

| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8  | 7   | 6 | 5 | 4  | 3 | 2 | 1  | 0 |
|----|----|----|----|----|----|---|----|-----|---|---|----|---|---|----|---|
| 0  | 0  | 0  | 1  | 1  | 1  | 0 | lı | mm: | 3 |   | Rn |   |   | Rd |   |

# SUB (immediate): Subtract 3-bit immediate (p. 448)

# **Description:**

Soustrait l'immédiat Imm3 au contenu du registre Rn, écrit le résultat dans le registre Rd.

Les drapeaux suivants sont mis à jour :

N = 1 si résultat < 0, N = 0 sinon.

Z = 1 si résultat = 0, Z = 0 sinon.

C = 1 en cas de dépassement de capacité lors d'une opération non signée.

V = 1 en cas de dépassement de capacité lors d'une opération signée.

#### Assembleur: T1

SUBS <Rd>, <Rn>, #<imm3>

#### Binaire:

|   | 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8  | 7   | 6 | 5 | 4  | 3 | 2 | 1  | 0 |
|---|----|----|----|----|----|----|---|----|-----|---|---|----|---|---|----|---|
| ĺ | 0  | 0  | 0  | 1  | 1  | 1  | 1 | lı | mm: | 3 |   | Rn |   |   | Rd |   |

# MOV (immediate): Move (p. 312)

#### **Description:**

Écrit l'immédiat imm8 dans le registre Rd.

Les drapeaux suivants sont mis à jour :

N = 1 si résultat < 0, N = 0 sinon.

Z = 1 si résultat = 0, Z = 0 sinon.

## Assembleur: T1

#### MOVS <Rd>,#<imm8>

#### Binaire:

| 15 | 14 | 13 | 12 | 11 | 10 | 9  | 8 | 7 | 6 | 5 | 4   | 3  | 2 | 1 | 0 |
|----|----|----|----|----|----|----|---|---|---|---|-----|----|---|---|---|
| 0  | 0  | 1  | 0  | 0  |    | Rd |   |   |   |   | imı | m8 |   |   |   |

# **Data processing**

#### Binaire:

| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8   | 7   | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
|----|----|----|----|----|----|---|-----|-----|---|---|---|---|---|---|---|
| 0  | 1  | 0  | 0  | 0  | 0  |   | opc | ode |   |   |   |   |   |   |   |

# AND (register): Bitwise AND (p. 201)

## **Description:**

Effectue un ET binaire entre le contenu du registre Rdn et le contenu du registre Rm, écrit le résultat dans le registre Rdn.

Les drapeaux suivants sont mis à jour :

N = 1 si résultat < 0, N = 0 sinon.

Z = 1 si résultat = 0, Z = 0 sinon.

C = 0

#### Assembleur: T1

ANDS <Rdn > , <Rm>

# Binaire:

| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4  | 3 | 2 | 1   | 0 |
|----|----|----|----|----|----|---|---|---|---|---|----|---|---|-----|---|
| 0  | 1  | 0  | 0  | 0  | 0  | 0 | 0 | 0 | 0 |   | Rm |   |   | Rdn |   |

# EOR (register): Exclusive OR (p. 239)

#### **Description:**

Effectue un OU exclusif binaire entre le contenu du registre Rdn et le contenu du registre Rm, écrit le résultat dans le registre Rdn.

Les drapeaux suivants sont mis à jour :

N = 1 si résultat < 0, N = 0 sinon.

Z = 1 si résultat = 0, Z = 0 sinon.

C = 0

# Assembleur: T1

EORS <Rdn > , <Rm>

#### Binaire:

| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4  | 3 | 2 | 1   | 0 |
|----|----|----|----|----|----|---|---|---|---|---|----|---|---|-----|---|
| 0  | 1  | 0  | 0  | 0  | 0  | 0 | 0 | 0 | 1 |   | Rm |   |   | Rdn |   |

# LSL (register): Logical Shift Left (p. 300)

#### **Description:**

Décale le contenu du registre Rdn vers la gauche d'un nombre de bits donné par l'octet inférieur du registre Rm, écrit le résultat dans le registre Rdn.

Des zéros sont insérés à droite.

Les drapeaux suivants sont mis à jour :

N = 1 si résultat < 0, N = 0 sinon.

Z = 1 si résultat = 0, Z = 0 sinon.

C = Rn<0 - shift > avec shift le nombre de décalage. Autrement dit, C est égal au dernier bit sortant.

#### Assembleur: T1

LSLS <Rdn>,<Rm>

#### Binaire:

| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4  | 3 | 2 | 1   | 0 |
|----|----|----|----|----|----|---|---|---|---|---|----|---|---|-----|---|
| 0  | 1  | 0  | 0  | 0  | 0  | 0 | 0 | 1 | 0 |   | Rm |   |   | Rdn |   |

#### LSR (register): Logical Shift Right (p. 304)

## **Description:**

Décale le contenu du registre Rdn vers la droite d'un nombre de bits donné par l'octet inférieur du registre Rm, écrit le résultat dans le registre Rdn.

Des zéros sont insérés à gauche.

Les drapeaux suivants sont mis à jour :

N = 1 si résultat < 0, N = 0 sinon.

Z = 1 si résultat = 0, Z = 0 sinon.

C = Rn<shift - 1> avec shift le nombre de décalage. Autrement dit, C est égal au dernier bit sortant.

#### Assembleur: T1

LSRS <Rdn>,<Rm>

#### Binaire:

| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4  | 3 | 2 | 1   | 0 |
|----|----|----|----|----|----|---|---|---|---|---|----|---|---|-----|---|
| 0  | 1  | 0  | 0  | 0  | 0  | 0 | 0 | 1 | 1 |   | Rm |   |   | Rdn |   |

# ASR (register): Arithmetic Shift Right (p. 205)

#### **Description:**

Décale le contenu du registre Rdn vers la droite d'un nombre de bits donné par l'octet inférieur du registre Rm, écrit le résultat dans le registre Rdn.

Le bit de signe de Rdn est ré-inséré à gauche.

Les drapeaux suivants sont mis à jour :

N = 1 si r'esultat < 0, N = 0 sinon.

Z = 1 si résultat = 0, Z = 0 sinon.

C = Rn<shift - 1> avec shift le nombre de décalage. Autrement dit, C est égal au dernier bit sortant.

## Assembleur: T1

ASRS <Rdn>,<Rm>

#### Binaire:

| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4  | 3 | 2 | 1   | 0 |
|----|----|----|----|----|----|---|---|---|---|---|----|---|---|-----|---|
| 0  | 1  | 0  | 0  | 0  | 0  | 0 | 1 | 0 | 0 |   | Rm |   |   | Rdn |   |

# ADC (register): Add with Carry (p. 187)

# **Description:**

Ajoute le contenu du registre Rm et le drapeau de retenu au contenu du registre Rdn, écrit le résultat dans le registre Rdn.

Les drapeaux suivants sont mis à jour :

N = 1 si résultat < 0, N = 0 sinon.

Z = 1 si résultat = 0, Z = 0 sinon.

C = 1 en cas de dépassement de capacité lors d'une opération non signée.

V = 1 en cas de dépassement de capacité lors d'une opération signée.

#### Assembleur: T1

ADCS <Rdn > , <Rm>

# Binaire:

| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4  | 3 | 2 | 1   | 0 |
|----|----|----|----|----|----|---|---|---|---|---|----|---|---|-----|---|
| 0  | 1  | 0  | 0  | 0  | 0  | 0 | 1 | 0 | 1 |   | Rm |   |   | Rdn |   |

# SBC (register): Substract with Carry (p. 380)

# **Description:**

Soustrait le contenu du registre Rm et le complément du drapeau de retenu au contenu du registre Rdn, écrit le résultat dans le registre Rdn.

Les drapeaux suivants sont mis à jour :

N = 1 si résultat < 0, N = 0 sinon.

Z = 1 Si résultat = 0, Z = 0 sinon.

C = 1 en cas de dépassement de capacité lors d'une opération non signée.

V = 1 en cas de dépassement de capacité lors d'une opération signée.

#### Assembleur: T1

SBCS <Rdn>,<Rm>

#### Binaire:

| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4  | 3 | 2 | 1   | 0 |
|----|----|----|----|----|----|---|---|---|---|---|----|---|---|-----|---|
| 0  | 1  | 0  | 0  | 0  | 0  | 0 | 1 | 1 | 0 |   | Rm |   |   | Rdn |   |

# ROR (register): Rotate Right (p. 368)

# **Description:**

Pivote le contenu du registre Rdn vers la droite d'un nombre de bits donné par l'octet inférieur du registre Rm, écrit le résultat dans le registre Rdn.

Les bits de Rdn sortant à droite sont ré-insérés à gauche.

Les drapeaux suivants sont mis à jour :

N = 1 si résultat < 0, N = 0 sinon.

Z = 1 si résultat = 0, Z = 0 sinon.

C = résultat<31>. Autrement dit, C est égal au dernier bit sortant.

#### Assembleur: T1

RORS <Rdn > , <Rm>

#### Binaire:

| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4  | 3 | 2 | 1   | 0 |
|----|----|----|----|----|----|---|---|---|---|---|----|---|---|-----|---|
| 0  | 1  | 0  | 0  | 0  | 0  | 0 | 1 | 1 | 1 |   | Rm |   |   | Rdn |   |

# TST (register): Set flags on bitwise AND (p. 466)

# **Description:**

Effectue un ET logique entre le contenu du registre Rn et le contenu du registre Rm, le résultat n'est pas écrit

Les drapeaux suivants sont mis à jour :

N = 1 si résultat < 0, N = 0 sinon.

Z = 1 si résultat = 0, Z = 0 sinon.

C = 0

#### Assembleur: T1

TST <Rn>,<Rm>

#### Binaire:

|   | 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4  | 3 | 2 | 1  | 0 |
|---|----|----|----|----|----|----|---|---|---|---|---|----|---|---|----|---|
| Ī | 0  | 1  | 0  | 0  | 0  | 0  | 1 | 0 | 0 | 0 |   | Rm |   |   | Rn |   |

#### RSB (immediate): Reverse Substract from 0 (p. 372)

# **Description:**

Soustrait le contenu du registre Rn à l'immédiat 0, écrit le résultat dans le registre Rd.

Les drapeaux suivants sont mis à jour :

N = 1 si résultat < 0, N = 0 sinon.

 $Z = 1 \operatorname{sirésultat} = 0, Z = 0 \operatorname{sinon}.$ 

C = 0.

V = 0.

# Assembleur: T1

RSBS <Rd>, <Rn>,#0

# Binaire:

| 1 | 5 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4  | 3 | 2 | 1  | 0 |
|---|---|----|----|----|----|----|---|---|---|---|---|----|---|---|----|---|
| C | ) | 1  | 0  | 0  | 0  | 0  | 1 | 0 | 0 | 1 |   | Rn |   |   | Rd |   |

# CMP (register): Compare Registers (p. 231)

#### **Description:**

Soustrait le contenu du registre Rm au contenu du registre Rn, le résultat n'est pas écrit.

Les drapeaux suivants sont mis à jour :

N = 1 si r'esultat < 0, N = 0 sinon.

Z = 1 si résultat = 0, Z = 0 sinon.

C = 1 en cas de dépassement de capacité lors d'une opération non signée.

V = 1 en cas de dépassement de capacité lors d'une opération signée.

#### Assembleur: T1

CMP <Rn>, <Rm>

#### Binaire:

|   | 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4  | 3 | 2 | 1  | 0 |
|---|----|----|----|----|----|----|---|---|---|---|---|----|---|---|----|---|
| Ī | 0  | 1  | 0  | 0  | 0  | 0  | 1 | 0 | 1 | 0 |   | Rm |   |   | Rn |   |

# CMN (register): Compare Negative (p. 227)

# **Description:**

Ajoute le contenu du registre Rm au contenu du registre Rn, le résultat n'est pas écrit.

Les drapeaux suivants sont mis à jour :

N = 1 si résultat < 0, N = 0 sinon.

Z = 1 si résultat = 0, Z = 0 sinon.

C = 1 en cas de dépassement de capacité lors d'une opération non signée.

V = 1 en cas de dépassement de capacité lors d'une opération signée.

#### Assembleur: T1

CMN <Rn>.<Rm>

#### Binaire:

| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4  | 3 | 2 | 1  | 0 |
|----|----|----|----|----|----|---|---|---|---|---|----|---|---|----|---|
| 0  | 1  | 0  | 0  | 0  | 0  | 1 | 0 | 1 | 1 |   | Rm |   |   | Rn |   |

# ORR (register): Logical OR (p. 336)

# **Description:**

Effectue un OU binaire entre le contenu du registre Rdn et le contenu du registre Rm, écrit le résultat dans le registre Rdn.

Les drapeaux suivants sont mis à jour :

N = 1 si r'esultat < 0, N = 0 sinon.

Z = 1 si résultat = 0, Z = 0 sinon.

C = 0.

#### Assembleur: T1

ORRS <Rdn > , <Rm>

#### Binaire:

| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4  | 3 | 2 | 1   | 0 |
|----|----|----|----|----|----|---|---|---|---|---|----|---|---|-----|---|
| 0  | 1  | 0  | 0  | 0  | 0  | 1 | 1 | 0 | 0 |   | Rm |   |   | Rdn |   |

# MUL: Multiply Two Registers (p. 324)

# **Description:**

Multiplie le contenu du registre Rn avec le contenu du registre Rdm, écrit les 32 bits de poids faible du résultat dans le registre Rdm.

Les drapeaux suivants sont mis à jour :

 $\mathbb{N}$  = 1 si résultat < 0,  $\mathbb{N}$  = 0 sinon.  $\mathbb{Z}$  = 1 si résultat = 0,  $\mathbb{Z}$  = 0 sinon.

#### Assembleur: T1

# MULS <Rdm>, <Rn>, <Rdm>

#### Binaire:

|   | 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4  | 3 | 2 | 1   | 0 |
|---|----|----|----|----|----|----|---|---|---|---|---|----|---|---|-----|---|
| Ī | 0  | 1  | 0  | 0  | 0  | 0  | 1 | 1 | 0 | 1 |   | Rn |   |   | Rdm | ) |

# BIC (register): Bit Clear (p. 213)

# **Description:**

Effectue un ET binaire entre le contenu du registre Rdn et le contenu du registre Rm, écrit le résultat dans le registre Rdn.

Les drapeaux suivants sont mis à jour :

N = 1 si résultat < 0, N = 0 sinon.

Z = 1 si résultat = 0, Z = 0 sinon.

C = 0.

#### Assembleur: T1

# BICS <Rdn>, <Rm>

#### Binaire:

|   | 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4  | 3 | 2 | 1   | 0 |
|---|----|----|----|----|----|----|---|---|---|---|---|----|---|---|-----|---|
| Ì | 0  | 1  | 0  | 0  | 0  | 0  | 1 | 1 | 1 | 0 |   | Rm |   |   | Rdn |   |

# MVN (register): Bitwise NOT (p. 328)

# **Description:**

Effectue un NON binaire sur le contenu du registre Rm, écrit le résultat dans le registre Rd.

Les drapeaux suivants sont mis à jour :

N = 1 si résultat < 0, N = 0 sinon.

Z = 1 si résultat = 0, Z = 0 sinon.

C = 0.

# Assembleur: T1

# MVNS <Rd>, <Rm>

#### Binaire:

| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4  | 3 | 2 | 1  | 0 |
|----|----|----|----|----|----|---|---|---|---|---|----|---|---|----|---|
| 0  | 1  | 0  | 0  | 0  | 0  | 1 | 1 | 1 | 1 |   | Rm |   |   | Rd |   |

#### Load/Store

#### Binaire:

|   | 15 | 14 | 13 | 12 | 11 | 10    | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
|---|----|----|----|----|----|-------|---|---|---|---|---|---|---|---|---|---|
| Ì | 1  | 0  | 0  | 1  | 0  | ocode | 9 |   |   |   |   |   |   |   |   |   |

# STR (immediate): Store Register (p. 426)

# **Description:**

Écrit un mot de 32 bits contenu dans le registre Rt à l'adresse mémoire spécifiée. L'adresse mémoire est calculée à partir du contenu du registre SP plus l'immédiat imm8.

Assembleur: T2

STR <Rt > ,[SP,#<imm8>]

#### Binaire:

| 15 | 14 | 13 | 12 | 11 | 10 | 9  | 8 | 7 | 6 | 5 | 4  | 3  | 2 | 1 | 0 |
|----|----|----|----|----|----|----|---|---|---|---|----|----|---|---|---|
| 1  | 0  | 0  | 1  | 0  |    | Rt |   |   |   |   | im | m8 |   |   |   |

# LDR (immediate): Load Register (p. 252)

# **Description:**

Charge un mot de 32 bits contenu à l'adresse mémoire spécifiée, écrit le résultat dans le registre Rt. L'adresse mémoire est calculée à partir du contenu du registre SP plus l'immédiat imm8.

Assembleur: T2

LDR <Rt > ,[SP{,#<imm8>}]

#### Binaire:

|   | 15 | 14 | 13 | 12 | 11 | 10 | 9  | 8 | 7 | 6 | 5 | 4  | 3  | 2 | 1 | 0 |
|---|----|----|----|----|----|----|----|---|---|---|---|----|----|---|---|---|
| ſ | 1  | 0  | 0  | 1  | 1  |    | Rt |   |   |   |   | im | m8 |   |   |   |

# Miscellaneous 16-bit instructions

#### Binaire:

| 15 | 14 | 13 | 12 | 11 | 10 | 9   | 8    | 7            | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
|----|----|----|----|----|----|-----|------|--------------|---|---|---|---|---|---|---|
| 1  | 0  | 1  | 1  |    |    | opo | code | <del>)</del> |   |   |   |   |   |   |   |

#### ADD (SP plus immediate): Add Immediate to SP (p. 193)

# **Description:**

Ajoute un immédiat à la valeur du registre SP, écrit le résultat dans le registre SP. Les drapeaux ne sont pas mis à jour.

Assembleur: T2

ADD [SP,]SP,#<imm7>

#### Binaire:

|   | 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3  | 2 | 1 | 0 |
|---|----|----|----|----|----|----|---|---|---|---|---|---|----|---|---|---|
| ŀ | 1  | 0  | 1  | 1  | 0  | 0  | 0 | 0 | 0 |   |   | i | mm | 7 |   |   |

# SUB (SP minus immediate): Subtract Immediate from SP (p. 452)

#### **Description:**

Soustrait un immédiat à la valeur du registre SP, écrit le résultat dans le registre SP. Les drapeaux ne sont pas mis à jour.

Assembleur: T1

SUB [SP,]SP,#<imm7>

#### Binaire:

| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3  | 2 | 1 | 0 |
|----|----|----|----|----|----|---|---|---|---|---|---|----|---|---|---|
| 1  | 0  | 1  | 1  | 0  | 0  | 0 | 0 | 1 |   |   | i | mm | 7 |   |   |

# **Branch**

# Binaire:

|   | 15 | 14 | 13 | 12 | 11 | 10   | 9  | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
|---|----|----|----|----|----|------|----|---|---|---|---|---|---|---|---|---|
| Î | 1  | 1  | 0  | 1  |    | орсо | de |   |   |   |   |   |   |   |   |   |

# B: Conditional Branch (p. 207)

# **Description:**

Continue l'exécution à partir de l'étiquette label si la condition <c > est vérifiée.

Assembleur: T1

B<c> <label>

#### Binaire:

| 15 | 14 | 13 | 12 | 11 | 10  | 9 | 8 | 7 | 6 | 5 | 4  | 3  | 2 | 1 | 0 |
|----|----|----|----|----|-----|---|---|---|---|---|----|----|---|---|---|
| 1  | 1  | 0  | 1  |    | con | d |   |   |   |   | im | m8 |   |   |   |

# Conditions (p. 176)

| code | symbole     | signification                  | drapeaux         |
|------|-------------|--------------------------------|------------------|
| 0000 | EQ          | égalité                        | Z == 1           |
| 0001 | NE          | différence                     | Z == 0           |
| 0010 | CS          | retenue                        | C == 1           |
| 0011 | CC          | pas de retenue                 | C == 0           |
| 0100 | MI          | négatif                        | N == 1           |
| 0101 | PL          | positif ou nul                 | N == 0           |
| 0110 | VS          | dépassement de capacité        | V == 1           |
| 0111 | VC          | pas de dépassement de capacité | V == 0           |
| 1000 | HI          | supérieur (non signé)          | C == 1 et Z == 0 |
| 1001 | LS          | inférieur ou égal (non signé)  | C == 0 et Z == 1 |
| 1010 | GE          | supérieur ou égal (signé)      | N == V           |
| 1011 | LT          | inférieur (signé)              | N != V           |
| 1100 | GT          | supérieur (signé)              | Z == 0 et N == V |
| 1101 | LE          | inférieur ou égal (signé)      | Z == 1 ou Z != V |
| 1110 | aucun ou AL | toujours vrai                  |                  |

# Drapeaux (p. 31)

- N : résultat négatif, égal au bit de poids fort du résultat
- z : résultat nul, égal à 1 si le résultat est 0
- C: retenue
- V : dépassement de capacité

# Pour aller plus loin

# Compilation de code C

Avec le jeu d'instructions de ce processeur, il est possible d'exécuté du code C compilé par Clang. Il doit cependant rester relativement simple avec une structure bien précise.

En particulier, on évitera:

- Les appels de fonctions (LR, PUSH, POP non implémentés)
- Les variables globales et static (adressage uniquement sur la pile)

On s'assurera donc:

- D'écrire tout le code dans la fonction main()
- De placer toutes les valeurs (y compris celles de comparaison dans les conditions) dans des variables
- De déclarer toutes les variables dans le corps de la fonction main()

La commande à utiliser est la suivante :

clang -S -target arm-none-eabi -mcpu=cortex-m0 -00 -mfloat-abi=soft main.c

avec main.c le fichier source C.

Cela crééra un fichier de sortie main.s dont il faudra extraire les instructions assembleur, de la directive .pad exclue jusqu'à la ligne bx lr exclue qui correspond au retour de la fonction main().

Remarque: bx lr correspond au retour à la fonction appellante, inexistante ici. L'instruction n'est de plus pas implémentée, il suffit donc de supprimer cette ligne. Si le programme contient une boucle while (1) principale, la fonction main() ne retourne pas donc l'instruction bx lr sera absente.

Le code assembleur extrait devra être passé à l'assembleur écrit dans le cadre du projet pour générer le fichier lisible par Logisim et pouvoir l'importer dans la ROM.

# **Entrées/Sorties**

Pour pouvoir s'interfacer avec le monde extérieur, un système doit disposer d'entrées/sorties. Jusque là, notre processeur ne disposait pas d'entrées, le seul contrôle possible était d'actionner l'horloge et de forcer une remise à zéro. Quant aux sorties, elles étaient limitées à la visualisation du contenu des registres.

Nous souhaitons donc pouvoir dialoguer avec un ou plusieurs périphériques. Pour cela, nous allons mettre en place le concept de *Memory-mapped I/O*, qui consiste à réserver une partie de l'espace d'adressage mémoire pour les entrées/sorties.

Dans notre cas, notre RAM est adressée en 8 bits, on peut donc utiliser un 9ieme bit pour dialoguer avec les entrées/sorties.

Si l'adresse mémoire est strictement inférieure à 256, les instructions LDR et STR affecteront la RAM.

Si l'adresse mémoire est supérieure ou égale à 256, les instructions LDR et STR affecteront un banc de registres. On ne crééra pas 256 registres, quelques registres sur les premières adresses seront amplement suffisant.

Nos bus d'entrées/sorties pourront être extraits à partir des registres. Par exemple, pour dialoguer sur un bus  $I^2C$ , on pourra extraire les 2 bits de poids faible du registre 0 pour les connecter aux lignes SDA et SDL.

Notre processeur ne disposant pas d'interruptions, certains protocoles ne seront pas implémentables.