# تمرین طراحی سیستم های دیجیتال

طراحی پردازنده

نام دانشجو: سيدمحمدر ضا جوادي

نام استاد: دكتر فصحتى

## قالب بندی کلی پوشه ها:

./

./src/

**ALUtest** 

Multb

••

./syn/

Project

..

doc.pdf

#### مقدمه

پیاده سازی و تست این پردازنده چندین بخش داشت برای همین چند پوشه مختلف برای تست ها و پیاده سازی ها تعبیه شده. اول هربخش پوشه و تست مربوطه را بیان می کنم. توجه کنید صورت تمرین waveform نخواسته، برای تست ها هم باید نشان دهیم درست کار می کند. پوشه اصلی شامل همه کد ها و تست کلی srcاست که در بخش خودش می پردازیم. از آنجا که همه فایل های پیاده سازی آنجا هستند کمی شلوغ است پس با توضیحات پیش بروید. به دلیل زیاد بودن کد و تعداد فایل ها اینجا عکس زیادی نمی گذارم اما در هرپوشه که ذکر می کنم فایل ها پخش شده اند تا راحت پیدا کنید.

### بیاده سازی ALU

به پوشه ALUtest بنگرید. فایل ALUTB.v این ماژول را به روش تمامی حالات با هر 4 عملیات تست می کند و نتیجه واقعی را با نتیجه ALU مقایسه می کند. خروجی تست نیز اگر حتی یک خطا داشته باشیم fail می شود وگرنه تست کیس های غلط را نشان می دهد برای دیباگ. توجه کنید چون تست خیلی طول می کشید گام را 103 تعیین کردم که بسیاری از

تست کیس ها و همینطور edge case ها چک شوند، اما اگر مایل بودید می توانید با عوض کردن 103 به 1 همه حالات را بررسی کنید( من سعی داشتم بکنم بعد 3 ساعت هنوز 0.001 هم نرفته بود.خیلی طول می کشد)

for (a\_value = -32768; a\_value <= 32767; a\_value = a\_value + 103) begin for (b\_value = -32767; b\_value <= 32767; b\_value = b\_value + 103) begin

می بینید محدوده بسیار وسیعی است.

با این حال تست کیس ها اکثر مرزی ها و تعداد بسیاری از همه حالات را چک شده اند و قطعا ماژول درست کار می کند

# javadi@DESKTOP-OVP2LHB:/mnt/c/Users/Asus/Desktop/DSD/ALUtest\$ vvp a.out nice ALUTB.v:79: \$finish called at 34084596 (1s)

همانطور که می بینید همین 34,084,596 واحد زمانی طول کشید (لیتاب خودم مدتی برایش روشن بود (:)

نتیجه تست مثبت بود و به درستی کار می کند. این ماژول با بررسی سیگنال کنترلی خروجی ماژول مد نظر (جمع،...) را به خروجی وصل می کند. در تفریق صرفا عدد دوم را مکمل دو می کند و باز جمع انجام می شود. در ضرب ابتدا طوری ورودی های ماژول ضرب را تعیین می کند تا هردو مثبت باشند، بعد از گرفتن خروجی با توجه به علامت ورودی ها علامت خروجی ضرب را نیز تعیین می کند (مثلا اگر منفی بود مکمل 2 می کند خروجی را). تقسیم نیز همچنین تاحدودی مشابه ضرب است. خود alu در فایل ALU.v پیاده سازی شده. در این فایل از ماژول های مختلف نمونه گرفته شده، ورودی هایشان و خروجی هایشان را بر اساس alup تعیین می کند. همینطور اگر نیاز داشتند با یک دوسادد

#### عملیات جمع و تفریق

تفریق را در خود ALU.v با مکمل 2 کردن عدد دوم و جمع انجام می دهیم پس فقط ماژول جمع داریم. این فایل CSA.v است که همانطور که می بینید با استفاده از روش طراحی سطح گیت مطابق صورت پروژه جمع را پیاده کرده(4 بخش دارد که هر بخش به شکل ripple است و در انتهای فایل مولتی پلکسر هارا داریم. همچنین برای هردوحالت carry=1 و 0 برای 12 بیت انتهایی انجام می شود و نتیجه دلخواه از مولتی پلکسر ها انتخاب می شود)

#### ضرب

فایلshiftaddmul.v شامل ضرب کننده عادی 8 بیتی است که مطابق صورت پروژه پیاده شده. با استفاده از این ماژول فایل MUL.v الگوریتم کاراتسوبا را پیاده سازی می کند. رجیستر های 16 بیتی S0وS1وS2 برای کمک اضافه شده اند که کامنت هم گذاشتم نقششان چیست، غیر آن بقیه نام ها مطابق صورت تمرین هستند.

از آنجا که خروجی ALU تنها 16 بیت دارد اما خروجی ضرب 32 بیتی است ما 16 بیت پایین را به خروجی می دهیم. برای تست این که خود خروجی ضرب که 32 بیتی است درست است یانه پوشه multb به طور خلاصه تست می کند و فایل multb.v نیز تست بنج است.( این پوشه خارج از ALUtest است حواستان باشد!)

```
javadi@DESKTOP-OVP2LHB:/mnt/c/Users/Asus/Desktop/DSD/multb$ iverilog *.v
javadi@DESKTOP-OVP2LHB:/mnt/c/Users/Asus/Desktop/DSD/multb$ vvp a.out
A=1234, B=00ff, S=001221cc, real ANS:001221cc
1
A=0bcd, B=0002, S=0000179a, real ANS:0000179a
1
multb.v:60: $stop called at 134 (1s)
** VVP Stop(0) **
** Flushing output streams.
** Current simulation time is 134 ticks.
> |
```

پس می بینید این ماژول نیز به درستی کار می کند.

تقسيم

فایل DIV.v پیاده سازی تقسیم است. (ALUtestپوشه)

```
ALUtest > ≡ DIV.v
       module DIV (
           input signed [15:0] A, B,
           input clk, start,
           output reg signed [31:0] S
       );
           reg [4:0] count;
           reg [15:0] abs A, abs B;
           reg signed [31:0] remainder;
           reg signed [15:0] quotient;
           reg sign;
 10
           always @(posedge clk) begin
 11
               if (start) begin
 12
 13
                   // Start division
                   abs A \le A[15] ? -A : A;
                   abs B <= B[15] ? -B : B;
 15
                   remainder <= 0;
 17
                   quotient <= 0;
                   count <= 16;
                   sign <= A[15] ^ B[15];
               end else begin
                   remainder = {remainder[30:0], abs A[15]};
 21
 22
                   abs A = abs A << 1;
                   remainder = remainder - {16'b0, abs_B};
                   if (remainder[31]) begin
                       remainder = remainder + {16'b0, abs B};
 25
                       quotient = quotient << 1;
                   end else begin
                       quotient = (quotient << 1) | 1'b1;
 29
                   end
                   count = count - 1;
                   if (count == 0) begin
                       S <= sign ? -quotient : quotient;</pre>
 32
                   end
           end
       endmodule
```

مطابق آنچه گفته شد پیاده سازی انجام شده. از آنجا که خروجی نهایی alu فقط 16 بیت است ما خارج قسمت را خروجی مطابق آنچه که منطقی است( عملگر / را می خواستیم پیاده سازی کنیم بهرحال نه باقی مانده) توجه کنید ابتدا عملوند هارا مثبت می کنیم و بعد نتیجه را بر اساس علامتشان تعیین علامت می کنیم.

#### ر جيستر فايل

تست این در قالب تست کلی src انجام خواهد شد پس به پوشه src بروید.فایل.registerFile است.

همانطور که می بینید یک آرایه از 4 رجیستر 16 بیتی رجیستر فایل مارا تشکیل می دهد. با ریست کردن همه مقادیر صفر می شوند. نوشتن در لبه بالارونده و خواندن در لبه پایین رونده انجام می شود تا مشکل structural hazard نداشته باشیم( معماری multi cycle است البته ولی خب محکم کاری خوب است، خود صورت پروژه نیز همچین چیزی خواست.)

#### مموری و حافظه

از همان پوشهsrcببینید. پیاده سازی کلی memory.v اینگونه است:

```
module memory (
         input memRead,
         input memWrite,rst,
         input signed [15:0] dataIN,
         input [15:0] address,
         input clk,
         output reg signed [15:0] dataOut
     );
         // Declare the memory as signed
         reg signed [15:0] MEM [0:100]; // [0, 2^16 - 1]
         always @(posedge clk) begin
             if (rst) begin
                 MEM[0] <= 16'b00000000000000000;
                 MEM[1] <= 16'b100 01 11 000001010; // load x1 10(x3)
                 MEM[2] <= 16'b100 10 11 000001011; // load x2 11(x3)
                 MEM[3] <= 16'b000 00 01 10 0000000; // add x0, x1,x2
                 MEM[4] <= 16'b001 00 00 01 0000000; // sub x0, x0,x1
                 MEM[5] <= 16'b000 00 00 00 0000000; // add x0, x0,x0
                 MEM[6] <= 16'b101 00 11 000001100; // store x0 12(x3)
                 MEM[7] <= 16'b010 11 01 10 0001100; // mul x3, x1,x2
                 MEM[8] <= 16 b000 00 00 00 0000000; // add x0, x0,x0
                 MEM[9] <= 16'b011 11 00 10 0000000; // div xB, x0,x2
23
                 MEM[10] <= 16'h00A5;
                 MEM[11] <= 16'h00AA;
                 MEM[13] <= 16'b000000000000000000;
             end else if (memWrite) begin
                 MEM[address] <= dataIN;</pre>
         end
         always @(negedge clk) begin
             if (memRead) begin
                 dataOut <= MEM[address];</pre>
         end
```

می بینید که این همه یک آرایه ای از خانه های 16 بیتی است. به دلیل مشکل در سنتز اندازه را به 100 تقلیل دادم.در هنگام ریست کردن برخی مقادیر در حافظه قرار می گیرند که شامل دستورات و مقادیر برای store load هستند تا بعدا این بخش را نیز با استفاده از workload و در قالب دستورات تست کنیم، همانطور که در کامنت ها نیز می بینید خودم توضیح دادم دستورات چی هستند همینطور توجه کنید دستورات براساس صورت تمرین پیاده شده اند. دقت کنید چون یک حافظه داریم هم دستورات و هم داده ها در همین قرار می گیرند.

# واحد كنترلي

در همان پوشه src ببینید. بیاده سازی این یکی(CU.v) را باید کمی توضیح دهم:

```
module CU
   input [15:0] instruction,
   input clk,rst,
   output reg we,memWrite,memRead,ready,regsrc,IRpdate, store,alusrc,
   output reg [1:0] ALUOP
);
```

سیگنال های کنترلی مانند میپس طراحی شده اند تا نیازی به توضیح زیادی نباشد. we برای write enable برای رجیسترفایل است.ready بخاطر صورت پروژه اضافه شده و در کلاک پایانی دستورات فعال می شود و در مرحله اول دستورات یعنی IF غیر فعال می شود. سیگنال IRpdate برای رجیستر instruction است که در ساختار کلی دستور لود شده را نگهداری می کند. در کل ساختار کلی شبیه این عکس از میپس چند چرخه ای است اما به دلیل برخی تفاوت ها مانند نبود دستورات Itype یا دستورات branch ساده تر شده، اما برای درک کلی پیاده سازی کنترل یونیت خوب است:



ياد آورى:

در میپس 5 بخش کلی داریم:

IF: instruction fetch, DEC: reading register file and decode instruction, ALU: alu use,

Mem: memory read or memory write, WB: write back in register file.

در كل به همان روشى كه در درس ياد گرفتيم بخش كننرلى پياده سازى شده. در بخش تركيبى بر اساس حالت فعلى سيگنال ها توليد مى شوند و حالت بعدى مشخص مى شود و در بخش ترتيبى حالت بعدى درون حالت فعلى قرار مى گيرد و آپديت مى شود يک شمارنده هم داريم كه در عمليات هاى ضرب و تقسيم بكار مى روند زيرا نمى توان 16 حالت جديد دستى ايجاد كرد اما مى توان شمارنده گذاشت كه 16 بار در يک حالت بماند. براى محكم كارى عدد بيشترى را شرط رفتن به حالت بعد از محاسبه ضرب و تقسيم گذاشتم تا از درستى اطمينان يابم. طبيعتا تست اين ماژول تنها در قالب اجراى دستورات ممكن است. بعدا در بخش تست به آن مى پردازيم.

# وصل کردن ماژول ها و ایجاد پردازنده

فایل processor.v همه ماژول هارا سرهم بندی می کند. شکل بالا می تواند شهود خوبی بدهد. فقط به بخش pc می پردازیم چون زیرمجموعه CU است و من برای پیاده سازی بهتر منتقل کردم. باقی کد یا سیم کشی بین ماژول هاست و تعریف آن ها یا همان مولتی پلکسر ها برای سیگنال های کنترلی.

در این بخش فرض شده دستورات از خانه 0 ام حافظه شروع می شوند. براساس سیگنال ready رجیستر pc یکی اضافه شده تا دستور بعدی لود شود. در لبه پایین رونده نیز دستورات و داده ها در رجیستر های واسطه مانند memDataOut یا instruction قرار می گیرد. تا که در لبه بالارونده بعدی رجیستر های ما مقادیر درست را در اختیار داشته باشند. پیاده سازی این بخش طوری است که تا حدی شبیه تصویر صفحه قبل است. در کل بیشتر مفاهیم و پیاده سازی ها از میپس و درس معماری کامپیوتر است.

#### نست

فایلtb.v تست بنچ است. دستورات در حافظه قرار گرفته اند صرفا باید ران کنیم و نتایج را دستی بررسی کنیم. همانطور که می بینید صرفا ریست می کنیم و تا رسیدن pc به 7 صبر می کنیم.

end

\$dumpfile("tb\_.vcd");
\$dumpvars(0, tb);

C: > Users > Asus > Desktop > DSD > ≡ tb.v

نتایج را به صورت دستی باید چک کنیم. باید ببینم مقادیر درست در رجیستر ها قرار دارند؟ همینطور مقادیر در حافظه درست تغییر کرده اند؟

خودتان می توانید تست من را ران کنید و صحت حرف هایی که در ادامه میزنم را چک کنید. نشان می دهم دستور درست انجام شده. دستورات تست شامل همه دستورات صورت پروژه هستند و عملا همه چیز دارد چک می شود که درست کار می کنند یا نه. از TA مربوطه پرسیدم گفتند نیاز به این حد از تست نویسی که work load بنویسیم نیست با این حال این می که workload کوتاه به تنهایی صحت عملکرد همه را نشان می دهد. ابتدا بیاید دستورات این work load را ببینیم(صفحه بعد)، شیوه تست درستی شبیه تست تمرین های معماری کامپیوتر دکتر اسدی است.

```
// load x1 10(x3)
// load x2 11(x3)
// add x0, x1,x2
// sub x0, x0,x1
// add x0, x0,x0
// store x0 12(x3)
// mul x3, x1,x2
// add x0, x0,x0
// div x3, x0,x2
```

این دستورات از آدرس 1 تا 9 هستند. در آدرس صفر دستور add ro ro ro تو ار دارد که عملا اجرای آن چیزی را تغییر نمی دهد(ro=0 در ابتدا)

بیایید داده هایم را نیز ببینید:

```
MEM[10] <= 16'h00A5;
MEM[11] <= 16'h00AA;
MEM[12] <= 16'b0000000000000000;
MEM[13] <= 16'b00000000000000000;
```

قرار است از آدرس 10 و 11 load داشته باشیم همینطور در آدرس 12 یک store. برای بررسی صحت این دستور در یایین فایل حافظه شما چند displayخواهید دید.

```
initial begin
    #18
    $display("MEMORY: at time: %t\nmem[12]:%h",$time,MEM[12]);
    #2
    #2
    #5
    #5
    #5
    #5
    #5
    #2
    #2
    #2
    #2
    #2
    #2
    #2
    #2
    #2
    #2
    #2
    #2
    #2
    #2
    #2
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
    #4
```

این برای بررسی همان store است که در خانه 12 انجام می شود. همچنین برای بررسی registerFile نیز عمل مشابهی انجام دادم:

```
initial begin
    $monitor("REGISTER FILE: at time: %t\nr0:%h\nr1:%h\nr2:%h\nr3:%h\n",$time,regs[0],regs[1],regs[2],regs[3]);
end
```

اینگونه می توانیم رجیستر هارا نیز بررسی کنیم.

#### حال تست را اجرا می کنیم.

```
Javadi@DESKTOP-OVP2LHB:/mnt/c/Users/Asus/Desktop/DSD/CPU$ iverilog *
VCD info: dumpfile tb_.vcd opened for output.
REGISTER FILE: at time:
1:0000
1:0000
1:0000
1:0000
1:0000
1:0000
1:0000
  REGISTER FILE: at time:
 MEMORY: at time:
mem[12]:0000
REGISTER FILE: at time:
  r0:0000
r1:00a5
r2:0000
r3:0000
  REGISTER FILE: at time:
  r0:0000
r1:00a5
r2:00aa
r3:0000
  REGISTER FILE: at time:
  REGISTER FILE: at time:
 r0:00aa
r1:00a5
r2:00aa
r3:0000
```

```
EGISTER FILE: at time:
                                                                           52
r0:0154
r1:00a5
r2:00aa
r3:0000
MEMORY: at time:
mem[12]:0154
REGISTER FILE: at time:
 REGISTER FILE: at time:
r0:02a8
r1:00a5
r2:00aa
r3:6d92
 REGISTER FILE: at time:
REGISTER FILE: at time:
r0:034d
r1:00a5
r2:00aa
r3:0004
REGISTER FILE: at time:
r0:03f2
r1:00a5
r2:00aa
r3:0004
                                                                         204
```

```
REGISTER FILE: at time:
r0:049c
r1:00a5
r2:00aa
r3:0004
REGISTER FILE: at time:
r0:0938
r1:00a5
r2:00aa
r3:0004
tb.v:23: $finish called at 238 (1s)
tb.v:23: $finish called at 238 (1s)
tb.v:23: $finish called at 238 (1s)
```

در زمان 8 می بینید دستور 0 اجرا شد و دستور بعدی می رویم و همانطور که گفته شد تاثیری بر رجیستر فایل نداشت( مقادیر ابتدایی رجیستر ها صفر هستند.) بعد از آن در زمان 18 دستور 1 اجرا شده و لود به درستی در رجیستر انجام شده(r1=00a5) بعد أن هم در زمان 28 دستور دوم تمام شد و مقدار aa در r2 لود شد. بعد از أن در 36 دستور سوم تمام شد و r1 و r2 جمع شدند(14f) و حاصل به درستی در ro قرار گرفت. بعد از آن دستور چهارم دوباره تفریق می کند در زمان 44. منطقا تفریق معادل r1+r2-r1 است و باید حاصل r2 یعنی aa شود. که می بینیم حاصل همین شد و درست حساب شده. بعد از آن r0 با خودش جمع می شود در 52 یعنی باید دوبرابر شود که می شود 154 پس این هم درست بود. در ادامه دستور store انجام خواهد شد تا 0x0154 در خانه 12 قرار گیرد. می بینیم در زمان 61 به نظر می رسد در خانه درست قرار گرفته. بعد از آن نوبت دستور ضرب می رسد در خانه درست قرار گرفته. بعد از آن نوبت دستور ضرب است. این مورد با اینکه کمتر از 16 کلاک نیاز دارد اما برای اطمینان من 25 کلاک وقت دادم(صورت تمرین هیچ اجباری ندارد در این موضوع) و در زمان 120 ضرب انجام می شود. می بینید مقدار درست در r3 قرار گرفته. بعد از آن دوباره جمع r3 خودش در 128. توجه کنید r0 اکنون در حقیقت x2 \* 4 است. پس اگر این دو را تقسیم کنیم نتیجه می شود 4. دستور نهایی که تقسیم است در زمان 188 انجام شد و 4=r3 را می توانید مشاهده کنید. تست ما به اتمام رسیده بقیه خانه های مقادیرشان چیز های رندومی است و نیاز نیست حاصل آن هارا بررسی کنیم.

پس دیدید تمامی دستورات صورت تمرین به درستی اجرا شدند و نتایج درستی داشتند.

#### سنتز

با استفاده از کوارتوس سنتز کردم.

نتبجه مو فقبت آميز بود:



فایل های خروجی نیز در اختیارتان قرار گرفته در پوشه syn که گفته بودید. برای اینکه اگر می خواهید از صحت سنتز مطمئن شوید خود پوشه project که درون syn است شامل خود پروژه کوارتوس است. کافی است بر فلش بالا بزنید و دوباره سنتز خواهد شد( فکر کنم تنظیمات نیز عوض نشود) و نتیجه را با فایل ها مقایسه کنید تا درستی آن ها کاملا تایید شود( راستش نمی دانم با چه ابزاری می توان خروجی هارا چک کرد به همین خاطر برایتان این روش را قرار می دهم.)