### 实验回 存储器阵列设计

### 一、实验目的

- 1 掌握 Verilog 语言和 Vivado、Logisim 开发平台的使用;
- 2 掌握存储器和寄存器组的设计和测试方法。

### 二、实验内容

- 1 存储器设计与测试
- 2 寄存器组设计与测试

## 三、实验要求

- 1 掌握 Vivado 或 Logisim 开发工具的使用,掌握以上电路的设计和测试方法;
- 2 记录设计和调试过程(Verilog 代码/电路图/表达式/真值表, Vivado 仿真结果, Logisim 验证结果等);
  - 3 分析 Vivado 仿真波形/Logism 验证结果,注重输入输出之间的对应关系。

### 四、实验过程及分析

```
1. 1K*16bit 存储器
设计文件:
module RAM_1Kx16_inout(Data, Addr, Rst, R_W, CS, CLK);
    parameter Addr Width=10;
    parameter Data_Width=16;
    parameter SIZE=2**Addr Width;
    inout[Data_Width-1:0]Data;
    input[Addr_Width-1:0]Addr;
    input Rst;
    input R_W;
    input CS;
    input CLK;
    integer i:
    reg [Data Width-1:0] Data i;
    reg [Data_Width-1:0] RAM[SIZE-1:0];
    assign Data=(R_W)?Data_i:16'bz;
    always@(*)begin
    casex({CS, Rst, R W})
        4'bx1x:for(i=0;i\SIZE;i=i+1) RAM[i]=0;
        4'b101:Data i<=RAM[Addr]://读数据
        4'b100:RAM[Addr]<=Data;//写数据
        default:Data_i=16'bz;
        endcase
    end
endmodule
```

```
仿真文件:
module sim;
   parameter Addr_Width=10;
   parameter Data_Width=16;
   parameter SIZE=2**Addr_Width;
   wire[Data_Width-1:0] Data;
   reg [Addr_Width-1:0] Addr;
   reg Rst, R_W, CS, CLK;
   reg[Data_Width-1:0] Data_i;
   RAM_1Kx16_inout s(Data, Addr, Rst, R_W, CS, CLK );
   initial begin
   {Data_i, Addr, R_W, CS, CLK, Rst}=1;
   end
   assign Data=(R_W==1)?16'bz:Data_i;
   always@(*) fork
    forever #1 Data_i=Data_i+1;
    forever #1 Addr=Addr+1;
    forever #6 Addr=0;
    forever #2 R_W=R_W+1;
    repeat(1) #1 CS=CS+1;
    repeat(1) #1 Rst=Rst+1;
   join
```

### 仿真图形:

endmodule

| Name         | Value | 0 ns | 1 ns | 2 ns | 3 ns | 4 ns | 5 ns | 6 ns | , [ | 7 ns | 8 ns |
|--------------|-------|------|------|------|------|------|------|------|-----|------|------|
| M Data[15:0] | 0001  | 0000 | 0001 | 001  | 00   | 0004 | 0005 | 0001 |     | 0000 | 0008 |
| Maddr[9:0]   | 001   | 000  | 001  | 002  | 003  | 004  | 005  | 001  |     | 002  | 003  |
| ™ Rst        | 0     |      |      |      |      |      |      |      |     |      |      |
| ¼ R_W        | 1     |      |      |      |      |      |      |      |     |      |      |
| ™ CS         | 1     |      |      |      |      |      |      |      |     |      |      |
| ¹‰ CLK       | 0     |      |      |      |      |      |      |      |     |      |      |
|              |       |      |      |      |      |      |      |      |     |      |      |

电路图:



分析:设计存储器时将数据 Data 设计成 inout 类型的变量,并且还设置了一个与 Data 大小相同的 reg 类型变量 Data\_i,R\_W 信号控制着对存储器的操作,首先是一个 assign 语句,如果 R\_W 为 1 表示对存储器进行读操作,则 Data 的值等于 Data\_i 的值,如果 R\_W 的值为 0 表示对存储器进行写操作,则将 Data 设置为高阻态。然后是一个异步 always 语句,在 always 语句内是一个 case 语句,case 语句内的变量由片选信号 CS,复位信号 Rst,以及控制信号 R\_W,当 Rst 信号为 1 的时候,直接让整个 RAM 存储器置 0;若 Rst 信号为 1 且片选信号 CS 有效的时候,此时如果 R\_W 信号为 1,表示对存储器 RAM 进行读操作,将 RAM[Addr]的数据赋值给 Data\_i,此时的 Data 的值等于 Data\_i 的值,此时等价于将 Data 和 RAM[Addr]连接了起来,实现了读数据的功能;此时如果 R\_W 信号为 0,表示

对存储器 RAM 进行写操作,则将 Data 的值赋给 RAM[Addr],实现了写数据的功能;如果 CS, Rst, R W 不满足上述的情况,那么就将 Data 置为高阻态。

在仿真图形中,首先将 Rst 初始化为 1,将存储器 RAM 全部初始化为 0。然后在 1ns 的时候将 Rst 置 0,CS 片选信号有效,此时  $R_W$  信号为 0,Data 的值为 1,Addr 的值为 1,对 RAM[1]进行写操作,将其改为 Data 的值 1。然后在 2ns 到 4ns 的过程中, $R_W$  信号始终为 1,Addr 的值先是 2 后是 3,此时是将 RAM[2]和 RAM[3]的值先后赋给 Data,由于 RAM 初始化全为 0,所以 RAM[2]和 RAM[3]都是 0,在 2ns 到 4ns 的过程中 Data 始终都是 0。在 6ns 的时候, $R_W$  信号为 1 表示对存储器进行读操作,Addr 为 1,RAM[1]由于在 1ns 的时候执行了写操作导致其值为 1 而不是初始化的值 0,RAM[1]的值赋给 Data,此时 Data 的值为 1,符合预期结果。

# 2. 4K\*32bit 存储器 设计文件

```
RAM_4Kx32_inout.v
                          RAM_1Kx16_inout.v
                                                   x RAM_4Kx32_inout_tb.v
C:/Users/23363/Documents/Tencent Files/2336369174/FileRecv/qwe4/qwe4.srcs/sources_
                                   X
      module RAM_4Kx32_inout
 1
          (inout [31:0] Data,
          input [11:0] Addr,
 3
          input Rst,
 4
          input R_W,
          input CS,
 6
          input CLK
          );
 8
 9
          wire [3:0] CS i:
10
          Decoder24 Decoder24_i(CS_i, Addr[11:10]);
11
12
          RAM_1Kx16_inout CS0_H_16bit(Data[31:16], Addr[9:0], Rst, R_W, CS_i[0], CLK),
13
                          CSO_L_16bit (Data[15:0], Addr[9:0], Rst, R_W, CS_i[0], CLK);
14
          RAM_1Kx16_inout CS1_H_16bit(Data[31:16], Addr[9:0], Rst, R_W, CS_i[1], CLK),
15
                          CS1_L_16bit (Data[15:0], Addr[9:0], Rst, R_W, CS_i[1], CLK);
16
          RAM_1Kx16_inout CS2_H_16bit(Data[31:16], Addr[9:0], Rst, R_W, CS_i[2], CLK),
17
                          CS2_L_16bit (Data[15:0], Addr[9:0], Rst, R_W, CS_i[2], CLK);
18
19
          RAM_1Kx16_inout CS3_H_16bit(Data[31:16], Addr[9:0], Rst, R_W, CS_i[3], CLK),
                          CS3_L_16bit (Data[15:0], Addr[9:0], Rst, R_W, CS_i[3], CLK);
20
21
      endmodule
```

设计文件新添了一个 24 译码器,用来控制使能信号。利用四位使能信号控制 4 个 1K\*32bit 存储器。每个 1K\*32bit 存储器由 2 个 1K\*16bit 存储器分别组成高 16 位和低 16 位。

### 24 译码器

```
Decoder24.v
              × RAM_4Kx32_inout.v
                                     × RAM_1Kx16_i
C:/Users/23363/Documents/Tencent Files/2336369174/FileRecv
          module Decoder24(CS_i, Addr);
             parameter Addr_Width =12;
             parameter Data_Width=32;
 3
             input [11:10] Addr;
             output [3:0] CS_i;
 5
 6
             assign CS_i = (Addr == 2'b00) ? 4'b0001 :
                      (Addr == 2'b01) ? 4'b0010 :
 8
                       (Addr == 2'b10) ? 4'b0100 :
 9
                                     4'b1000;
10
11 🗀
         endmodule
```

# 仿真文件 part1:



实例化了一些变量并设置了时钟信号

仿真文件 part2:

```
initial begin
                 {CS, Rst, R_W}=4' b111;
18 !
19
                 CLK = 0;
20 O
                 //0
21 ¦ O
                 Addr[11:10]=2'b00;
22
                 \{CS, Rst, R_W\} = 4' b100;
23 ¦ O
                 Addr[9:0]=10;
24 ! 0
                force Data=32'h11111111;#10
25 ¦ O
                release Data;
26 ¦ O
                 //1
27 i O
                 Addr[11:10]=2'b01;
28 :
                 \{CS, Rst, R_W\} = 4' b100;
29 : 0
                 Addr[9:0]=11;
30 ¦ O
                 force Data=32' h11111112;#10
31 0
                 release Data;
32 ¦ O
                 //2
33 | 0
                 Addr[11:10]=2'b10;
                 {CS, Rst, R_W}=4' b100;
34 ¦
35 | 0
                 Addr[9:0]=12:
36 ¦ O
                force Data=32' h111111113;#10
37 ¦ O
                 release Data;
38 ¦ O
                //3
39 ¦ O ¦
                 Addr[11:10]=2'b11;
40 !
                 \{CS, Rst, R_W\} = 4' b_{100};
41 i O
                 Addr[9:0]=13;
42 : 0
                 force Data=32'h11111114;#10
43 | 0 |
                 release Data;
```

# 存储器清零并初始化一些变量依次向地址为

```
00 0000001010 处写入 32'h11111111
```

01 0000001010 处马入 32 h11111111 01 0000001011 处写入 32 'h111111112

10 0000001100 处写入 32 'h11111113

11 0000001101 处写入 32 'h11111114

```
\circ
                   //0
44
                   Addr[11:10]=2'b00;
45
                   \{CS, Rst, R_W\} = 4' b101;
46
                   Addr[9:0]=101
47
                   #10
48
      0
                   //1
49
      0
                   Addr[11:10]=2'b01;
50
51
      0
                   {CS, Rst, R_W}=4' b101;
      0
52
                   Addr[9:0]=11:
                   #10
53
      0
                   //2
54
      0
55
                   Addr[11:10]=2'b10;
56
      0
                   {CS, Rst, R_W}=4' b101;
      0
                   Addr[9:0]=12:
57
                   #10
                   //3
59
      0
      0
                   Addr[11:10]=2'b11;
60
      0
                   \{CS, Rst, R_W\} = 4' b_{101};
61
      0
                   Addr[9:0]=13;
62
                   #10
      0
                   finish;
65 🖨 🔾
               end
66 🖒 🔾
          endmodule
```

依次读出地址为 00 0000001010、 01 0000001011、 10 0000001100、 11 0000001101 处的数据

#### 波形図.



如图,一开始  $R_W=0$  时写数据, $R_W=1$  时读数据。当地址 ADDR=00 0000001010 时, $R_W=1$  和  $R_W=0$  时 Data 的值相同,说明读取的数据和写入的数据一致都为 32' h11111111,表示写入和读取成功。

当地址  $ADDR=01\ 0000001011$ 、 $10\ 0000001100$ 、 $11\ 0000001101$  时同理。 以上说明 4K\*32bit 存储器实现了读取和写入的功能,且由设计文件可知其大小确实为 4K\*32bit。

### 3. 指令存储器:

### 设计文件:



位宽 16 (DATA\_WIDTH) 地址位 6 (A) 个数 64 (IMEM SIZE)

## 仿真文件:



依次读出地址为 0, 1, 2, 3, 4 处的地址数据文件:

## 仿真文件:



如图,在地址为0, 1, 2, 3, 4 处 RD 分别读出了数据文件  $1^{\sim}5$  行的内容,说明指令寄存器实现了读取文件内容并输出寄存器内容的功能

## 4. 寄存器文件设计:



由一个写端口和两个读端口构成。地址为 6 位(ADDR\_SIZE), 数据位为 32 位(DATA\_WIDTH)。CLK 为时钟信号,WE3 为写使能,RST 为重置寄存器信号(RST=1时重置)RA1,RA2 为读取地址,WA3 为写入地址,WD3 为写地址,RD1,RD2 为读地址,rf 为一个 64 个寄存器的数组。整体为触发时钟下降信号时触发重置操作和写入读取操作。



实例化了一些变量并设置了时钟信号。

```
initial begin
    0
21
                \{CLK, WE3, RST\} = 3' b001;
     \circ
22 ¦
                RST=0;
23
24 ¦ O
                 WE3=1;
25 | 0
                 WA3=6' b000000;
26 i O
                 WD3=32'h0;
27 ¦ O
                 #20;
28 | 0
                 WE3=0;
29
30 ! O
                 WE3=1:
31 ¦ O
                 WA3=6' b000001;
32 ! O
                 WD3=32'h1;
33 ¦ O
                 #20;
34 O
                 WE3=0:
35 ¦
36 | 0
                 WE3=0;
37 ¦ O
                 RA1=6' b000000;
38 | 0
                 RA2=6' B000001;
39 | 0
                 #20;
40 ¦ O
                 WE3=0;
41 !
42 i O
                 RST=1;
     \circ
                 #10
43
     \bigcirc
44
                 $finish;
45 🖨
              end
46 🖨
         ¦endmodule
```

首先重置了寄存器并初始化了一些变量。之后依次 向地址为 6 'b000000 和 6' b000001 处分别写了 32 'h0 和 32' h1 最后重置了寄存器



如图 WE3=1 时写入,任何时候都在读取。RST=1 时重置寄存器。一开始未设置读地址,因此读取的数据为 32 'hxxxxxxxxx'。

WE3=1 时, 0~20ns 向地址为 6' b0 处写入 32 'h0, 20~40ns 向地址为 6 'b1 处写入 32 'h1

WE3=0 时, 40ns~60ns 读取地址为 RA1 和 RA2 的数据,可以看出 RD1=32' h0, RD2=32' h1, 与之前写入的数据一致。

 $60^{\sim}70$ ns,重置了寄存器,因此 RD1, RD2 的数据变为初始值 32'h0. 由于 RD1的数据本来就是 32'h0,因此未发生改变。

### 五、调试和心得体会

本次写了两个存储器和两个寄存器,加深了我对存储器和寄存器的认识提高了我的代码编写能力和对存储器和寄存器的理解。