# 南京理工大学

# 多周期CPU课程设计

| 姓 | 名:_   | 蒋旭钊 | _ 学 号: | 918106840727 |
|---|-------|-----|--------|--------------|
| 学 | 院(系): | 计算机 | 科学与工   | 程学院          |
| 专 | 业: _  | 计算  | 机科学与   | 技术           |
| 课 | 程:    | 硬件  | 课程设计   | ( )          |

2021年 10月

#### 1. 实验目的

- 1. 在单周期CPU实验完成的提前下,理解多周期的概念。
- 2. 熟悉并掌握多周期CPU的原理和设计。
- 3. 进一步提升运用verilog语言进行电路设计的能力。
- 4. 为后续实现流水线cpu的课程设计打下基础。

#### 2. 实验原理

本次多周期CPU硬件课程设计是基于单周期CPU设计的一次拓展和拔高,如果我们找到多周期CPU和单周期CPU的差别,然后基于单周期已有的知识,设计多周期CPU将事倍功半。

单周期CPU会在一个时钟周期内执行一条指令,时钟周期需要匹配消耗时间最长的指令,不能有效地发挥CPU的效率。多周期CPU即将一条指令拆分成若干个阶段,有利于之后的流水线提高指令的执行效率。多周期CPU在处理指令时,通常需要以下几个阶段:

- (1) 取指令(IF): 根据程序计数器PC中的指令地址,从存储器中取出一条指令,同时,PC根据指令字长度自动递增产生下一条指令所需要的指令地址。
  - (2) 指令译码(ID): 对取指令操作中得到的指令进行分析并译码。
  - (3) 指令执行(EXE): 根据指令译码得到的操作控制信号, 执行指令动作。
- (4)存储器访问(MEM):进行存储器的访问,把数据写入存储器或者从存储器中读出数据。
  - (5) 结果写回(WB): 指令执行的结果写回到寄存器中。

不同的指令有不同的执行阶段,因此对应着不同的CPU执行周期,我们可以依据《数字逻辑电路》中学到的"自动状态机"的知识,写出每条指令对应的状态转换,依据状态转换进行相应的CPU设计。

在状态转换的过程中,CPU需要对不同的指令执行不一样的操作,因此需要不同的命令发送给CPU,这就是对应着CPU的"控制信号"。

因此,我们只需要将实验分为主要的几个部分去攻克:

- ① 在单周期CPU的基础上,设计多周期CPU特有的器件,如存储自动机状态的触发器。
  - ② 根据需要设计的指令,写出自动机状态转换图,设定相应的自动机状态。
  - ③ 设计控制信号,能够保证CPU能够根据状态执行相应的动作。

## 3. 实验设计

我实现了近30余种指令的设计,并写出了它们的状态转换图:



图1 多周期CPU状态转换图

根据多周期CPU设计了相关的数据通路和控制线路:



图2 多周期CPU数据通路和控制线路图

# 设计的CPU控制信号:

| 控制信号名     | 状态 "0"                                                                                                                                                                                       | 状态"1"                                                                                 |  |  |  |
|-----------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------|--|--|--|
| RST       | 对于 PC,初始化 PC 为程序首地址                                                                                                                                                                          | 对于 PC, PC 接收下一条指令地址                                                                   |  |  |  |
| PCWre     | PC 不更改,相关指令: halt,另外,除 '000'状态之外,其余状态慎 改 PC 的值。                                                                                                                                              | PC 更改,相关指令:除指令 halt 外,<br>另外,在'000'状态时,修改 PC 的<br>值合适。                                |  |  |  |
| ALUSrcA   | 来自寄存器堆 data1 输出,相关指令: add、sub、addiu、and、andi、ori、xori、slt、slti、sw、lw、beq、bne                                                                                                                 |                                                                                       |  |  |  |
| ALUSrcB   | 来自寄存器堆 data2 输出,相关指令: add、sub、and、slt、sll、beq、bne                                                                                                                                            | 来自 sign 或 zero 扩展的立即数,相关<br>指令:addiu、andi、ori、xori、slti、<br>lw、sw                     |  |  |  |
| DBDataSrc | 来自 ALU 运算结果的输出,相关指令:<br>add、sub、addiu、and、andi、<br>ori、xori、sll、slt、slti                                                                                                                     | 来自数据存储器(Data MEM)的<br>输出,相关指令: lw                                                     |  |  |  |
| RegWre    | 无写寄存器组寄存器,相关指令:<br>beq、bne、j、sw、jr、halt                                                                                                                                                      | 寄存器组寄存器写使能,相关指令:<br>add、sub、addiu、and、andi、ori、<br>xori、sll、slt、slti、lw、jal           |  |  |  |
| WrRegDSrc | 写入寄存器组寄存器的数据来自<br>pc+4(pc4),相关指令: jal,写\$31                                                                                                                                                  | 写入寄存器组寄存器的数据来自ALU 运算结果或存储器读出的数据,相关指令: add、addiu、sub、and、andi、ori、xori、sll、slt、slti、lw |  |  |  |
| InsMemRW  | 写指令存储器                                                                                                                                                                                       | 读指令存储器(Ins. Data)                                                                     |  |  |  |
| mRD       | 存储器输出高阻态                                                                                                                                                                                     | 读数据存储器,相关指令: lw                                                                       |  |  |  |
| mWR       | 无操作                                                                                                                                                                                          | 写数据存储器,相关指令: sw                                                                       |  |  |  |
| IRWre     | IR(指令寄存器)不更改                                                                                                                                                                                 | IR 寄存器写使能。向指令存储器发出<br>读指令代码后,这个信号也接着发出,<br>在时钟上升沿,IR 接收从指令存储器<br>送来的指令代码。与每条指令都相关。    |  |  |  |
| ExtSel    | (zero-extend) <b>immediate</b> ,相关指令: andi、xori、ori;                                                                                                                                         | (sign-extend) <b>immediate</b> ,相关指令:<br>addiu、slti、lw、sw、beq、bne;                    |  |  |  |
| PCSrc[10] | 00: pc<-pc+4, 相关指令: add、addiu、sub、and、andi、ori、xori、slt、slti、sll、sw、lw、beq(zero=0)、bne(zero=1); 01: pc<-pc+4+(sign-extend)immediate ×4, 相关指令: beq(zero=1)、bne(zero=0); 10: pc<-rs, 相关指令: jr; |                                                                                       |  |  |  |
|           | 11: pc<-{pc[31:28],addr[27:2],                                                                                                                                                               | 2'b00},相关指令:j、jal;                                                                    |  |  |  |

| RegDst[10] | 写寄存器组寄存器的地址,来自: 00: 0x1F(\$31),相关指令: jal,用于保存返回地址(\$31<-pc+4); 01: rt 字段,相关指令: addiu、andi、ori、xori、slti、lw; 10: rd 字段,相关指令: add、sub、and、slt、sll; 11: 未用; |  |  |  |
|------------|----------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|
| ALUOp[30]  | ALU 12 种运算功能选择(0000-1011),看功能表                                                                                                                           |  |  |  |

#### 表1 CPU控制信号表

# 根据指令和控制信号相对应:

| 11/1/11 | 区70.1日 4.4.1工师1日 4.4.1.4.1.1.2.1. |        |         |         |           |           |     |        |              |        |       |
|---------|-----------------------------------|--------|---------|---------|-----------|-----------|-----|--------|--------------|--------|-------|
| 指令      | opcode                            | func   | ALUSrcA | ALUSrcB | DBDataSrc | WrRegDSrc | mRD | ExtSel | PCSrc[1:0]   | RegDst | ALU0p |
|         |                                   |        |         |         |           |           |     |        |              | [1:0]  | [3:0] |
| add     | 000000                            | 100000 | 0       | 0       | 0         | 1         | 0   | 0      | 00           | 10     | 0000  |
| addu    | 000000                            | 100001 | 0       | 0       | 0         | 1         | 0   | 0      | 00           | 10     | 0000  |
| sub     | 000000                            | 100010 | 0       | 0       | 0         | 1         | 0   | 0      | 00           | 10     | 0001  |
| subu    | 000000                            | 100011 | 0       | 0       | 0         | 1         | 0   | 0      | 00           | 10     | 0001  |
| addi    | 001000                            | -      | 0       | 1       | 0         | 1         | 0   | 1      | 00           | 01     | 0000  |
| addiu   | 001001                            | -      | 0       | 1       | 0         | 1         | 0   | 0      | 00           | 01     | 0000  |
| and     | 000000                            | 100100 | 0       | 0       | 0         | 1         | 0   | 0      | 00           | 10     | 0101  |
| andi    | 001100                            | -      | 0       | 1       | 0         | 1         | 0   | 0      | 00           | 01     | 0101  |
| or      | 000000                            | 100101 | 0       | 0       | 0         | 1         | 0   | 0      | 00           | 10     | 0100  |
| ori     | 001101                            | -      | 0       | 1       | 0         | 1         | 0   | 0      | 00           | 01     | 0100  |
| xor     | 000000                            | 100110 | 0       | 0       | 0         | 1         | 0   | 0      | 00           | 10     | 1010  |
| xori    | 001110                            | -      | 0       | 1       | 0         | 1         | 0   | 0      | 00           | 01     | 1010  |
| nor     | 000000                            | 100111 | 0       | 0       | 0         | 1         | 0   | 0      | 00           | 10     | 1011  |
| sll     | 000000                            | 000000 | 1       | 0       | 0         | 1         | 0   | 0      | 00           | 10     | 0010  |
| srl     | 000000                            | 000010 | 1       | 0       | 0         | 1         | 0   | 0      | 00           | 10     | 0011  |
| slti    | 001010                            | -      | 0       | 1       | 0         | 1         | 0   | 1      | 00           | 01     | 0111  |
| sltiu   | 001011                            | -      | 0       | 1       | 0         | 1         | 0   | 0      | 00           | 01     | 0110  |
| slt     | 000000                            | 101010 | 0       | 0       | 0         | 1         | 0   | 0      | 00           | 10     | 0111  |
| sltu    | 000000                            | 101011 | 0       | 0       | 0         | 1         | 0   | 0      | 00           | 10     | 0110  |
| SW      | 101011                            | -      | 0       | 1       | 0         | 1         | 0   | 1      | 00           | 00     | 0000  |
| lw      | 100011                            | -      | 0       | 1       | 1         | 1         | 1   | 1      | 00           | 01     | 0000  |
| beq     | 000100                            | -      | 0       | 0       | 0         | 1         | 0   | 1      | 01(zero)/00  | 00     | 0001  |
| bne     | 000101                            | -      | 0       | 0       | 0         | 1         | 0   | 1      | 01(!zero)/00 | 00     | 0001  |
| j       | 000010                            | -      | 0       | 0       | 0         | 1         | 0   | 0      | 11           | 00     | 0000  |
|         |                                   |        |         |         | •         |           |     | -      |              |        |       |

| jr   | 000000 | 001000 | 0 | 0 | 0 | 1 | 0 | 0 | 10 | 00 | 0000 |
|------|--------|--------|---|---|---|---|---|---|----|----|------|
| jal  | 000011 | -      | 0 | 0 | 0 | 0 | 0 | 0 | 11 | 00 | 0000 |
| halt | 111111 | -      | 0 | 0 | 0 | 1 | 0 | 0 | 00 | 00 | 0000 |

表2 控制信号与指令对照表

## 其中的算术逻辑单元ALU:

result, ALU 运算结果

zero, 运算结果标志, 结果为 0, 则 zero=1; 否则 zero=0

| ALUOp[30] | 功能                                                                             | 描述                     |
|-----------|--------------------------------------------------------------------------------|------------------------|
| 0000      | Y = A + B                                                                      | 加                      |
| 0001      | Y = A-B                                                                        | 减                      |
| 0010      | Y = B< <a< td=""><td>B左移A位</td></a<>                                           | B左移A位                  |
| 0011      | Y = B>>A                                                                       | B 右移 A 位<br>(逻辑右移)     |
| 0100      | Y = A   B                                                                      | 或                      |
| 0101      | Y = A&B                                                                        | 与                      |
| 0110      | Y= (A <b) 0<="" ?1:="" td=""><td>比较 A<b<br>不带符号</b<br></td></b)>               | 比较 A <b<br>不带符号</b<br> |
| 0111      | Y=(((A < B) & & (A[31] == B[31]))<br>  ((A[31] == 1 & & B[31] == 0))) ?<br>1:0 | 比较 A <b<br>带符号</b<br>  |
| 1000      | Y= (A>B) ?1: 0                                                                 | 比较 A>B<br>不带符号         |
| 1001      | Y=(((A>B)&&(A[31] == B[31]))<br>  ((A[31]==0&& B[31] == 1))) ?<br>1:0          | 比较 A>B<br>带符号          |
| 1010      | Y = A^B                                                                        | 异或                     |
| 1011      | Y = ~ (A B)                                                                    | 或非                     |

#### 表3 ALU功能表

#### 该实验实现的 MIPS 指令如下:

#### ==>算术运算指令

(1) add rd, rs, rt

| 000000 | rs(5 位) | rt(5 位) | rd(5 位) | 00000 | 100000 |
|--------|---------|---------|---------|-------|--------|
|        |         |         |         |       |        |

功能: rd←rs + rt。 (2) addu rd, rs, rt

| 000000                                                                       | rs(5 位)                | rt(5 位)               | rd(5 位)       | 00000    | 100001 |  |  |
|------------------------------------------------------------------------------|------------------------|-----------------------|---------------|----------|--------|--|--|
| 功能: rd←rs                                                                    | + rt。                  |                       |               |          |        |  |  |
| (3) sub re                                                                   | d, rs, rt              | 1                     |               |          | 1      |  |  |
| 000000                                                                       | rs(5 位)                | rt(5 位)               | rd(5 位)       | 00000    | 100010 |  |  |
| 功能: rd←rs                                                                    | - rt。                  |                       |               |          |        |  |  |
| (4) subu re                                                                  | d, rs, rt              | T                     |               |          | l      |  |  |
| 000000                                                                       | rs(5 位)                | rt(5 位)               | rd(5 位)       | 00000    | 100011 |  |  |
| 功能: rd←rs                                                                    | - rt。                  |                       |               |          |        |  |  |
| (5) addi                                                                     | rt, rs, <b>imme</b>    | liate(符号拓             | 展)            |          |        |  |  |
| 001000                                                                       | rs(5 位)                | rt(5 位)               | immediate(1   | 6 位)     |        |  |  |
| 功能: rt←rs                                                                    | + (sign-extend         | d) <b>immediate</b>   | •             |          |        |  |  |
| (6) addiu                                                                    | rt, rs, <b>imme</b>    | 1                     | )             |          |        |  |  |
| 001001                                                                       | rs(5 位)                | rt(5 位)               | immediate(1   | 6 位)     |        |  |  |
| 功能: rt←rs                                                                    | + (zero-extend         | d) <b>immediate</b>   | •             |          |        |  |  |
|                                                                              |                        |                       |               |          |        |  |  |
| ==>逻辑运算指                                                                     | i 🍫                    |                       |               |          |        |  |  |
| (7) and r                                                                    | d, rs , rt             | _                     |               |          |        |  |  |
| 000000                                                                       | rs(5 位)                | rt(5 位)               | rd(5 位)       | 00000    | 100100 |  |  |
| 功能: rd←rs                                                                    | & rt; 逻辑与i             | 运算。                   |               |          |        |  |  |
| (8) andi 1                                                                   | rt, rs , <b>immedi</b> | ate (0 拓展)            |               |          |        |  |  |
| 001100                                                                       | rs(5 位)                | rt(5 位)               | immediate(1   | 6 位)     |        |  |  |
| 功能: rt←rs                                                                    | & (zero-exten          | d) <b>immediate</b>   | ; immediate 倘 | 女"0"扩展再参 | 加      |  |  |
| "与"运算。                                                                       |                        |                       |               |          |        |  |  |
|                                                                              | , rs, rt               |                       |               |          |        |  |  |
| 000000                                                                       | rs(5 位)                | rt(5 位)               | rd(5 位)       | 00000    | 100101 |  |  |
| 功能: rd←rs                                                                    | rt; 逻辑或述               | 5算。                   |               |          |        |  |  |
| (10) or:                                                                     | i rt, rs, <b>imme</b>  | ediate (0 拓展          |               |          |        |  |  |
| 001101                                                                       | rs(5 位)                | rt(5 位)               | immediate(1   | 6 位)     |        |  |  |
| 功能: rt←rs                                                                    | (zero-extend           | d) <b>immediate</b> ; | immediate 做   | ("0"扩展再参 | 加      |  |  |
| "或"运算。                                                                       | "或"运算。                 |                       |               |          |        |  |  |
|                                                                              | r rd, rs, rt           |                       |               |          |        |  |  |
| 000000                                                                       | rs(5 位)                | rt(5 位)               | rd(5 位)       | 00000    | 100110 |  |  |
| , . <b>, .</b> _                                                             | ^ rt; 逻辑异项             |                       |               |          |        |  |  |
| (12) xori rt, rs, immediate (0 拓展)                                           |                        |                       |               |          |        |  |  |
| 001110                                                                       | rs(5 位)                | rt(5 位)               | immediate(1   |          |        |  |  |
| 功能: rt←rs ^ (zero-extend) <b>immediate</b> ; <b>immediate</b> 做 "0" 扩展再参加 "异 |                        |                       |               |          |        |  |  |
| 或"运算。                                                                        |                        |                       |               |          |        |  |  |
|                                                                              | or rd, rs, rt          |                       |               |          |        |  |  |

功能: rd← ~ (rs | rt) ; 逻辑或非运算。

rs(5 位)

rt(5 位)

rd(5 位)

00000

100111

# ==>移位指令

000000

(14) sll rd, rt,sa

| 0000000 | 00000 | rt(5 位) | rd(5 位)  | sa (5位) | 000000 |
|---------|-------|---------|----------|---------|--------|
| 000000  | 00000 |         | 14(0 14) |         | 00000  |

功能: rd←rt<<(zero-extend)sa, 左移 sa 位, (zero-extend)sa。

(15) srl rd, rt,sa

| 0000000 | 00000 | rt(5 位) | rd(5 位) | sa (5位) | 000010 |
|---------|-------|---------|---------|---------|--------|
|---------|-------|---------|---------|---------|--------|

功能: rd←rt>>(zero-extend)sa, 右移 sa 位, (zero-extend)sa。

#### ==>比较指令

(16) slti rt, rs, **immediate** (符号拓展)

001010 rs(5 位) rt(5 位) immediate(16 位)

功能: if (rs <(sign-extend)immediate) rt =1 else

rt=0, 具体请看 ALU 运算功能表, 带符号。

(17) sltiu rt, rs, **immediate** (0 拓展)

001011 rs(5 位) rt(5 位) immediate(16 位)

功能: if (rs <(zero-extend)immediate) rt =1 else

rt=0, 具体请看 ALU 运算功能表, 不带符号。

(18) slt rd, rs, rt

000000 rs(5 位) rt(5 位) rd(5 位) 00000 101010

功能: if (rs<rt) rd =1 else rd=0, 具体请看 ALU 运算功能表,带符号。

(19) sltu rd, rs, rt

功能: if (rs<rt) rd =1 else rd=0, 具体请看 ALU 运算功能表,不带符号。

#### ==>存储器读写指令

(20) sw rt, immediate(rs)

| ( ,    | ,       |         |                 |
|--------|---------|---------|-----------------|
| 101011 | rs(5 位) | rt(5 位) | immediate(16 位) |

功能: memory[rs+ (sign-extend)**immediate**]←rt。即将 rt 寄存器的内容保存到 rs,寄存器内容和立即数符号扩展后的数相加作为地址的内存单元中。

#### (21) lw rt, immediate(rs)

|          |                  | 2                          |                 |
|----------|------------------|----------------------------|-----------------|
|          |                  |                            |                 |
| 100011   | ma(E /法)         | ( □ / <del>-&gt;-</del> -) | :               |
| 1 100011 | rs(5 <u>1火</u> ) | rt(5 <u>1火</u> )           | immediate(16 位) |
| 100011   | 1 2 0 (0 1/4)    | 1 5 5 5 5                  |                 |

功能: rt ←memory[rs + (sign-extend)**immediate**]。即读取 rs 寄存器内容和立即数符号扩展后的数相加作为地址的内存单元中的数,然后保存到 rt 寄存器中。

#### ==>分支指令

# (22) beq rs,rt, immediate (说明: immediate 从 pc+4 开始和转移到的指令之间间隔条数)

| יוגמוועיועיו | - <b>&gt;&gt;</b> / |         |                 |
|--------------|---------------------|---------|-----------------|
| 000100       | rs(5 位)             | rt(5 位) | immediate(16 位) |

功能: if(rs=rt) pc ←pc + 4 + ((sign-extend)immediate <<2)else pc←

pc + 4°

# (23) bne rs,rt, immediate (说明: immediate 从 pc+4 开始和转移到的指令之间间隔条数)

| 000101 | rs(5 位) | rt(5 位) | immediate(16 位) |
|--------|---------|---------|-----------------|
|--------|---------|---------|-----------------|

功能: if(rs!=rt) pc ←pc + 4 + ((sign-extend)**immediate** <<2)else pc←pc + 4。

#### ==>跳转指令

(24) j addr

| 000010 | address(26 位) |
|--------|---------------|
|--------|---------------|

功能: pc←{(pc+4)[31:28],address,2'b00}, 跳转。

#### (25) jr rs

| 000000 | rs(5 位) | 00000 | 00000 | 00000 | 001000 |
|--------|---------|-------|-------|-------|--------|
|        | ` -     |       |       |       |        |

功能: pc←rs, 跳转。

#### ==>调用子程序指令

(26) jal addr

| 000011 | address(26 位) |
|--------|---------------|
|--------|---------------|

# 4. 实验过程与结果

在多周期 CPU 的仿真过程中,我们按照执行顺序列出了以下的表格:

| 指令序号 | 指令地址       | 汇编程序            | 周期数 | 寄存器变化<br>(十进制) | 跳转情况 |
|------|------------|-----------------|-----|----------------|------|
| 1    | 0×00000000 | addi \$1,\$0,64 | 4   | \$1 = 64       |      |
| 2    | 0x00000004 | addiu \$2,\$0,8 | 4   | \$2 = 8        |      |
| 3    | 0x00000008 | andi \$3,\$0,31 | 4   | \$3 = 0        |      |
| 4    | 0x0000000C | ori \$4,\$0,4   | 4   | \$4 = 4        |      |
| 5    | 0×00000010 | xori \$5,\$0,6  | 4   | \$5 = 6        |      |
| 6    | 0x00000014 | slti \$6,\$5,7  | 4   | \$6 = 1        |      |
| 7    | 0x00000018 | sltiu \$7,\$5,4 | 4   | \$7 = 0        |      |
| 8    | 0x0000001C | sll \$6,\$6,2   | 4   | \$6 = 4        |      |

|    | I I        |                    | I |                      | 1                    |
|----|------------|--------------------|---|----------------------|----------------------|
| 9  | 0x00000020 | beq \$6,\$4,-2     | 3 |                      | 相等,<br>转到 0x0000001C |
| 10 | 0x0000001C | sll \$6,\$6,2      | 4 | \$6 = 16             |                      |
| 11 | 0x00000020 | beq \$6,\$4,-2     | 3 | 70 20                | 不等,<br>顺序执行          |
| 12 | 0x00000024 | add \$7,\$7,\$5    | 4 | \$7 = 6              |                      |
| 13 | 0x00000028 | addu \$7,\$7,\$5   | 4 | \$7 = 12             |                      |
| 14 | 0x0000002C | sub \$7,\$7,\$5    | 4 | \$7 = 6              |                      |
| 15 | 0x00000030 | subu \$7,\$7,\$5   | 4 | \$7 = 0              |                      |
| 16 | 0x00000034 | and \$8,\$4,\$5    | 4 | \$8 = 4              |                      |
| 17 | 0x00000038 | or \$9,\$4,\$5     | 4 | \$9 = 6              |                      |
| 18 | 0x0000003C | xor \$10,\$4,\$5   | 4 | \$10 = 2             |                      |
| 19 | 0×00000040 | nor \$11,\$4,\$5   | 4 | \$11 = -7            |                      |
| 20 | 0x00000044 | srl \$1,\$1,1      | 4 | \$1 = 32             |                      |
| 21 | 0x00000048 | bne \$1,\$6,-2     | 3 |                      | 不等,<br>转到 0x00000044 |
| 22 | 0x00000044 | srl \$1,\$1,1      | 4 | \$1 = 16             |                      |
| 23 | 0x00000048 | bne \$1,\$6,-2     | 3 |                      | 相等,<br>顺序执行          |
| 24 | 0x0000004C | jal 0x0000060      | 2 | \$31 =<br>0x00000050 | 转到 0×00000060        |
| 25 | 0×00000060 | sw \$1,4(\$s2)     | 4 | \$1 = 16             |                      |
| 26 | 0x00000064 | lw \$12,4(\$2)     | 5 | \$12 = 16            |                      |
| 27 | 0x00000068 | jr \$31            | 2 |                      | 转到 0x00000054        |
| 28 | 0×00000050 | slt \$13,\$4,\$5   | 4 | \$13 = 1             |                      |
| 29 | 0x00000054 | sltu \$14,\$5,\$4  | 4 | \$14 = 0             |                      |
| 30 | 0x00000058 | add \$15,\$13,\$14 | 4 | \$15 = 1             |                      |
| 31 | 0x0000005C | j 0x0000006C       | 2 |                      | 转到 0x0000006C        |
| 32 | 0x0000006C | add \$16,\$13,\$14 |   | \$16 = 1             |                      |

表4 验证指令表

具体的执行流程与验证如下,并针对其中具有代表性的几条指令,进行仿真波形图的分析和验证:

1.

| 指令地址      |                 |       | 变化     |                 |               |           |  |
|-----------|-----------------|-------|--------|-----------------|---------------|-----------|--|
| 0x000000  | 90              | 4     |        |                 | \$1=64        |           |  |
|           | 指令              |       |        | 二进制码 指令类型       |               |           |  |
| addi      | addi \$1,\$0,64 |       |        | 000 00000001 00 | I             |           |  |
| op(31-26) | rs(25-21)       | rt(   | 20-16) | rd(15-11)       | shamt(10-6)   | func(5-0) |  |
| 001000    | 00000           | 00001 |        | \               | \             | \         |  |
|           | Immediate(15-0) |       |        |                 | Address(25-0) |           |  |
|           | 00000000010000  | 900   |        |                 | \             |           |  |



0-400ns, 共花费 4 个时钟周期, 当前 PC 地址为 0x00000000。

IF 状态,取出指令。

ID 状态,进行指令的分析,由于是 I 指令,其中的 rs, rt, immediate 对应指令中的\$0,\$1,64; opcode 和 func 也进行了正确的解析,与 controller 中的 MIPS 指令判断代码吻合一致。

EXE 状态, 进行指令的计算。其中 ALUSrcA 为 0, 代表 ALU 的输入 A 来自寄存器, 对应 rs; ALUSrcB 为 1, 代表 ALU 的输入 B 来自立即数, 对应 immediate; ALUOp 为 0000, 对应表 3 ALU 功能表中的"0000 加"; ExtSel 为 1, 代表立即数进行符号拓展; 最终 ALU\_result 输出为 64, ALU\_zero 为 0, 说明 result 结果不为 0。

WB 状态,进行寄存器回写。DBDataSrc 为 0,代表 DBDR 中的数据来自 ALU 的运算结果输出(是为了和 DBDataSrc 为 1,代表数据来自数据寄存器,对应 1w 指令区分);RegWre 为 1,代表有写寄存器操作;WrRegDSrc 为 1,代表写入寄存器的操作来自 ALU 运算结果(是为了和 WrRegDSrc 为 0 的时候,代表写入寄存

器数据来自 PC+4,对应 jal 指令区分); RegDst 为 01,代表写回的寄存器地址来自 rt 字段; WriteReg[4:0]和 WriteData[31:0]与结果一致。Register 中的寄存器 1 的结果成功变为 64。

最终 PCSrc 为 00, 代表接下来的指令 PC 是 PC+4。

#### 2.

| 指令地址      |                 |     | 变化     |                                     |           |               |           |  |
|-----------|-----------------|-----|--------|-------------------------------------|-----------|---------------|-----------|--|
| 0x000000  | 0x00000004 4    |     |        | \$2 = 8                             |           |               |           |  |
|           | 指令              |     |        |                                     | 二进制码      | 指令类型          |           |  |
| addi      | addiu \$2,\$0,8 |     |        | 00100100 00000010 00000000 00001000 |           |               | I         |  |
| op(31-26) | rs(25-21)       | rt( | 20-16) |                                     | rd(15-11) | shamt(10-6)   | func(5-0) |  |
| 001001    | 00000           | 00  | 00010  |                                     | \         | \             | \         |  |
|           | Immediate(15-0) |     |        |                                     |           | Address(25-0) |           |  |
|           | 00000000001000  |     |        |                                     |           | \             |           |  |

与指令1(addi \$1,\$0,64)类似,主要区别在于ExtSel为0,进行无符号拓展,具体对应表2控制信号与指令对照表。

#### 3.

| 指令地址      |                 |     | 变化     |                                     |               |             |           |  |
|-----------|-----------------|-----|--------|-------------------------------------|---------------|-------------|-----------|--|
| 0×000000  | 0x00000008 4    |     |        | \$3 = 0                             |               |             |           |  |
| 指令        |                 |     |        | 二进制码 指令类型                           |               |             | 指令类型      |  |
| andi      | andi \$3,\$0,31 |     |        | 00110000 00000011 00000000 00011111 |               |             | I         |  |
| op(31-26) | rs(25-21)       | rt( | 20-16) |                                     | rd(15-11)     | shamt(10-6) | func(5-0) |  |
| 001100    | 00000           | 00  | 00011  |                                     | \             | \           | \         |  |
|           | Immediate(15-0) |     |        |                                     | Address(25-0) |             |           |  |
|           | 00000000011111  |     |        |                                     |               | \           |           |  |

与指令1(addi \$1, \$0,64)类似,主要区别在于ALU功能不同,具体对应表2控制信号与指令对照表。

#### 4.

| 指令地址      |                 |        | 变化     |                                     |           |               |           |  |
|-----------|-----------------|--------|--------|-------------------------------------|-----------|---------------|-----------|--|
| 0×000000  | 10C             | 4      |        |                                     | \$4 = 4   |               |           |  |
|           | 指令              |        |        | 二进制码 指令类型                           |           |               | 指令类型      |  |
| or        | ori \$4,\$0,4   |        |        | 00110100 00000100 00000000 00000100 |           |               | I         |  |
| op(31-26) | rs(25-21)       | ) rt(: | 20-16) |                                     | rd(15-11) | shamt(10-6)   | func(5-0) |  |
| 001101    | 00000           | 00     | 00100  |                                     | \         | \             | \         |  |
|           | Immediate(15-0) |        |        |                                     |           | Address(25-0) |           |  |
|           | 000000000000100 |        |        |                                     |           | \             |           |  |

与指令1(addi \$1,\$0,64)类似,主要区别在于ALU功能不同,具体对应表2 控制信号与指令对照表。

| 指令地址      | 指令地址           |      |        | 变化              |               |           |  |
|-----------|----------------|------|--------|-----------------|---------------|-----------|--|
| 0×000000  | 0x0000010 4    |      |        | \$5 = 6         |               |           |  |
|           | 指令             |      |        | 二进制码            | ]             | 指令类型      |  |
| xor       | xori \$5,\$0,6 |      |        | 00 00000101 000 | I             |           |  |
| op(31-26) | rs(25-21)      | rt(  | 20-16) | rd(15-11)       | shamt(10-6)   | func(5-0) |  |
| 001110    | 00000          | 00   | 0101   | \               | \             | \         |  |
|           | Immediate(15   | 5-0) |        |                 | Address(25-0) |           |  |
|           | 00000000000000 | 0110 |        | \               |               |           |  |

与指令1 (addi \$1,\$0,64) 类似,主要区别在于 ALU 功能不同,具体对应表 2 控制信号与指令对照表。

#### 6.

| 指令地址      | 指令地址            |        |        | 变化              |               |           |  |
|-----------|-----------------|--------|--------|-----------------|---------------|-----------|--|
| 0×000000  | 000014 4        |        |        | \$6 = 1         |               |           |  |
|           | 指令              |        |        | 二进制码            | 指令类型          |           |  |
| slt       | slti \$6,\$5,7  |        |        | 01 00100110 000 | I             |           |  |
| op(31-26) | rs(25-21)       | ) rt(: | 20-16) | rd(15-11)       | shamt(10-6)   | func(5-0) |  |
| 001010    | 01001           | 00     | 0110   | \               | \             | \         |  |
|           | Immediate(15-0) |        |        |                 | Address(25-0) |           |  |
|           | 0000000000000   | 00111  |        | \               |               |           |  |

与指令1(addi \$1, \$0,64)类似,主要区别在于ALU功能不同,具体对应表2控制信号与指令对照表。

#### 7.

| 指令地址      | 指令地址            |      |        | 变化               |               |           |  |
|-----------|-----------------|------|--------|------------------|---------------|-----------|--|
| 0x000000  | 0x00000018 4    |      |        | \$7 = 0          |               |           |  |
|           | 指令              |      |        | 二进制码             | 指令类型          |           |  |
| slti      | sltiu \$7,\$5,4 |      |        | 100 10100111 000 | I             |           |  |
| op(31-26) | rs(25-21)       | rt(  | 20-16) | rd(15-11)        | shamt(10-6)   | func(5-0) |  |
| 001011    | 00101           | 00   | 9111   | \                | \             | \         |  |
|           | Immediate(15    | -0)  |        |                  | Address(25-0) |           |  |
|           | 00000000000000  | 9100 |        | \                |               |           |  |

与指令 1 (addi \$1,\$0,64) 类似,主要区别在于 ALU 功能不同和 ExtSel 不一样,具体对应表 2 控制信号与指令对照表。

| 指令地址      |               | 周期数       |  | 变化           |                |           |  |
|-----------|---------------|-----------|--|--------------|----------------|-----------|--|
| 0×0000001 | ıc            | 4         |  | \$6 = 4      |                |           |  |
|           | 指令            |           |  | 二进制码         | 指令类型           |           |  |
| sll       | sl1 \$6,\$6,2 |           |  | 00000110 001 | 10000 10000000 | R         |  |
| op(31-26) | rs(25-21)     | rt(20-16) |  | rd(15-11)    | shamt(10-6)    | func(5-0) |  |

| 000000 | 00000          | 00110 | 00110 00010 000000 |  |  |  |
|--------|----------------|-------|--------------------|--|--|--|
|        | Immediate(15-0 | )     | Address(25-0)      |  |  |  |
|        | \              |       | \                  |  |  |  |



2800-3200ns, 共花费 4 个时钟周期, 当前 PC 地址为 0x0000001C。 IF 状态, 取出指令。

ID 状态,进行指令的分析,由于是 R 指令,其中的 rt,rd 对应指令中的\$6,\$6; opcode 和 func 也进行了正确的解析,与 controller 中的 MIPS 指令判断代码吻合一致。

EXE 状态,进行指令的计算。其中 ALUSrcA 为 1,代表 ALU 的输入 A 来自移位数,对应 shamt; ALUSrcB 为 0,代表 ALU 的输入 B 来自寄存器,对应 rt; ALUOp 为 0010,对应表 3 ALU 功能表中的"0010 左移"; ExtSel 为 0,代表立即数进行零拓展;最终 ALU\_result 输出为 4, ALU\_zero 为 0,说明 result 结果不为 0。

WB 状态,进行寄存器回写。DBDataSrc 为 0,代表 DBDR 中的数据来自 ALU 的运算结果输出(是为了和 DBDataSrc 为 1,代表数据来自数据寄存器,对应 1w 指令区分);RegWre 为 1,代表有写寄存器操作;WrRegDSrc 为 1,代表写入寄存器的操作来自 ALU 运算结果(是为了和 WrRegDSrc 为 0 的时候,代表写入寄存器数据来自 PC+4,对应 jal 指令区分);RegDst 为 10,代表写回的寄存器地址

来自r字段; WriteReg[4:0]和 WriteData[31:0]与结果一致。Register 中的寄存器 6 的结果成功变为 4。

最终 PCSrc 为 00, 代表接下来的指令 PC 是 PC+4。

9.

| 指令地址      | 指令地址            |     |             | 变化                                  |               |             |           |  |
|-----------|-----------------|-----|-------------|-------------------------------------|---------------|-------------|-----------|--|
| 0x000000  | 0x00000020 3    |     |             | 转到 0x0000001C                       |               |             |           |  |
|           | 指令              |     |             | 二进制码                                |               |             | 指令类型      |  |
| beq       | beq \$6,\$4,-2  |     |             | 00010000 11000100 11111111 11111110 |               |             | I         |  |
| op(31-26) | rs(25-21)       | rt( | 20-16)      |                                     | rd(15-11)     | shamt(10-6) | func(5-0) |  |
| 000100    | 00110           | 00  | <b>0100</b> |                                     | \             | \           | \         |  |
|           | Immediate(15-0) |     |             |                                     | Address(25-0) |             |           |  |
|           | 11111111111110  |     |             |                                     |               | \           |           |  |



3200-3500ns, 共花费 3 个时钟周期, 当前 PC 地址为 0x00000020。 IF 状态, 取出指令。

ID 状态,进行指令的分析,由于是 I 指令,其中的 rs, rt, immediate 对应指令中的\$6,\$4,-2; opcode 和 func 也进行了正确的解析,与 controller 中的 MIPS

指令判断代码吻合一致。

EXE 状态, 进行指令的计算。其中 ALUSrcA 为 0, 代表 ALU 的输入 A 来自寄存器, 对应 rs; ALUSrcB 为 0, 代表 ALU 的输入 B 来自寄存器, 对应 rt; ALUOp 为 0001, 对应表 3 ALU 功能表中的"0001 减"; 最终 ALU\_result 输出为 0, ALU\_zero 为 1, 说明 result 结果为 0, 需要进行跳转。

最终 PCSrc 为 01, ExtSe1 为 1, 代表立即数进行符号拓展并左移两位在于当前 PC 相加,作为下一 PC 地址。在时钟下降沿到来,PCWre 变为 1,下一条指令跳转到 0x0000001C。

#### 10.

| 指令地址      | 指令地址            |      |          | 变化             |               |           |  |
|-----------|-----------------|------|----------|----------------|---------------|-----------|--|
| 0×000000  | 901C 4          |      | \$6 = 16 |                |               |           |  |
|           | 指令              |      |          | 二进制码           | 1             | 指令类型      |  |
| sl        | sll \$6,\$6,2   |      |          | 00 00000110 00 | R             |           |  |
| op(31-26) | rs(25-21)       | rt(2 | 20-16)   | rd(15-11)      | shamt(10-6)   | func(5-0) |  |
| 000000    | 00000           | 00   | 0110     | 00110          | 00010         | 000000    |  |
|           | Immediate(15-0) |      |          |                | Address(25-0) |           |  |
|           | \               |      |          |                | \             |           |  |

与指令8(s11 \$6,\$6,2)相同。

#### 11.

| 指令地址            | 指令地址            |     |        | 变化              |               |           |  |
|-----------------|-----------------|-----|--------|-----------------|---------------|-----------|--|
| 0x000000        | 0x00000020 3    |     |        | 顺序执行            |               |           |  |
|                 | 指令              |     |        | 二进制码            | 3             | 指令类型      |  |
| beq             | beq \$6,\$4,-2  |     |        | 000 11000100 11 | I             |           |  |
| op(31-26)       | rs(25-21)       | rt( | 20-16) | rd(15-11)       | shamt(10-6)   | func(5-0) |  |
| 000100          | 00110           | 00  | 9100   | \               | \             | \         |  |
|                 | Immediate(15-0) |     |        |                 | Address(25-0) |           |  |
| 111111111111110 |                 |     |        | \               |               |           |  |

与指令 9 (beq \$6,\$4,-2) 类似,主要区别在于 ALU 运算结果不为 0,不构成跳转条件,具体对应表 2 控制信号与指令对照表。

| 指令地址      | -               | 周期数   |        | 变化              |             |           |  |
|-----------|-----------------|-------|--------|-----------------|-------------|-----------|--|
| 0x000000  | 24              | 4     |        | \$7 = 6         |             |           |  |
|           | 指令              |       |        | 二进制码 指令类        |             |           |  |
| add       | add \$7,\$7,\$5 |       |        | 00 11100101 00: | R           |           |  |
| op(31-26) | rs(25-21)       | rt(2  | 20-16) | rd(15-11)       | shamt(10-6) | func(5-0) |  |
| 000000    | 00111           | 00101 |        | 00111           | 00000       | 100000    |  |
|           | Immediate(15-   | -0)   |        | Address(25-0)   |             |           |  |



\

4200-4600ns, 共花费 4 个时钟周期, 当前 PC 地址为 0x00000024。

IF 状态,取出指令。

ID 状态,进行指令的分析,由于是 R 指令,其中的 rs,rt,rd 对应指令中的 \$7,\$5,\$7; opcode 和 func 也进行了正确的解析,与 controller 中的 MIPS 指令判断代码吻合一致。

EXE 状态,进行指令的计算。其中 ALUSrcA 为 0,代表 ALU 的输入 B 来自寄存器,对应 rs; ALUSrcB 为 0,代表 ALU 的输入 B 来自寄存器,对应 rt; ALUOp 为 0000,对应表 3 ALU 功能表中的"0000 加"; ExtSel 为 0,代表立即数进行零拓展;最终 ALU result 输出为 6,ALU zero 为 0,说明 result 结果不为 0。

WB 状态,进行寄存器回写。DBDataSrc 为 0,代表 DBDR 中的数据来自 ALU 的运算结果输出(是为了和 DBDataSrc 为 1,代表数据来自数据寄存器,对应 1w 指令区分);RegWre 为 1,代表有写寄存器操作;WrRegDSrc 为 1,代表写入寄存器的操作来自 ALU 运算结果(是为了和 WrRegDSrc 为 0 的时候,代表写入寄存器数据来自 PC+4,对应 jal 指令区分);RegDst 为 10,代表写回的寄存器地址来自 r 字段;WriteReg[4:0]和 WriteData[31:0]与结果一致。Register 中的寄存器 7 的结果成功变为 6。

最终 PCSrc 为 00, 代表接下来的指令 PC 是 PC+4。

| 指令地址       | 周期数 | 变化       |      |  |
|------------|-----|----------|------|--|
| 0x00000028 | 4   | \$7 = 12 |      |  |
| 指令         |     | 二进制码     | 指令类型 |  |

| addu      | \$7,\$7,\$5    |           | 0000000 | 0 11100101 001 | 111000 00100001 | R         |
|-----------|----------------|-----------|---------|----------------|-----------------|-----------|
| op(31-26) | rs(25-21)      | rt(20-16) |         | rd(15-11)      | shamt(10-6)     | func(5-0) |
| 000000    | 00111          | 00101     |         | 00111          | 00000           | 100001    |
|           | Immediate(15-0 | )         |         | Address(25-0)  |                 |           |
|           | \              |           |         | \              |                 |           |

与指令12(add \$7, \$7, \$5)类似,主要区别在于ALU功能不同,具体对应表2 控制信号与指令对照表。

#### 14.

| 指令地址      |                 |     | 变化          |               |              |               |           |  |
|-----------|-----------------|-----|-------------|---------------|--------------|---------------|-----------|--|
| 0×000000  | 2C              | 4   |             |               | \$7 = 6      |               |           |  |
|           | 指令              |     |             | 二进制码          |              |               | 指令类型      |  |
| sub       | sub \$7,\$7,\$5 |     |             | 9 <b>0</b> 00 | 11100101 001 | R             |           |  |
| op(31-26) | rs(25-21)       | rt( | 20-16)      |               | rd(15-11)    | shamt(10-6)   | func(5-0) |  |
| 000000    | 00111           | 00  | <b>0101</b> |               | 00111        | 00000         | 100010    |  |
|           | Immediate(15-0) |     |             |               |              | Address(25-0) |           |  |
|           | \               |     |             |               |              | \             |           |  |

与指令 12 (add \$7, \$7, \$5) 类似,主要区别在于 ALU 功能不同,具体对应表 2 控制信号与指令对照表。

#### 15.

| 指令地址      | 指令地址               |      |        | 变化               |               |           |  |  |
|-----------|--------------------|------|--------|------------------|---------------|-----------|--|--|
| 0x000000  | 30                 | 30 4 |        | \$7 = 0          |               |           |  |  |
|           | 指令                 |      |        | 二进制码             | ]             | 指令类型      |  |  |
| subu      | subu \$7,\$7,\$5 0 |      |        | 000 11100101 00: | R             |           |  |  |
| op(31-26) | rs(25-21)          | rt(  | 20-16) | rd(15-11)        | shamt(10-6)   | func(5-0) |  |  |
| 000000    | 00111              | 00   | 0101   | 00111            | 00000         | 100011    |  |  |
|           | Immediate(15-      | -0)  |        |                  | Address(25-0) |           |  |  |
|           | \                  |      |        |                  | \             |           |  |  |

与指令12(add \$7, \$7, \$5)类似,主要区别在于ALU功能不同以及符号拓展方式不同,具体对应表2控制信号与指令对照表。

| 指令地址      |                        | 周期数  |        | 变化                               |             |           |  |
|-----------|------------------------|------|--------|----------------------------------|-------------|-----------|--|
| 0×000000  | 34                     | 4    |        | \$8=4                            |             |           |  |
|           | 指令                     |      |        | 二进制码                             | 1           | 指令类型      |  |
| and       | and \$8,\$4,\$5 000000 |      |        | 000 10000101 01000000 00100100 R |             |           |  |
| op(31-26) | rs(25-21)              | rt(  | 20-16) | rd(15-11)                        | shamt(10-6) | func(5-0) |  |
| 000000    | 00100                  | 00   | 9101   | 01000                            | 00000       | 100100    |  |
|           | Immediate(15           | 5-0) |        | Address(25-0)                    |             |           |  |

| \ | \ |
|---|---|
| • | • |

与指令12(add \$7, \$7, \$5)类似,主要区别在于ALU功能不同,具体对应表2 控制信号与指令对照表。

#### 17.

| 指令地址      | 指令地址            |     |        | 变化                                 |           |               |           |  |
|-----------|-----------------|-----|--------|------------------------------------|-----------|---------------|-----------|--|
| 0x000000  | 38              | 4   |        |                                    | \$9=6     |               |           |  |
|           | 指令              |     |        | 二进制码                               | 指令类型      |               |           |  |
| or        | or \$9,\$4,\$5  |     |        | 0000000 10000101 01001000 00100101 |           |               | R         |  |
| op(31-26) | rs(25-21)       | rt( | 20-16) |                                    | rd(15-11) | shamt(10-6)   | func(5-0) |  |
| 000000    | 00100           | 00  | 0101   |                                    | 01001     | 00000         | 100101    |  |
|           | Immediate(15-0) |     |        |                                    |           | Address(25-0) |           |  |
|           | \               |     |        |                                    |           | \             |           |  |

与指令12(add \$7, \$7, \$5)类似,主要区别在于ALU功能不同,具体对应表2控制信号与指令对照表。

#### 18.

| 指令地址      | 指令地址                  |      |        | 变化 |              |               |           |  |
|-----------|-----------------------|------|--------|----|--------------|---------------|-----------|--|
| 0x0000003 | 3C                    | 4    |        |    | \$10=2       |               |           |  |
|           | 指令                    |      |        |    | 二进制码         | 指令类型          |           |  |
| xor       | xor \$10,\$4,\$5 0000 |      |        |    | 10000101 010 | R             |           |  |
| op(31-26) | rs(25-21)             | rt(2 | 20-16) |    | rd(15-11)    | shamt(10-6)   | func(5-0) |  |
| 000000    | 00100                 | 00   | 0101   |    | 01010        | 00000         | 100110    |  |
|           | Immediate(15-0)       |      |        |    |              | Address(25-0) |           |  |
|           | \                     |      |        |    |              | \             |           |  |

与指令12(add \$7, \$7, \$5)类似,主要区别在于ALU功能不同,具体对应表2控制信号与指令对照表。

#### 19.

| 指令地址      | 指令地址             |      |        | 变化                                  |           |               |           |  |
|-----------|------------------|------|--------|-------------------------------------|-----------|---------------|-----------|--|
| 0x000000  | 40               | 4    |        |                                     | \$11=-7   |               |           |  |
|           | 指令               |      |        | 二进制码 指令类                            |           |               | 指令类型      |  |
| nor       | nor \$11,\$4,\$5 |      |        | 00000000 10000101 01011000 00100111 |           |               | R         |  |
| op(31-26) | rs(25-21)        | rt(2 | 20-16) |                                     | rd(15-11) | shamt(10-6)   | func(5-0) |  |
| 000000    | 00100            | 00   | 0101   |                                     | 01011     | 00000         | 100111    |  |
|           | Immediate(15-0)  |      |        |                                     |           | Address(25-0) |           |  |
|           | \                |      |        |                                     |           | \             |           |  |

与指令12(add \$7, \$7, \$5)类似,主要区别在于ALU功能不同,具体对应表2 控制信号与指令对照表。

#### 20.

| 指令地址      | 指令地址         |      |        | 变化                |               |           |  |
|-----------|--------------|------|--------|-------------------|---------------|-----------|--|
| 0×000000  | 0x00000044 4 |      |        | \$1 = 32          |               |           |  |
|           | 指令           |      |        |                   | 二进制码          |           |  |
| sr]       | l \$1,\$1,1  |      | 0000   | 0000 00000001 000 | R             |           |  |
| op(31-26) | rs(25-21)    | rt(  | 20-16) | rd(15-11)         | shamt(10-6)   | func(5-0) |  |
| 000000    | 00000        | 00   | 0001   | 00001             | 00001         | 000010    |  |
|           | Immediate(15 | 5-0) |        |                   | Address(25-0) |           |  |
|           | \            |      |        |                   | \             |           |  |

与指令8(s11 \$6,\$6,2)类似,主要区别在于ALU功能不同,具体对应表2控制信号与指令对照表。

#### 21.

| 指令地址      | 指令地址            |        |        | 变化             |               |           |  |
|-----------|-----------------|--------|--------|----------------|---------------|-----------|--|
| 0×000000  | 948             | 3      |        | 转到 0×0000044   |               |           |  |
|           | 指令              |        |        | 二进制码           | 1             | 指令类型      |  |
| bne       | bne \$1,\$6,-2  |        |        | 00 00100110 11 | I             |           |  |
| op(31-26) | rs(25-21        | ) rt(: | 20-16) | rd(15-11)      | shamt(10-6)   | func(5-0) |  |
| 000101    | 00001           | 00     | 0110   | \              | \             | \         |  |
|           | Immediate(15-0) |        |        |                | Address(25-0) |           |  |
|           | 111111111111    | 11110  |        | \              |               |           |  |

与指令9(beq \$6,\$4,-2)类似,主要区别在于判断条件不同,具体对应表2 控制信号与指令对照表。

#### 22.

| 指令地址      | 指令地址            |      |        | 变化                                  |               |             |           |  |
|-----------|-----------------|------|--------|-------------------------------------|---------------|-------------|-----------|--|
| 0×000000  | )44             | 4    |        | \$1 = 16                            |               |             |           |  |
|           | 指令              |      |        |                                     | 二进制码          | 指令类型        |           |  |
| sr        | srl \$1,\$1,1   |      |        | 00000000 00000001 00001000 01000010 |               |             | R         |  |
| op(31-26) | rs(25-21)       | rt(2 | 20-16) |                                     | rd(15-11)     | shamt(10-6) | func(5-0) |  |
| 000000    | 00000           | 00   | 0001   |                                     | 00001         | 00001       | 00010     |  |
|           | Immediate(15-0) |      |        |                                     | Address(25-0) |             |           |  |
|           | \               |      |        |                                     |               | \           |           |  |

与指令 20 (srl \$1,\$1,1) 相同。

| 指令地址           |           | 周期数  |        | 变化             |             |           |  |
|----------------|-----------|------|--------|----------------|-------------|-----------|--|
| 0x0000004      | 18        | 3    |        | 顺序执行           |             |           |  |
| 指令             |           |      |        | 二进制码           | 指令类型        |           |  |
| bne \$1,\$6,-2 |           |      |        | 0 00100110 111 | I           |           |  |
| op(31-26)      | rs(25-21) | rt(2 | 20-16) | rd(15-11)      | shamt(10-6) | func(5-0) |  |

| 000101 | 00001           | 00110 | \             | \ | \ |
|--------|-----------------|-------|---------------|---|---|
|        | Immediate(15-0  | )     | Address(25-0) |   |   |
| 1      | 111111111111111 | .0    | \             |   |   |

与指令 21 (bne \$1,\$6,-2) 类似,主要区别在于 ALU 运算结果为 0,不构成 跳转条件,具体对应表 2 控制信号与指令对照表。

| 指令地址      | 指令地址         |      |        | 变化                              |             |           |  |
|-----------|--------------|------|--------|---------------------------------|-------------|-----------|--|
| 0x000000  | 4C           | 2    |        | \$31 = 0x00000050 转到 0x00000060 |             |           |  |
|           | 指令           |      |        | 二进制码                            | 1           | 指令类型      |  |
| jal       | 0x0000060    |      | 000011 | 00 00000000 000                 | J           |           |  |
| op(31-26) | rs(25-21)    | rt(2 | 20-16) | rd(15-11)                       | shamt(10-6) | func(5-0) |  |
| 000011    | \            |      | \      | \                               | \           | \         |  |
|           | Immediate(15 | -0)  |        | Address(25-0)                   |             |           |  |
|           | \            |      |        | 0000000000000000000011000       |             |           |  |



8800-9000ns, 共花费 2 个时钟周期, 当前 PC 地址为 0x0000004C。 IF 状态,取出指令。

ID 状态,进行指令的分析。opcode 和 func 进行了正确的解析,与 controller 中的 MIPS 指令判断代码吻合一致。WrRegDSrc 为 0 的时候,代表写入寄存器数据来自 PC+4。RegDst 为 00,代表写回的寄存器地址为 0x1f,写入 31 号寄存器。

最终 PCSrc 为 11, 代表接下来的指令 PC 是需要跳转到 addr 拼接地址。在时钟下降沿到来, PCWre 变为 1, 下一条指令跳转到 0x00000060。

25.

| 指令地址      |                 |           | 变化   |                 |               |           |  |  |
|-----------|-----------------|-----------|------|-----------------|---------------|-----------|--|--|
| 0×000000  | 0×00000060 4    |           |      | \$1 = 16        |               |           |  |  |
|           | 指令              |           |      | 二进制码 指令类型       |               |           |  |  |
| SW        | sw \$1,4(\$s2)  |           |      | 100 01000001 00 | I             |           |  |  |
| op(31-26) | rs(25-21        | rt(20-16) |      | rd(15-11)       | shamt(10-6)   | func(5-0) |  |  |
| 101011    | 00010           | 00        | 0001 | \               | \             | \         |  |  |
|           | Immediate(15-0) |           |      |                 | Address(25-0) |           |  |  |
|           | 000000000000    | 00100     |      |                 | \             |           |  |  |



9000-9400ns, 共花费 4 个时钟周期, 当前 PC 地址为 0x00000060。 IF 状态,取出指令。

ID 状态,进行指令的分析,由于是 I 指令,其中的 rs, rt, immediate 对应指令中的\$2,\$1,4; opcode 和 func 也进行了正确的解析,与 controller 中的 MIPS 指令判断代码吻合一致。

EXE 状态,进行指令的计算。其中 ALUSrcA 为 0,代表 ALU 的输入 A 来自寄存器,对应 rs; ALUSrcB 为 1,代表 ALU 的输入 B 来自立即数,对应 immediate; ALUOp 为 0000,对应表 3 ALU 功能表中的"0000 加"; ExtSel 为 1,代表立即数进行符号拓展;最终 ALU\_result 输出为 12,代表要存入的地址,ALU\_zero为 0,说明 result 结果不为 0。

MEM 状态,进行存储器访问。DBDataSrc 为 0,代表 DBDR 中的数据来自 ALU 的运算结果输出(是为了和 DBDataSrc 为 1,代表数据来自数据寄存器,对应 1w 指令区分);RegWre 为 0,代表无写寄存器操作;WrRegDSrc 为 1,代表写入寄存器的操作来自 ALU 运算结果(是为了和 WrRegDSrc 为 0 的时候,代表写入寄存器数据来自 PC+4,对应 jal 指令区分)。1 号寄存器中的 16 被存入对应的地址。

最终 PCSrc 为 00, 代表接下来的指令 PC 是 PC+4。

26.

| 指令地址      |                |        | 变化        |                  |               |           |  |  |
|-----------|----------------|--------|-----------|------------------|---------------|-----------|--|--|
| 0×000000  | 0×00000064 5   |        |           | \$12 = 16        |               |           |  |  |
|           | 指令             |        |           | 二进制码 指令类型        |               |           |  |  |
| lw        | lw \$12,4(\$2) |        |           | 100 01001100 000 | I             |           |  |  |
| op(31-26) | rs(25-21       | ) rt(: | rt(20-16) |                  | shamt(10-6)   | func(5-0) |  |  |
| 100011    | 00010          | 0:     | 1100      | \                | \             | \         |  |  |
|           | Immediate(1    | 5-0)   |           |                  | Address(25-0) |           |  |  |
|           | 000000000000   | 00100  |           |                  | \             |           |  |  |



9400-9900ns, 共花费 5 个时钟周期, 当前 PC 地址为 0x00000064。 IF 状态,取出指令。

ID 状态,进行指令的分析,由于是 I 指令,其中的 rs, rt, immediate 对应指令中的\$2,\$12,4; opcode 和 func 也进行了正确的解析,与 controller 中的 MIPS 指令判断代码吻合一致。

EXE 状态,进行指令的计算。其中 ALUSrcA 为 0,代表 ALU 的输入 A 来自寄存器,对应 rs; ALUSrcB 为 1,代表 ALU 的输入 B 来自立即数,对应 immediate; ALUOp 为 0000,对应表 3 ALU 功能表中的"0000 加"; ExtSel 为 1,代表立即数进行符号拓展;最终 ALU\_result 输出为 12,代表要取出数据的地址,ALU\_zero 为 0,说明 result 结果不为 0。

MEM 状态,进行存储器访问。根据 ALU\_result 计算出来的数据地址,从中取出数据, DBDataSrc 为 1,代表数据来自数据寄存器。

WB 状态,进行寄存器写回操作。RegWre 为 1,代表有写寄存器操作;WrRegDSrc 为 1,代表写入寄存器的操作来自 ALU 运算结果(是为了和 WrRegDSrc 为 0 的时候,代表写入寄存器数据来自 PC+4,对应 jal 指令区分);RegDst[1:0]为 01,代表写入的寄存器地址来自rt字段,对应\$12;WriteReg[4:0]和 WriteData[31:0]与结果一致。Register中的寄存器 12 的结果成功变为 16。与上一条 1w 指令存入的数据一致。

最终 PCSrc 为 00, 代表接下来的指令 PC 是 PC+4。

| 指令地址      | 指令地址                       |           |  | 变化            |              |               |           |  |
|-----------|----------------------------|-----------|--|---------------|--------------|---------------|-----------|--|
| 0x000000  | 0x00000068 2               |           |  | 转到 0x00000050 |              |               |           |  |
|           | 指令                         |           |  | 二进制码 指        |              |               |           |  |
|           | jr \$31                    |           |  | 0011          | 11100000 000 | R             |           |  |
| op(31-26) | rs(25-21)                  | rt(20-16) |  |               | rd(15-11)    | shamt(10-6)   | func(5-0) |  |
| 000000    | 000000 11111 00            |           |  |               | 001000       |               |           |  |
|           | <pre>Immediate(15-0)</pre> |           |  |               |              | Address(25-0) |           |  |
|           | \                          |           |  |               |              | \             |           |  |



9900-10100ns, 共花费 2 个时钟周期, 当前 PC 地址为 0x00000068。 IF 状态,取出指令。

ID 状态,进行指令的分析。opcode 和 func 进行了正确的解析,与 controller 中的 MIPS 指令判断代码吻合一致。

最终 PCSrc 为 10, 代表接下来的指令 PC 是需要跳转到 31 号寄存器存入的地址。在时钟下降沿到来, PCWre 变为 1, 下一条指令重新跳转到 0x00000050。

28.

| 指令地址      | 指令地址             |           |      | 变化                |               |           |  |  |
|-----------|------------------|-----------|------|-------------------|---------------|-----------|--|--|
| 0×000000  | 0x00000050 4     |           |      | \$13 = 1          |               |           |  |  |
|           | 指令               |           |      | 二进制码              | 指令类型          |           |  |  |
| slt       | slt \$13,\$4,\$5 |           |      | 0000 10000101 013 | R             |           |  |  |
| op(31-26) | rs(25-21)        | rt(20-16) |      | rd(15-11)         | shamt(10-6)   | func(5-0) |  |  |
| 000000    | 00100            | 00        | 0101 | 01101             | 00000         | 101010    |  |  |
|           | Immediate(15-0)  |           |      |                   | Address(25-0) |           |  |  |
|           | \                |           |      |                   | \             |           |  |  |

与指令12(add \$7, \$7, \$5)类似,主要区别在于ALU功能不同,具体对应表2控制信号与指令对照表。

| 指令地址      |                            |           | 变化   |                 |               |           |  |  |  |
|-----------|----------------------------|-----------|------|-----------------|---------------|-----------|--|--|--|
| 0×000000  | 0x00000054 4               |           |      | \$14 = 0        |               |           |  |  |  |
|           | 指令                         |           |      | 二进制码            |               |           |  |  |  |
| sltu      | sltu \$14,\$5,\$4          |           |      | 00 10100100 011 | R             |           |  |  |  |
| op(31-26) | rs(25-21)                  | rt(20-16) |      | rd(15-11)       | shamt(10-6)   | func(5-0) |  |  |  |
| 000000    | 00101                      | 00        | 9100 | 01110           | 00000         | 101011    |  |  |  |
|           | <pre>Immediate(15-0)</pre> |           |      |                 | Address(25-0) |           |  |  |  |
|           | \                          |           |      | \               |               |           |  |  |  |

与指令28(slt \$13,\$4,\$5)类似,主要区别在于寄存器号不同。

## 30.

| 指令地址      |                    |       |           | 变化              |             |           |  |  |
|-----------|--------------------|-------|-----------|-----------------|-------------|-----------|--|--|
| 0x000000  | 0x00000058 4       |       |           | \$15 = 1        |             |           |  |  |
|           | 指令                 |       |           | 二进制码            | 指令类型        |           |  |  |
| add       | add \$15,\$13,\$14 |       |           | 01 10101110 01  | R           |           |  |  |
| op(31-26) | rs(25-21           | ) rt( | rt(20-16) |                 | shamt(10-6) | func(5-0) |  |  |
| 000000    | 000000 01101 01    |       |           | 110 01111 00000 |             |           |  |  |
|           | Immediate(1        | .5-0) |           | Address(25-0)   |             |           |  |  |
|           | \                  |       |           | \               |             |           |  |  |

与指令 12 (add \$7, \$7, \$5) 类似,主要区别在于寄存器号不同。

| 指令地址      |                 |        | 变化        |                                     |               |                           |           |  |
|-----------|-----------------|--------|-----------|-------------------------------------|---------------|---------------------------|-----------|--|
| 0×000000  | )5C             | 2      |           | 转到 0x0000006C                       |               |                           |           |  |
|           | 指令              |        |           |                                     | 指令类型          |                           |           |  |
| j (       | j 0x000006C     |        |           | 00001000 00000000 00000000 00011011 |               |                           | J         |  |
| op(31-26) | rs(25-21)       | ) rt(2 | rt(20-16) |                                     | 15-11)        | shamt(10-6)               | func(5-0) |  |
| 000010    | \               |        |           | \                                   | \             | \                         |           |  |
|           | Immediate(15-0) |        |           |                                     | Address(25-0) |                           |           |  |
|           | \               |        |           |                                     |               | 0000000000000000000011011 |           |  |



11200-11400ns, 共花费 2 个时钟周期, 当前 PC 地址为 0x0000005C。 IF 状态,取出指令。

ID 状态,进行指令的分析。opcode 和 func 进行了正确的解析,与 controller 中的 MIPS 指令判断代码吻合一致。但是与 jal 指令不同的是,这里不需要将地址写入 31 号寄存器。

最终 PCSrc 为 11, 代表接下来的指令 PC 是需要跳转到 addr 拼接地址。在时钟下降沿到来, PCWre 变为 1, 下一条指令跳转到 0x0000006C。

| <b>02.</b> |                    |           |    |                        |               |           |  |
|------------|--------------------|-----------|----|------------------------|---------------|-----------|--|
| 指令地址       |                    |           | 变化 |                        |               |           |  |
| 0x00000060 | 0x0000006C 4       |           |    | \$16 = 1               |               |           |  |
|            | 指令                 |           |    | 二进制码                   | 指令类型          |           |  |
| add \$1    | add \$16,\$13,\$14 |           |    | 0001 10101110 10       | R             |           |  |
| op(31-26)  | rs(25-21)          | rt(20-16) |    | rd(15-11)              | shamt(10-6)   | func(5-0) |  |
| 000000     | 000000 01101 01    |           |    | 110 10000 00000 100000 |               |           |  |
| I          | Immediate(15-0)    |           |    |                        | Address(25-0) |           |  |
|            | \                  |           |    |                        | \             |           |  |

与指令12(add \$7,\$7,\$5)类似,主要区别在于寄存器号不同。

### 5. 实验心得

- (1)本次多周期CPU实验是我基于单周期CPU实验进行的改进工作,我们只需要弄清楚这两个实验的相似和差异之处,就可以理清其中CPU部件的许多功能。 InstructionMemory、RegisterFile、ALU等模块实现是想通的,其中ALU的功能我们可以根据自己的需要进行拓展(比如有符号比较和无符号比较,基本逻辑运算等)。
- (2) Verilog语言的调试方法可以依据"从上往下差错,从下往上改错"的方式进行,当上层的仿真波形出现错误的时候,我们可以先将对应模块中的所有变量和信号展示出来,然后到对应的源文件中查看是否逻辑有错误,或者是变量未定义。在修改完以后,在从下往上进行相关的接口和变量名的改变,最终查看仿真波形输出是否正确。
- (3)通过该实验,我更加加深了对"数字逻辑电路"和"计算机组成原理"的理解,理解了CPU中各种模块的功能及其实现、数据通路的功能、以及数据选择器在其中发挥的作用(包括PC地址的改变方式,ALU功能的选择等等)。