## Laboratorio 1 IE0625

#### Jimmy Manley Peña A73725

#### 31 de Marzo 2023

#### 1. Resumen

La tómbola genera 2 números pseudoaletorios al presionar un botón. Estos números son entonces desplegados en algún tipo de display. En este laboratorio se utiliza el microcontrolador Pic12F675 y 2 displays de 7 segmentos. Además como el microcontrolador cuenta con pocos recursos (pines, memoria) se usan 2 registros de desplazamiento para poder manejar los 2 displays de 7 segmentos a través de una sola salida del microcontrolador, lo que ahorra pines y espacio en la memoria de código (puesto que se dismiuye la extensión el cóidigo).

El laboratorio se divide en:

- Implementar la funcionalidad del botón. Esto es que al presionarse se genere el número pseudoaleatorio entre 0 y 99.
- Generar la lógica del número aleatorio. Para esto se implemenentan 2 contadores, cada contador cuenta del 0 al 9 y una vez se presiona el botón el contador se detiene (cada contador escoge un elemento de un array con los números del 0 al 9 codificados para el display de 7 segmentos) y con esto se puede obtener el número pseudoaleatorio entre 0 y 99.
- Para manejar ambos displays a través de un solo pin se hace uso de 2 registros de desplazamiento 74HC695, encadenados en serie. Las señales de reloj implementadas en el código permiten el manejo de estos.

repo lab 1.

Para la implementación del código se usa Git, la dirección del repositorio es https://github.com/Jimmy-Manley/lab1, igualmente se expande en el uso de Git en la sección correspondiente al final de este documento.

#### 2. Nota Teórica

#### 2.1. Microcontrolador Pic12F675

El PIC12F675 es un tipo de microcontrolador que forma parte de la familia PIC (Controlador de interfaz periférica), que produce Microchip Technology. Es un dispositivo pequeño y de bajo costo que se adapta bien a una amplia gama de aplicaciones que requieren capacidades de control, detección y comunicación.

Se basa en una arquitectura RISC (Computación de conjunto de instrucciones reducido) y tiene una CPU (Unidad central de procesamiento) de 8 bits. Opera a una velocidad de reloj máxima de 20 MHz y tiene 1 KB de memoria de programa (flash) y 64 bytes de RAM.

El PIC12F675 tiene una serie de características que lo hacen útil para una amplia variedad de aplicaciones. Por ejemplo, tiene 6 pines de E/S, que se pueden usar para entrada, salida o como entradas analógicas. También tiene una serie de periféricos incorporados, incluido un comparador, un ADC (convertidor analógico a digital) de 10 bits y un hardware USART (receptor/transmisor universal sincrónico/asincrónico) para comunicación en serie.

La programación del PIC12F675 generalmente se realiza en lenguaje ensamblador o en un lenguaje de nivel superior como C, utilizando una herramienta de programación como MPLAB o Hi-Tech C. El microcontrolador se puede programar en el circuito o a través de una interfaz de programación como PICkit.

En general, el PIC12F675 es un microcontrolador versátil y rentable que se puede utilizar en una amplia gama de aplicaciones, incluida la automatización del hogar, el control industrial, los sistemas automotrices y muchos otros.

#### 12.6 DC Characteristics: PIC12F629/675-I (Industrial), PIC12F629/675-E (Extended)

| DC CH        | ARACT | TERISTICS                   |                | Standard Operating Conditions (unless otherwise stated)  Operating temperature $-40$ °C $\leq$ TA $\leq$ +85 °C for industrial $-40$ °C $\leq$ TA $\leq$ +125 °C for extended |          |       |                   |  |  |  |
|--------------|-------|-----------------------------|----------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------|-------|-------------------|--|--|--|
| Param<br>No. | Sym   | Characteristic              | Min            | Typt                                                                                                                                                                          | Max      | Units | Conditions        |  |  |  |
|              |       | Input Low Voltage           |                |                                                                                                                                                                               |          |       |                   |  |  |  |
|              | VIL   | I/O ports                   |                |                                                                                                                                                                               |          |       |                   |  |  |  |
| D030         |       | with TTL buffer             | Vss            | -                                                                                                                                                                             | 0.8      | V     | 4.5V ≤ VDD ≤ 5.5V |  |  |  |
| D030A        |       |                             | Vss            | -                                                                                                                                                                             | 0.15 VDD | V     | Otherwise         |  |  |  |
| D031         |       | with Schmitt Trigger buffer | Vss            | -                                                                                                                                                                             | 0.2 VDD  | V     | Entire range      |  |  |  |
| D032         |       | MCLR, OSC1 (RC mode)        | Vss            | -                                                                                                                                                                             | 0.2 VDD  | V     |                   |  |  |  |
| D033         |       | OSC1 (XT and LP modes)      | Vss            | -                                                                                                                                                                             | 0.3      | V     | (Note 1)          |  |  |  |
| D033A        |       | OSC1 (HS mode)              | Vss            | -                                                                                                                                                                             | 0.3 VDD  | V     | (Note 1)          |  |  |  |
|              |       | Input High Voltage          |                |                                                                                                                                                                               |          |       |                   |  |  |  |
|              | VIH   | I/O ports                   |                | -                                                                                                                                                                             |          |       |                   |  |  |  |
| D040         |       | with TTL buffer             | 2.0            | -                                                                                                                                                                             | VDD      | V     | 4.5V ≤ VDD ≤ 5.5V |  |  |  |
| D040A        |       |                             | (0.25 VDD+0.8) | -                                                                                                                                                                             | VDD      | V     | otherwise         |  |  |  |
| D041         |       | with Schmitt Trigger buffer | 0.8 VDD        | -                                                                                                                                                                             | VDD      |       | entire range      |  |  |  |
| D042         |       | MCLR                        | 0.8 VDD        | -                                                                                                                                                                             | VDD      | V     |                   |  |  |  |
| D043         |       | OSC1 (XT and LP modes)      | 1.6            | -                                                                                                                                                                             | VDD      | V     | (Note 1)          |  |  |  |
| D043A        |       | OSC1 (HS mode)              | 0.7 VDD        | -                                                                                                                                                                             | VDD      | V     | (Note 1)          |  |  |  |
| D043B        |       | OSC1 (RC mode)              | 0.9 VDD        | _                                                                                                                                                                             | VDD      | V     |                   |  |  |  |
|              |       |                             |                |                                                                                                                                                                               |          | -     |                   |  |  |  |

Figura 1: Características eléctricas PIC

#### 74HC595



Figura 2: 74HC695

### 3. Desarrollo

### 3.1. implementación del botón

El botón se implementa en GPIO 5, este GPIO se declara como una entrada en alto, el botón conecta el GPIO con tierra y es ahí donde se genera una señal que indica que el botón ha sido activado y debe generarse un número aleatorio.



Figura 3: Diagrama del botón de pulsación

En esta primera parte se uso un diodo para comprobar su funcionalidad, al presionar el botón el GPIO0 se pone en alto y activa el LED del ejemplo holapic.

### 3.2. Interfaz entre el PIC y el display de 7 segmentos

El PIC12F675 no cuenta con los suficiente pines como para manejar por si solo el display de 7 segmentos. Entre las opciones más fáciles para superar esta limitación se encontró el shift register 74HC95 que permite incrementar el número de salidas en 8, este registro se uso de interfaz entre el PIC y el display de 7 segmentos.



Figura 4: Interfaz con el display

Se observan las conexiones entre el PIC y el registro de corrimiento. La entrada DS para los datos seriales que luego saldran en paralelo, cuando se hayan dado 8 ciclos del reloj de registro (SHC), entonces se activa el reloj de storage en el pin STC (el latch) y en el flanco positivo de este reloj se envían los datos del pin de datos serial a las salidas del registro de corrimiento (Q1 a Q7) y posteriormente al display de 7 segmentos.

La lógica de los relojes se implementa en el código con las funcones sclock y relock que generan los relojes para el registro de corrimiento y para el storage clock respectivamente. Estas dos funciones a su vez se basan en la función delay del ejercicio holapic.

Los registros de desplazamiento se conectan en serie y con esto se logra usar solo un pin para desplegar ambos digitos.

La lista de componentes final es:

| componente     | valor  |  |
|----------------|--------|--|
| pic2f675       | 6 USD  |  |
| 3 resistencias | 1 USD  |  |
| 1 capacitor    | 1 USD  |  |
| 74HC695        | 2 USD  |  |
| Total          | 10 USD |  |

Figura 5: Interfaz con el display

# 3.3. Implementación de la lógica que genera el número aleatorio

Para la lógica de generación del número aleatorio se utiliza un contador que al presionarse el botón se detiene y envía el número en el que se encontraba al display de 7 segmentos.

Figura 6: función encargada de la generación del número aleatorio al momento de presionar el botón y luego llama a display con este valor

Figura 7: función encargada del display del número aleatorio



Figura 8: señales SHCP y Serial data activas



Figura 9: STCP activa envía datos a salida del registro de corrimiento

# 3.4. Escalación del sistema a números aleatorios del 0 al 99 y 2 displays de 7 segmentos

En este paso ya se contaba con un sistema que generaba un número aleatorio de 0 a 9 y lo enviaba al display de 7 segmentos satisfactoriamente.

Para la implementación de números aleatorios de 0 a 99 se pensó en aumentar el contador para que cuente hasta 99 y añadir un display de 7 segmentos extra, el cual usaría el GPIO4 para enviar los datos seriales e inicialmente se pensó en compartir las demás señales (STCP,SHCP) con el primer display.

La lógica para escalar al sistema es la siguiente:

• el contador se incrementa a un contador de 0 a 99, al presionar el botón se toma este número se aplica módulo10 para las unidades y una función floor para obtener las decenas

Figura 10: función encargada de obtener las decenas del número obtenido en el contador

■ Las unidades se envían al display que se tenía desde un principio, y las decenas se envían a otro display usando la salida GP4, se pensó en usar una sola función que hiciera el çase" dependiendo de si son las unidades o las decenas (se llama a GP0 o GP4 para hacer el envío serial):

Figura 11: función display modificado para distinguir entre puertos seriales, para cada uno de los 2 displays



Figura 12: se muestra el circuito implementado final



Figura 13: se muestra el circuito implementado final



Figura 14: se muestra el circuito implementado final

### 3.5. Análisis de resultados

Los resultados obtenidos son satisfactorios. MEdiante la registros de desplsa-zamiento se logra implementar la tómbola.

## 4. Conclusiones y recomendaciones

Los registros de desplazamiento son muy útiles cuando se disponen de pocos recursos.

## Referencias

# 5. Apéndice

Enlace al repositorio de github: repo lab 1.



#### 8-bit shift registers with 3-state output latches in bare die form

Rev 1.2 22/12/21

### Description

The 74HC595 is an 8-bit serial-in to parallel-out shift register which drives an 8-bit D-type latch with 3-state outputs. Both register and latch have independent positive triggered clock inputs. All registers capture data on rising edge and change output on the falling edge. If both clocks are connected together the input shift register is always one clock cycle ahead of the output register. The shift register also features asynchronous reset. Device inputs are compatible with standard CMOS outputs; with pull-up resistors, they are compatible with LSTTL outputs.

### **Ordering Information**

The following part suffixes apply:

No suffix - MIL-STD-883 /2010B Visual Inspection

For High Reliability versions of this product please see 54HC595

## **Supply Formats:**

- Default Die in Waffle Pack (400 per tray capacity)
- Sawn Wafer on Tape On request
- Unsawn Wafer On request
- Die Thickness <> 280µm(11 Mils) On request
- Assembled into Ceramic Package On request

#### Features:

Output Drive Capability: 15 LSTTL Loads

■ Low Input Current: 1µA

Outputs directly interface CMOS, NMOS and TTL

Operating Voltage Range: 2V to 6V

CMOS High Noise Immunity

Function compatible with 74LS595.

### Die Dimensions in µm (mils)

| <b>~</b> | 1030 | (41) | <b></b> | -        |
|----------|------|------|---------|----------|
|          |      |      |         | <b>\</b> |
|          |      |      |         | 770 (30) |
|          |      |      |         | 77(      |
|          |      |      |         |          |

### **Mechanical Specification**

| Die Size (Unsawn)      | 1030 x 770<br>41 x 30      | µm<br>mils |
|------------------------|----------------------------|------------|
| Minimum Bond Pad Size  | 70 x 70<br>2.76 x 2.76     | μm<br>mils |
| Die Thickness          | 280 (±10)<br>11.02 (±0.39) | μm<br>mils |
| Top Metal Composition  | Al-Si-Cu 2.8 μ             | ım         |
| Back Metal Composition | N/A – Bare S               | Si         |





#### Rev 1.2 22/12/21

## Pad Layout and Functions



| PAD  | FUNCTION        | COORDIN                 | ATES (μm) |
|------|-----------------|-------------------------|-----------|
| ו אט | 1011011011      | X                       | Y         |
| 1    | $Q_B$           | -401.8                  | -102      |
| 2    | $Q_{C}$         | -401.8                  | -246      |
| 3    | $Q_D$           | -205.8                  | -273      |
| 4    | $Q_{E}$         | -95.8                   | -273      |
| 5    | $Q_{F}$         | 95.8                    | -273      |
| 6    | $Q_{G}$         | 205.8                   | -273      |
| 7    | $Q_H$           | 401.8                   | -230.2    |
| 8    | GND             | 401.8                   | -84.6     |
| 9    | $Q_{H'}$        | 401.8                   | 62.6      |
| 10   | SRCLR           | 401.8                   | 243.2     |
| 11   | SRCLK           | 272                     | 273       |
| 12   | RCLK            | 103.2                   | 273       |
| 13   | ŌE              | -54.4                   | 273       |
| 14   | SER             | -233.2                  | 273       |
| 15   | $Q_A$           | -401.8                  | 237.6     |
| 16   | V <sub>CC</sub> | -401.8                  | 46        |
| CON  | NECT CHIP BA    | CK TO V <sub>CC</sub> C | R FLOAT   |

### Logic Diagram







Rev 1.2 22/12/21

### Function Table<sup>1</sup>

| INPUTS   |          |    |       |     |                  | PUTS           | FUNCTION                                                                                                                                                                                                  |
|----------|----------|----|-------|-----|------------------|----------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| SRCLK    | RCLK     | ŌĒ | SRCLR | SER | Q <sub>H</sub>   | Q <sub>N</sub> | TONOTION                                                                                                                                                                                                  |
| X        | X        | L  | L     | X   | L                | NC             | LOW level on SRCLR only affects the shift registers                                                                                                                                                       |
| X        | <b>↑</b> | L  | L     | X   | L                | L              | Empty shift-register loaded into storage register                                                                                                                                                         |
| Х        | Х        | Н  | L     | Х   | L                | Z              | Shift-register clear. Parallel outputs in high- impedance OFF-state                                                                                                                                       |
| <b>↑</b> | Х        | L  | Н     | Н   | Q <sub>G</sub> , | NC             | Logic high level shifted into shift register stage 0. Content of all shift register stages shifted through, e.g. previous state of stage 6 (internal $Q_{\theta'}$ ) appears on serial output( $Q_{H'}$ ) |
| Х        | 1        | L  | Н     | Х   | NC               | Qn'            | Contents of shift register stages (internal Qn') transfers to the storage register and parallel output stages                                                                                             |
| 1        | 1        | L  | Н     | Х   | Q <sub>G</sub>   | Qn'            | Shift register contents shifted through. Previous shift register content transfers to storage register & parallel output stages.                                                                          |

<sup>1.</sup> H=HIGH voltage level; L=LOW voltage level; \tau=LOW-to-HIGH transition; Z=high-impedance OFF-state; NC=no change; X=don't care.

## Absolute Maximum Ratings<sup>2</sup>

| PARAMETER                                   | SYMBOL           | VALUE                        | UNIT |
|---------------------------------------------|------------------|------------------------------|------|
| DC Supply Voltage (Referenced to GND)       | V <sub>CC</sub>  | -0.5 to +7.0                 | V    |
| DC Input Voltage (Referenced to GND)        | V <sub>IN</sub>  | -0.5 to V <sub>CC</sub> +0.5 | V    |
| DC Output Voltage                           | V <sub>OUT</sub> | -0.5 to V <sub>CC</sub> +0.5 | V    |
| DC Input Current, per pad                   | I <sub>IN</sub>  | ±20                          | mA   |
| DC Output Current, per pad                  | I <sub>OUT</sub> | ±35                          | mA   |
| DC V <sub>CC</sub> or GND Current           | I <sub>CC</sub>  | ±75                          | mA   |
| Power Dissipation in Still Air <sup>3</sup> | P <sub>D</sub>   | 750                          | mW   |
| Storage Temperature Range                   | T <sub>STG</sub> | -65 to 150                   | °C   |

<sup>2.</sup> Operation above the absolute maximum rating may cause device failure. Operation at the absolute maximum ratings, for extended periods, may reduce device reliability. 3. Measured in plastic DIP package, results in die form are dependent on die attach and assembly method.

# Recommended Operating Conditions<sup>4</sup> (Voltages referenced to GND)

| PARAMETEI                  | SYMBOL                            | MIN | MAX             | UNITS |    |
|----------------------------|-----------------------------------|-----|-----------------|-------|----|
| DC Supply Voltage          | V <sub>CC</sub>                   | 2   | 6               | V     |    |
| DC Input or Output Voltage | V <sub>IN</sub> ,V <sub>OUT</sub> | 0   | V <sub>CC</sub> | V     |    |
| Operating Temperature Ra   | T <sub>J</sub>                    | -40 | +85             | °C    |    |
|                            | V <sub>CC</sub> = 2.0V            |     | 0               | 1000  | ns |
| Input Rise or Fall Times   | t <sub>r</sub> , t <sub>f</sub>   | 0   | 500             | ns    |    |
|                            |                                   | 0   | 400             | ns    |    |

**<sup>4.</sup>** This device contains protection circuitry to guard against damage due to high static voltages or electric fields. However, precautions must be taken to avoid applications of any voltage higher than maximum rated voltages to this high-impedance circuit. For proper operation,  $V_{IN}$  and  $V_{OUT}$  should be constrained to the range  $GND \le (V_{IN} \text{ or } V_{OUT}) \le V_{CC}$ . Unused inputs must always be tied to an appropriate logic voltage level (e.g., either GND or  $V_{CC}$ ). Unused outputs must be left open.





Rev 1.2 22/12/21

## DC Electrical Characteristics (Voltages Referenced to GND)

| PARAMETER                                                                  | SYMBOL                                  | V <sub>cc</sub> | CONDITIONS                                                                         |      | LIMITS |                         |       |  |
|----------------------------------------------------------------------------|-----------------------------------------|-----------------|------------------------------------------------------------------------------------|------|--------|-------------------------|-------|--|
| FANAMETEN                                                                  | STWIDOL                                 | ▼CC             | CONDITIONS                                                                         | 25°C | 85°C   | FULL RANGE <sup>5</sup> | UNITS |  |
|                                                                            |                                         | 2.0V            |                                                                                    | 1.5  | 1.5    | 1.5                     |       |  |
| Minimum High-Level                                                         | \ \v                                    | 3.0V            | $V_{OUT} = 0.1V \text{ or}$<br>$V_{CC} - 0.1V$                                     | 2.1  | 2.1    | 2.1                     | V     |  |
| Input Voltage                                                              | V <sub>IH</sub>                         | 4.5V            | V <sub>CC</sub> -0.1V<br>  I <sub>OUT</sub>  ≤ 20μA                                | 3.15 | 3.15   | 3.15                    | V     |  |
|                                                                            |                                         | 6.0V            | 1.0011 = = 0                                                                       | 4.2  | 4.2    | 4.2                     |       |  |
|                                                                            |                                         | 2.0V            |                                                                                    | 0.5  | 0.5    | 0.5                     |       |  |
| Maximum Low-Level                                                          | \ \ \\ \\ \\ \\ \\ \\ \\ \\ \\ \\ \\ \\ | 3.0V            | $V_{OUT} = 0.1V$ or                                                                | 0.9  | 0.9    | 0.9                     |       |  |
| Input Voltage                                                              | V <sub>IL</sub>                         | 4.5V            | V <sub>CC</sub> -0.1V<br>  I <sub>OUT</sub>   ≤ 20μA                               | 1.35 | 1.35   | 1.35                    | V     |  |
|                                                                            |                                         | 6.0V            | 1001  = 20μ/ (                                                                     | 1.8  | 1.8    | 1.8                     |       |  |
| Minimum High-Level<br>Output Voltage<br>(Q <sub>A</sub> – Q <sub>H</sub> ) |                                         | 2.0V            |                                                                                    | 1.9  | 1.9    | 1.9                     |       |  |
|                                                                            |                                         | 4.5V            | $V_{IN} = V_{IH} \text{ or } V_{IL}$<br>$I_{OUT} \le 20 \mu A$                     | 4.4  | 4.4    | 4.4                     | V     |  |
|                                                                            |                                         | 6.0V            | 1001  = 20μΑ                                                                       | 5.9  | 5.9    | 5.9                     |       |  |
|                                                                            | V <sub>OH</sub>                         | 3.0V            | $V_{IN} = V_{IH} \text{ or } V_{IL}$<br>$\left  I_{OUT} \right  \le 2.4 \text{mA}$ | 2.48 | 2.34   | 2.34                    |       |  |
|                                                                            |                                         | 4.5V            | $V_{IN} = V_{IH} \text{ or } V_{IL}$<br>$\left  I_{OUT} \right  \le 6.0 \text{mA}$ | 3.98 | 3.84   | 3.84                    | V     |  |
|                                                                            |                                         | 6.0V            | $V_{IN} = V_{IH} \text{ or } V_{IL}$<br>$\left  I_{OUT} \right  \le 7.8 \text{mA}$ | 5.48 | 5.34   | 5.34                    |       |  |
|                                                                            |                                         | 2.0V            | $V_{IN} = V_{IH} \text{ or } V_{IL}$<br>$\left  I_{OUT} \right  \le 20 \mu A$      | 0.1  | 0.1    | 0.1                     | V     |  |
|                                                                            |                                         | 4.5V            |                                                                                    | 0.1  | 0.1    | 0.1                     |       |  |
|                                                                            |                                         | 6.0V            |                                                                                    | 0.1  | 0.1    | 0.1                     |       |  |
| Maximum Low-Level Output Voltage                                           | V <sub>OL</sub>                         | 3.0V            | $V_{IN} = V_{IH} \text{ or } V_{IL}$<br>$\left  I_{OUT} \right  \le 2.4 \text{mA}$ | 0.26 | 0.33   | 0.33                    |       |  |
| (Q <sub>A</sub> –Q <sub>H</sub> )                                          |                                         | 4.5V            | $V_{IN} = V_{IH} \text{ or } V_{IL}$<br>$\left  I_{OUT} \right  \le 6.0 \text{mA}$ | 0.26 | 0.33   | 0.33                    | V     |  |
|                                                                            |                                         | 6.0V            | $V_{IN} = V_{IH} \text{ or } V_{IL}$<br>$\left  I_{OUT} \right  \le 7.8 \text{mA}$ | 0.26 | 0.33   | 0.33                    |       |  |
|                                                                            |                                         | 2.0V            | \/ -\/ -\/                                                                         | 1.9  | 1.9    | 1.9                     |       |  |
|                                                                            |                                         | 4.5V            | $V_{IN} = V_{IH} \text{ or } V_{IL}$<br>$ I_{OUT}  \le 20 \mu A$                   | 4.4  | 4.4    | 4.4                     | V     |  |
|                                                                            |                                         | 6.0V            | 1001  = 20μ/ (                                                                     | 5.9  | 5.9    | 5.9                     |       |  |
| Minimum High-Level<br>Output Voltage<br>(Q <sub>H'</sub> )                 | V <sub>OH</sub>                         | 3.0V            | $V_{IN} = V_{IH} \text{ or } V_{IL}$<br>$\left  I_{OUT} \right  \le 2.4 \text{mA}$ | 2.48 | 2.34   | 2.34                    |       |  |
|                                                                            |                                         | 4.5V            | $V_{IN} = V_{IH} \text{ or } V_{IL}$<br>$\left  I_{OUT} \right  \le 4.0 \text{mA}$ | 3.98 | 3.84   | 3.84                    | V     |  |
|                                                                            |                                         | 6.0V            | $V_{IN} = V_{IH} \text{ or } V_{IL}$<br>$\left  I_{OUT} \right  \le 5.2 \text{mA}$ | 5.48 | 5.34   | 5.34                    |       |  |

**<sup>5.</sup>**  $-40^{\circ}$ C  $\leq T_{J} \leq +85^{\circ}$ C





Rev 1.2 22/12/21

## DC Electrical Characteristics Continued (Voltages referenced to GND)

| PARAMETER                                                             | SYMBOL          | V <sub>cc</sub> | CONDITIONS                                                                                                                   |      | LIMIT | S                       | UNITS |
|-----------------------------------------------------------------------|-----------------|-----------------|------------------------------------------------------------------------------------------------------------------------------|------|-------|-------------------------|-------|
| TANAMETER                                                             | OTHIDOL         | • 66            | CONDITIONS                                                                                                                   | 25°C | 85°C  | FULL RANGE <sup>5</sup> | ONTO  |
|                                                                       |                 | 2.0V            | \/ =\/ a=\/                                                                                                                  | 0.1  | 0.1   | 0.1                     |       |
|                                                                       |                 | 4.5V            | $V_{IN} = V_{IH} \text{ or } V_{IL}$<br>$ I_{OUT}  \le 20 \mu A$                                                             | 0.1  | 0.1   | 0.1                     | V     |
|                                                                       |                 | 6.0V            | 1.0011 = = 4 1.001                                                                                                           | 0.1  | 0.1   | 0.1                     |       |
| Maximum Low-Level Output Voltage                                      | V <sub>OL</sub> | 3.0V            | $V_{IN} = V_{IH} \text{ or } V_{IL}$<br>$\left  I_{OUT} \right  \le 2.4 \text{mA}$                                           | 0.26 | 0.33  | 0.33                    |       |
| (Q <sub>H</sub> )                                                     |                 | 4.5V            | $V_{IN} = V_{IH} \text{ or } V_{IL}$<br>$\left  I_{OUT} \right  \le 4.0 \text{mA}$                                           | 0.26 | 0.33  | 0.33                    | V     |
|                                                                       |                 | 6.0V            | $V_{IN} = V_{CC}$ or GND $ I_{OUT}  \le 5.2$ mA                                                                              | 0.26 | 0.33  | 0.33                    |       |
| Maximum Input<br>Leakage Current                                      | I <sub>IN</sub> | 6.0V            | V <sub>IN</sub> = V <sub>CC</sub> or GND                                                                                     | ±0.1 | ±1.0  | ±1.0                    | μA    |
| Maximum Three-State Leakage Current (Q <sub>A</sub> –Q <sub>H</sub> ) | I <sub>OZ</sub> | 6.0V            | High-Impedance Output State, V <sub>IN</sub> = V <sub>IH</sub> or V <sub>IL</sub> , V <sub>OUT</sub> =V <sub>CC</sub> or GND | ±0.5 | ±5.0  | ±5.0                    | μA    |
| Maximum Quiescent Supply Current                                      | I <sub>CC</sub> | 6.0V            | $V_{IN} = V_{CC}$ or GND, $I_{OUT} = 0\mu A$                                                                                 | 4    | 40    | 40                      | μА    |

# AC Electrical Characteristics<sup>6</sup>

| PARAMETER                                                                             | SYMBOL                              | V <sub>cc</sub> | CONDITIONS                            |      | LIMIT | S                       | UNITS   |
|---------------------------------------------------------------------------------------|-------------------------------------|-----------------|---------------------------------------|------|-------|-------------------------|---------|
| IANAMETER                                                                             | STWIDGE                             | ▼ CC            | 33ND1110143                           | 25°C | 85°C  | FULL RANGE <sup>5</sup> | ONTO    |
| Maximum Clock                                                                         |                                     | 2.0V            |                                       | 6.0  | 4.8   | 4.8                     |         |
| Frequency                                                                             | f <sub>max</sub>                    | 3.0V            | C <sub>L</sub> = 50pF,<br>Input       | 15   | 10    | 10                      | MHz     |
| (50% Duty Cycle)                                                                      | 'max                                | 4.5V            | $t_r = t_f = 6$ ns                    | 30   | 24    | 24                      | 1011 12 |
| (Figure 1,7)                                                                          |                                     | 6.0V            |                                       | 35   | 28    | 28                      |         |
| Maximum Propagation<br>Delay, SRCLK to Q <sub>H</sub>                                 |                                     | 2.0V            |                                       | 140  | 175   | 175                     |         |
|                                                                                       | t <sub>PLH</sub> , t <sub>PHL</sub> | 3.0V            | $C_L = 50pF,$ Input $t_r = t_f = 6ns$ | 100  | 125   | 125                     | ns      |
| (Figure 1,7)                                                                          |                                     | 4.5V            |                                       | 28   | 35    | 35                      |         |
| ( 0 , ,                                                                               |                                     | 6.0V            |                                       | 24   | 30    | 30                      |         |
|                                                                                       |                                     | 2.0V            | C <sub>L</sub> = 50pF,<br>Input       | 145  | 180   | 180                     |         |
| Maximum Propagation  Delay, SRCLR to Q <sub>H</sub>                                   | t <sub>PHL</sub>                    | 3.0V            |                                       | 100  | 125   | 125                     | ns      |
| (Figure 2,7)                                                                          | PHL                                 | 4.5V            | $t_r = t_f = 6$ ns                    | 29   | 36    | 36                      |         |
| ( 0 , ,                                                                               |                                     | 6.0V            |                                       | 25   | 31    | 31                      |         |
|                                                                                       |                                     | 2.0V            |                                       | 140  | 175   | 175                     | ns      |
| Maximum Propagation<br>Delay, RCLK to Q <sub>A</sub> – Q <sub>H</sub><br>(Figure 3,7) |                                     | 3.0V            | $C_L = 50pF,$<br>Input                | 100  | 125   | 125                     |         |
|                                                                                       | t <sub>PLH</sub> , t <sub>PHL</sub> | 4.5V            | $t_r = t_f = 6$ ns                    | 28   | 35    | 35                      |         |
|                                                                                       |                                     | 6.0V            |                                       | 24   | 30    | 30                      |         |

 $<sup>{\</sup>bf 6.}\ \ {\bf Not\ production\ tested\ in\ die\ form,\ characterized\ by\ chip\ design\ and\ tested\ in\ package.}$ 





# AC Electrical Characteristics continued<sup>6</sup>

Rev 1.2 22/12/21

| PARAMETER                                                                                                                            | SYMBOL                              | V <sub>cc</sub> | CONDITIONS                              |      | LIMIT | rs                      | UNITS |
|--------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------|-----------------|-----------------------------------------|------|-------|-------------------------|-------|
| PARAMETER                                                                                                                            | OTHEOL                              | ▼ CC            | CONDITIONS                              | 25°C | 85°C  | FULL RANGE <sup>5</sup> | UNITS |
| Maximum Propagation Delay, OE to Q <sub>A</sub> – Q <sub>H</sub> (Figure 4,8)                                                        |                                     | 2.0V            |                                         | 150  | 190   | 190                     |       |
|                                                                                                                                      |                                     | 3.0V            | $C_L = 50pF,$ Input                     | 100  | 125   | 125                     | ns    |
|                                                                                                                                      | $t_{PLZ,} t_{PHZ}$                  | 4.5V            | $t_r = t_f = 6$ ns                      | 30   | 38    | 38                      | 113   |
|                                                                                                                                      |                                     | 6.0V            |                                         | 26   | 33    | 33                      |       |
|                                                                                                                                      |                                     | 2.0V            | 0 50 5                                  | 135  | 170   | 170                     |       |
| Maximum Propagation<br>Delay, OE to Q <sub>A</sub> – Q <sub>H</sub>                                                                  | t <sub>PZL</sub> , t <sub>PZH</sub> | 3.0V            | C <sub>L</sub> = 50pF,<br>Input         | 90   | 110   | 110                     | ns    |
| (Figure 4,8)                                                                                                                         | PZL, PZH                            | 4.5V            | $t_r = t_f = 6$ ns                      | 27   | 34    | 34                      | 115   |
| (· ·g -·· - ·, - /                                                                                                                   |                                     | 6.0V            |                                         | 23   | 29    | 29                      |       |
| Maximum Output                                                                                                                       |                                     | 2.0V            |                                         | 60   | 75    | 75                      |       |
| Transition Time,                                                                                                                     | t <sub>TLH</sub> , t <sub>THL</sub> | 3.0V            | $C_L = 50 pF,$ Input $t_r = t_f = 6 ns$ | 23   | 27    | 27                      | ns    |
| $Q_A - Q_H$                                                                                                                          |                                     | 4.5V            |                                         | 12   | 15    | 15                      |       |
| (Figure 3,7)                                                                                                                         |                                     | 6.0V            |                                         | 10   | 13    | 13                      |       |
| Maximum Output                                                                                                                       |                                     | 2.0V            | $C_L = 50pF,$ Input $t_r = t_f = 6ns$   | 75   | 95    | 95                      | ns    |
| Transition Time,                                                                                                                     | t <sub>TLH,</sub> t <sub>THL</sub>  | 3.0V            |                                         | 27   | 32    | 32                      |       |
| Q <sub>H</sub> '                                                                                                                     | TLH, THL                            | 4.5V            |                                         | 15   | 19    | 19                      |       |
| (Figure 1,7)                                                                                                                         |                                     | 6.0V            |                                         | 13   | 16    | 16                      |       |
| Maximum Input<br>Capacitance                                                                                                         | C <sub>IN</sub>                     | -               | -                                       | 10   | 10    | 10                      | pF    |
| $\begin{array}{c} \text{Maximum Three-State} \\ \text{Output Capacitance,} \\ \text{Q}_{\text{A}} - \text{Q}_{\text{H}} \end{array}$ | Соит                                | -               | High-<br>Impedance<br>Output State      | 15   | 15    | 15                      | pF    |
| Power Dissipation                                                                                                                    | C <sub>PD</sub>                     | -               | T <sub>J</sub> = 25°C,                  |      | TYPIC | AL                      | pF    |
| Capacitance <sup>7</sup>                                                                                                             | -10                                 |                 | V <sub>CC</sub> = 5.0V                  |      | Pi    |                         |       |

<sup>7.</sup> Used to determine the no-load dynamic power consumption:  $P_D = C_{PD} V_{CC}^2 f + I_{CC} V_{CC}$ 

## Timing Requirements<sup>6</sup>

| PARAMETER                                          | SYMBOL          | V <sub>cc</sub> | CONDITIONS                                     | LIMITS |      |                         | UNITS |
|----------------------------------------------------|-----------------|-----------------|------------------------------------------------|--------|------|-------------------------|-------|
|                                                    |                 |                 |                                                | 25°C   | 85°C | FULL RANGE <sup>5</sup> | ONITS |
| Minimum Setup Time,<br>SER to SRCLK<br>(Figure 5)  | t <sub>su</sub> | 2.0V            | Input<br>t <sub>r</sub> = t <sub>f</sub> = 6ns | 50     | 65   | 65                      | ns    |
|                                                    |                 | 3.0V            |                                                | 40     | 50   | 50                      |       |
|                                                    |                 | 4.5V            |                                                | 10     | 13   | 13                      |       |
|                                                    |                 | 6.0V            |                                                | 9      | 11   | 11                      |       |
| Minimum Setup Time,<br>SRCLK to RCLK<br>(Figure 6) | t <sub>su</sub> | 2.0V            | Input $t_r = t_f = 6$ ns                       | 75     | 95   | 95                      | ns    |
|                                                    |                 | 3.0V            |                                                | 60     | 70   | 70                      |       |
|                                                    |                 | 4.5V            |                                                | 15     | 19   | 19                      |       |
|                                                    |                 | 6.0V            |                                                | 13     | 16   | 16                      |       |





# Timing Requirements<sup>6</sup>

Rev 1.2 22/12/21

| PARAMETER                                                 | SYMBOL                          | V <sub>cc</sub> | CONDITIONS                                     | LIMITS |      |                         | UNITS  |
|-----------------------------------------------------------|---------------------------------|-----------------|------------------------------------------------|--------|------|-------------------------|--------|
|                                                           |                                 |                 | CONDITIONS                                     | 25°C   | 85°C | FULL RANGE <sup>5</sup> | 0.4113 |
| Minimum Hold Time,<br>SRCLK to SER<br>(Figure 5)          | t <sub>h</sub>                  | 2.0V            | Input $t_r = t_f = 6$ ns                       | 5      | 5    | 5                       | ns     |
|                                                           |                                 | 3.0V            |                                                | 5      | 5    | 5                       |        |
|                                                           |                                 | 4.5V            |                                                | 5      | 5    | 5                       |        |
|                                                           |                                 | 6.0V            |                                                | 5      | 5    | 5                       |        |
| Minimum<br>Recovery Time,<br>SRCLR to SRCLK<br>(Figure 2) | t <sub>rec</sub>                | 2.0V            | Input<br>t <sub>r</sub> = t <sub>f</sub> = 6ns | 50     | 65   | 65                      | ns     |
|                                                           |                                 | 3.0V            |                                                | 40     | 50   | 50                      |        |
|                                                           |                                 | 4.5V            |                                                | 10     | 13   | 13                      |        |
|                                                           |                                 | 6.0V            |                                                | 9      | 11   | 11                      |        |
| Minimum<br>Pulse Width,<br>SRCLR<br>(Figure 2)            | t <sub>w</sub>                  | 2.0V            | Input<br>t <sub>r</sub> = t <sub>f</sub> = 6ns | 60     | 75   | 75                      | ns     |
|                                                           |                                 | 3.0V            |                                                | 45     | 60   | 60                      |        |
|                                                           |                                 | 4.5V            |                                                | 12     | 15   | 15                      |        |
|                                                           |                                 | 6.0V            |                                                | 10     | 13   | 13                      |        |
| Minimum<br>Pulse Width,<br>SRCLK<br>(Figure 1)            | t <sub>w</sub>                  | 2.0V            | Input<br>t <sub>r</sub> = t <sub>f</sub> = 6ns | 50     | 65   | 65                      | ns     |
|                                                           |                                 | 3.0V            |                                                | 40     | 50   | 50                      |        |
|                                                           |                                 | 4.5V            |                                                | 10     | 13   | 13                      |        |
|                                                           |                                 | 6.0V            |                                                | 9      | 11   | 11                      |        |
| Minimum<br>Pulse Width,<br>RCLK<br>(Figure 6)             | t <sub>w</sub>                  | 2.0V            | Input<br>t <sub>r</sub> = t <sub>f</sub> = 6ns | 50     | 65   | 65                      | ns     |
|                                                           |                                 | 3.0V            |                                                | 40     | 50   | 50                      |        |
|                                                           |                                 | 4.5V            |                                                | 10     | 13   | 13                      |        |
|                                                           |                                 | 6.0V            |                                                | 9      | 11   | 11                      |        |
| Maximum Input Rise<br>and Fall Times,<br>(Figure 1)       | t <sub>r</sub> , t <sub>f</sub> | 2.0V            | Input<br>t <sub>r</sub> = t <sub>f</sub> = 6ns | 1000   | 1000 | 1000                    | ns     |
|                                                           |                                 | 3.0V            |                                                | 800    | 800  | 800                     |        |
|                                                           |                                 | 4.5V            |                                                | 500    | 500  | 500                     |        |
|                                                           |                                 | 6.0V            |                                                | 400    | 400  | 400                     |        |

## **Switching Waveforms**



Figure 1 – Clock Propagation Delay & Output Timing



Figure 2 - Reset Propagation Delay & Timing





Rev 1.2 22/12/21

### Switching Waveforms continued



Figure 3 – Clock Propagation Delay & Output Timing



Figure 4 – Enable to Output Propagation Delay



Figure 5 - Data Transition Timing, Serial Input & Clock



Figure 6 – Shift Clock to Register Clock Setup Timing



<sup>\*</sup> Includes all probe and jig capacitance



<sup>\*</sup> Includes all probe and jig capacitance

Figure 8 – Test Setup





Rev 1.2 22/12/21

## **Timing Diagram**



DISCLAIMER: The information given in this document shall in no event be regarded as a guarantee of conditions or characteristics. With respect to any examples or hints given herein, any typical values stated herein and/or any information regarding the application of the device, Silicon Supplies Ltd hereby disclaims any and all warranties and liabilities of any kind.

LIFE SUPPORT POLICY: Silicon Supplies Ltd components may be used in life support devices or systems only with the express written approval of Silicon Supplies Ltd, if a failure of such components can reasonably be expected to cause the failure of that life support device or system or to affect the safety or effectiveness of that device or system. Life support devices or systems are intended to be implanted in the human body or to support and/or maintain and sustain and/or protect human life. If they fail, it is reasonable to assume that the health of the user or other persons may be endangered.



Esta rama contiene la versión funcional mas reciente del programa.