# Relatório 8 – Contadores BCD

João Pedro Fernandes Santos (222025342)

#### Turma 09

## Introdução/Objetivos

Neste Experimento 8 de Sistemas Digitais, dedicamo-nos ao desenvolvimento e à análise de contadores BCD em VHDL, enfatizando duas etapas principais. Na primeira, projetamos um contador BCD módulo 10 como uma máquina de estados finita do tipo Moore, consolidando em um único bloco process as condições de reset síncrono, load paralelo e incremento sequencial, além da geração adequada do sinal de ripple-carry-out. Em seguida, estendemos esse design para implementar um contador BCD módulo 100, composto por duas instâncias em cascata do contador módulo 10, de modo que o sinal de ripple-carry-out da unidade alimente o estágio de dezena, assegurando a contagem coordenada de unidades e dezenas.

Para validar o comportamento funcional desses circuitos, construiremos um testbench no ModelSim capaz de exercitar todas as transições de estado e as operações de controle, comparando automaticamente os resultados esperados com as saídas simuladas e permitindo a inspeção das formas de onda para confirmação da corretude. Com este experimento, buscamos consolidar a habilidade de projetar máquinas de estado finitas em VHDL, aplicar prioridades de controle (reset > load > contagem), compor módulos hierarquicamente, criar testbenches de cobertura completa e interpretar sinais de simulação para garantir a funcionalidade correta dos sistemas digitais desenvolvidos.

## 1. Atividade 1

## 1.1 Descrição da atividade

Nesta primeira atividade, desenvolvemos em VHDL e validamos em ModelSim um contador BCD de 0 a 9, seguindo os requisitos do roteiro. Os principais pontos são:

- Entity e Portas
  - o clk: sinal de clock síncrono.
  - o reset : reset síncrono, que força o contador a 0.
  - o enable (ativo baixo): habilita a contagem quando '0'.
  - o rci (ripple carry-in, ativo baixo): ativo em '0' para permitir incremento.

- o load : carrega simultaneamente o valor presente em D.
- o D (4 bits): valor paralelo de entrada para load.
- O Q (4 bits): saída que representa o valor atual do contador.
- rco: ripple carry-out, que vai a '0' apenas quando o contador alcança 9.

#### • Máquina de Estados Moore

- Estados: S0...S9 correspondendo aos valores 0...9.
- o loadState: gerado por um with D select, mapeando cada código binário em seu estado correspondente.
- o sync\_proc: processo síncrono que, na borda de subida de clk, atualiza currentState ← nextState.
- comb\_proc: processo combinacional que, a cada mudança em currentState, reset, enable, rci ou load, define:
  - 1. Saídas (Q e rco) de acordo com currentState.
  - 2. Próximo estado (nextState) obedecendo à prioridade
    - Reset (reset = '1')  $\rightarrow$  S0
    - Load (load = '1')  $\rightarrow$  loadState
    - Contagem (enable='0' e rci='0') → estado sucessor circular (S9→S0)
    - Espera (caso contrário) → mantém currentState.

#### Validação em ModelSim

- o Construção de um testbench que aplica sequências de:
  - Pulso de clk para percorrer todos os estados.
  - Ativação de reset e load em diferentes instantes.
  - Variação de enable e rci para testar a contagem e o bloqueio.
- Verificação automática: comparação entre o valor esperado e a saída simulada.
- Análise das formas de onda: confirmação visual das transições de 0→1,
   do carregamento paralelo e da geração correta de rco.

Com isso, garantimos que o módulo bcd\_counter10 atende aos requisitos funcionais de um contador BCD síncrono com controle de load e ripple carry, servindo de base para a composição em estágios do contador módulo 100.

## 1.2 Implementação em VHDL

A Listagem 1 e 2 apresentam o código criado para a execução desta atividade.

```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
entity bcd_counter10 is
port (
 clk : in STD_LOGIC;
 reset : in STD_LOGIC;
 enable:in STD_LOGIC;
 rci : in STD_LOGIC; -- ripple carry-in
 load :in STD_LOGIC;
 D : in STD_LOGIC_VECTOR(3 downto 0);
 Q : out STD_LOGIC_VECTOR(3 downto 0);
 rco : out STD_LOGIC -- ripple carry-out: '0' em
9, '1' caso contrário );
end bcd_counter10;
architecture arch of bcd_counter10 is
type state_type is (S0, S1, S2, S3, S4, S5, S6, S7,
signal currentState, nextState, loadState:
state_type;
begin
with D select
 loadState <= S0 when "0000", S1 when "0001", S2
when "0010",S3 when "0011", S4 when "0100",
S5 when "0101", S6 when "0110", S7 when "0111", S8
when "1000", S9 when "1001",
  S0 when others;
sync_proc: process(clk)
begin
 if rising_edge(clk) then
  currentState <= nextState;</pre>
 end if;
end process sync_proc;
```

```
comb_proc: process(currentState, reset, enable,
rci, load, loadState)
 begin
  case currentState is
  when S0 \Rightarrow Q \leq "0000"; rco \leq '1';
  when S1 \Rightarrow Q \leq "0001"; rco \leq '1';
  when S2 \Rightarrow Q \leq "0010"; rco \leq '1';
  when S3 => Q \le 0011; rco \le 11;
  when S4 => Q \le 0100; rco \le 11;
  when S5 => Q \le "0101"; rco \le '1';
  when S6 => Q \le "0110"; rco \le '1';
  when S7 => Q <= "0111"; rco <= '1';
  when S8 \Rightarrow Q \leq 1000; rco \leq 11;
  when S9 => Q <= "1001"; rco <= '0'; end case;
if reset = '1' then
  nextState <= S0;
  elsif load = '1' thennextState <= loadState;
  elsif (enable = '0') and (rci = '0') then
   case currentState is
   when S0 => nextState <= S1; when S1 =>
nextState <= S2; when S2 => nextState <= S3; when
S3 => nextState <= S4; when S4 => nextState <= S5;
when S5 => nextState <= S6; when S6 => nextState
<= S7; when S7 => nextState <= S8;
   when S8 => nextState <= S9;
   when S9 => nextState <= S0; end case;
  else
  nextState <= currentState;
  end if;
end process comb_proc;
end architecture arch;
```

Listagem 1: Implementação do circuito Contador BCD 10 em Vhdl.

```
LIBRARY IEEE;
                                                         CLK_PROC: PROCESS
USE IEEE.STD_LOGIC_1164.ALL;
                                                         BEGIN
ENTITY TB_BCD_COUNTER10 IS
                                                          LOOP
END ENTITY TB_BCD_COUNTER10;
                                                          CLK_TB <= '0';
ARCHITECTURE BEHAVIOR OF TB_BCD_COUNTER10 IS
                                                          WAIT FOR CLK_PERIOD/2;
COMPONENT BCD_COUNTER10
                                                          CLK_TB <= '1';
 PORT (CLK : IN STD_LOGIC;
                                                          WAIT FOR CLK_PERIOD/2;
  RESET: IN STD_LOGIC;
                                                          END LOOP;
  ENABLE: IN STD_LOGIC;
                                                         END PROCESS CLK_PROC;
  RCI : IN STD_LOGIC;
                                                        STIM_PROC: PROCESS
  LOAD : IN STD_LOGIC;
                                                         BFGIN
  D : IN STD_LOGIC_VECTOR(3 DOWNTO 0);
                                                          -- Reset Síncrono
  Q : OUT STD_LOGIC_VECTOR(3 DOWNTO 0);
                                                          RESET_TB <= '1';
  RCO : OUT STD_LOGIC);
                                                          WAIT FOR CLK_PERIOD;
END COMPONENT;
                                                          RESET_TB <= '0';
SIGNAL CLK_TB : STD_LOGIC := '0';
                                                          WAIT FOR CLK_PERIOD;
SIGNAL RESET_TB: STD_LOGIC:='0';
SIGNAL ENABLE_TB: STD_LOGIC:= '1'; -- INIBE
                                                          -- Teste de Load Paralelo
CONTAGEM
                                                          D_TB <= "0101"; -- CARREGA 5
SIGNAL RCI_TB : STD_LOGIC := '1'; -- INIBE RIPPLE IN
                                                          LOAD_TB <= '1';
SIGNAL LOAD_TB : STD_LOGIC := '0';
                                                          WAIT FOR CLK PERIOD;
SIGNAL D_TB : STD_LOGIC_VECTOR(3 DOWNTO 0)
                                                          LOAD_TB <= '0';
:= (OTHERS => '0');
                                                          WAIT FOR CLK_PERIOD;
SIGNAL Q_TB : STD_LOGIC_VECTOR(3 DOWNTO 0);
                                                        ENABLE_TB <= '0'; -- ATIVA CONTAGEM
SIGNAL RCO_TB : STD_LOGIC;
                                                          RCI_TB <= '0'; -- HABILITA RIPPLE
CONSTANT CLK_PERIOD: TIME:= 10 NS;
                                                        FOR I IN 0 TO 15 LOOP
BEGIN
                                                          WAIT FOR CLK_PERIOD;
UUT: BCD_COUNTER10
                                                          END LOOP;
 PORT MAP (CLK => CLK_TB,
                                                        ENABLE_TB <= '1'; RCI_TB <= '1';</pre>
  RESET => RESET_TB,
                                                        WAIT FOR 5 * CLK_PERIOD;
  ENABLE => ENABLE_TB,
                                                          WAIT; -- Fim da simulação
  RCI => RCI_TB,
                                                         END PROCESS STIM_PROC;
  LOAD => LOAD_TB, D => D_TB, Q =>
Q_TB,
  RCO => RCO_TB );
                                                        END ARCHITECTURE BEHAVIOR;
```

Listagem 2: Implementação do circuito do Testbench para o Contador BCD 10 em Vhdl.

O código de bcd\_counter10 inicia com a declaração da entidade, expondo as entradas clk, reset, enable (ativo em '0'), rci (ripple carry-in, ativo em '0'), load e o vetor de dados D(3 downto 0), além das saídas Q(3 downto 0) e rco. Essa interface reflete exatamente as necessidades de um contador BCD: sinal de clock para sincronismo, reset síncrono para retornar a zero, controle de habilitação de contagem e de cascata, e a capacidade de carregar um valor paralelo. Cada porta tem nome e polaridade escolhidos para deixar explícita sua função no circuito.

Na arquitetura, definimos um tipo state\_type com dez símbolos (S0...S9) que representam cada valor decimal. O sinal loadState é calculado por um with D select, mapeando diretamente cada código binário ao seu estado correspondente, o que simplifica o carregamento paralelo. Em seguida, o processo síncrono sync\_proc, sensível apenas a clk, atualiza currentState na borda de subida, garantindo comportamento determinístico. Complementarmente, o processo combinacional comb\_proc — sensível a currentState, reset, enable, rci, load e loadState — primeiro atribui as saídas Q e rco com base no estado atual (Moore), depois calcula nextState seguindo a hierarquia de prioridades: primeiro reset, depois load, em seguida contagem (quando enable='0' e rci='0') e, por fim, manutenção de estado.

O testbench define uma entidade sem portas e sua arquitetura behavior, redeclarando o componente bcd\_counter10 e criando sinais de estímulo para cada uma de suas portas. Um processo gera o clock de 10 ns em loop, enquanto outro aplica, em sequência, um reset síncrono, um carregamento paralelo (por exemplo, "0101"), e então habilita enable e rci para percorrer o contador através de mais de dez ciclos, observando o retorno a zero e a geração de rco. Essa abordagem automatizada produz formas de onda reprodutíveis que cobrem reset, load, contagem e ripple-carry, permitindo verificar a corretude sem intervenção manual.

### 1.3 Simulação

Para verificar o funcionamento do bcd\_counter10, o testbench inicializa um clock periódico de 10 ns (5 ns em '0', 5 ns em '1') gerado em loop. Logo no começo, aplica-se um reset síncrono (RESET\_TB = '1') durante um ciclo completo de clock e retorna-se a '0', garantindo que o contador parte de "0000" (S0). Em seguida, faz-se um carregamento paralelo (LOAD\_TB = '1') com o vetor D\_TB definido para "0101" durante um ciclo de clock, e volta-se LOAD\_TB a '0', posicionando o estado inicial em 5 para demonstrar o load.

Na fase de contagem, ativam-se simultaneamente ENABLE\_TB = '0' e RCI\_TB = '0', liberando tanto o incremento síncrono quanto o ripple-carry. O process de estímulo então itera por 16 ciclos de clock usando um loop FOR I IN 0 TO 15, o que faz o contador avançar de  $5 \rightarrow 6 \rightarrow ... \rightarrow 9 \rightarrow 0 \rightarrow 1 \rightarrow ...$  até cobrir toda a sequência esperada. Durante essa etapa, observamos em ModelSim não apenas a progressão de 0 a 9, mas também a transição de

rco para '0' exclusivamente ao passar de "1001" (9) para "0000" (0), demonstrando o ripple-carry-out correto.

Por fim, o testbench desativa ENABLE\_TB e RCI\_TB retornando-os a '1', mantém o contador estável por mais cinco ciclos de clock e, em seguida, executa um WAIT; para encerrar a simulação. No visor de formas de onda, fica evidente que todas as operações de reset, load e contagem circular foram exercitadas automaticamente, confirmando que o módulo acata a prioridade de controle (reset > load > contagem > espera) e que o sinal rco é gerado adequadamente.



Figura 1: Simulação do Contador BCD 10, na subida do sinal de clock, é possível observar que o valor da varável Q se altera de 0000 (0) para 0001 (1).



Figura 2: Simulação do Contador BCD 10, na subida do sinal de clock, é possível observar que o valor da varável Q se altera de 0001 (1) para 0010 (2).



Figura 3: Simulação do Contador BCD 10, na subida do sinal de clock, é possível observar que o valor da varável Q se altera de 00010 (2) para 0011 (3), e assim, a simulação contua até que Q assuma o valor de 1001 (9).

### 2. Atividade 2

### 2.1 Descrição da atividade

esta segunda atividade, estendemos o design do contador BCD módulo 10 para construir um contador de 0 a 99, integrando dois estágios em cascata. Os principais aspectos são:

#### • Entity e Portas

- o clk e reset: compartilhados entre os dois estágios, garantindo sincronismo e reset simultâneo.
- o enable (ativo baixo) e load: controles globais que afetam ambos os dígitos.
- D\_unidade e D\_dezena (cada um 4 bits): valores paralelos de entrada para o carregamento de unidades e dezenas.
- o Q\_unidade e Q\_dezena (cada um 4 bits): saídas representando o valor atual de cada dígito.

## • Composição Hierárquica

- o Dois componentes bcd counter10 são instanciados:
  - 1. Unidade (U\_UNIT): recebe rci='0' para sempre poder contar em nível de unidade.
  - Dezena (U\_DEZ): recebe rei igual ao reo do estágio de unidade, de modo que, quando a unidade transita de 9→0, dispara a contagem da dezena.

#### • Fluxo de Controle

- o Reset: se reset='1', ambos os estágios retornam a zero simultaneamente.
- Load: quando load='1', cada contador carrega seu respectivo valor em D\_unidade ou D\_dezena.
- o Contagem: ativada com enable='0'; a unidade conta de 0→9 e, ao retornar a 0, gera rco='0', permitindo que a dezena incremente um passo.
- Bloqueio: se enable='1', nenhum estágio avança, mantendo o valor atual.

#### • Validação em ModelSim

- o Testbench aplica:
  - 1. Reset síncrono de todo o contador 100.

- 2. Load paralelo para verificar Q\_unidade←D\_unidade e Q\_dezena←D\_dezena.
- 3. Contagem contínua para observar a cascata: unidade de  $0 \rightarrow 9 \rightarrow 0$  e dezena incrementando apropriadamente.
- Conferência das formas de onda para cada transição de unidade e dezena, garantindo que a lógica de ripple-carry esteja corretamente implementada.

Com essa atividade, consolidamos a habilidade de compor módulos VHDL hierarquicamente, reutilizando componentes bem testados e garantindo a correta interdependência de estágios em designs de maior escala.

## 2.2 Implementação em VHDL

A Listagem 3 e 4 apresentam o código criado para esta atividade.

```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
entity bcd_counter100 is
port (
      : in STD_LOGIC;
 clk
 reset : in STD_LOGIC;
 enable : in STD_LOGIC; -- conta quando '0'
 load :in STD_LOGIC;
 D_unidade: in STD_LOGIC_VECTOR(3 downto 0);
 D_dezena : in STD_LOGIC_VECTOR(3 downto 0);
 Q_unidade: out STD_LOGIC_VECTOR(3 downto 0);
 Q_dezena: out STD_LOGIC_VECTOR(3 downto 0));
end bcd_counter100;
architecture arch of bcd_counter100 is
signal rco_unidade, rco_dezena: STD_LOGIC;
begin
U_UNIT: entity work.bcd_counter10
 port map (clk => clk, reset => reset,
  enable => enable,
```

```
rci => '0',
               -- sempre habilitado para unidade
  load => load,
  D => D_unidade,
     => Q_unidade,
  rco => rco_unidade );
-- componente dezena, recebe rco_unidade como
U_DEZ: entity work.bcd_counter10
 port map (
  clk => clk,
  reset => reset,
  enable => enable,
  rci => rco_unidade, -- cascata
  load => load,
     => D_dezena,
     => Q_dezena,
  rco => rco_dezena
 );
end architecture arch;
```

Listagem 3: Implementação do circuito Contador BCD 100 em Vhdl.

```
IBRARY IEEE;
                                                              Q_UNIDADE => Q_UNIDADE_TB,
USE IEEE.STD_LOGIC_1164.ALL;
                                                              Q_DEZENA => Q_DEZENA_TB );
                                                            CLK_PROC: PROCESS
ENTITY TB_BCD_COUNTER100 IS
                                                             BFGIN
END ENTITY TB_BCD_COUNTER100;
                                                             LOOP
ARCHITECTURE BEHAVIOR OF TB_BCD_COUNTER100 IS
                                                              CLK_TB <= '0';
COMPONENT BCD_COUNTER100
                                                              WAIT FOR CLK_PERIOD/2;
 PORT (
                                                              CLK_TB <= '1';
  CLK : IN STD_LOGIC;
                                                              WAIT FOR CLK_PERIOD/2;
  RESET : IN STD_LOGIC;
                                                              END LOOP;
  ENABLE : IN STD_LOGIC;
                                                             END PROCESS CLK_PROC;
  LOAD : IN STD_LOGIC;
                                                            STIM_PROC: PROCESS
  D_UNIDADE: IN STD_LOGIC_VECTOR(3 DOWNTO 0);
                                                             BEGIN
  D_DEZENA: IN STD_LOGIC_VECTOR(3 DOWNTO 0);
                                                            RESET_TB <= '1';
  Q_UNIDADE: OUT STD_LOGIC_VECTOR(3 DOWNTO 0);
                                                             WAIT FOR CLK_PERIOD;
  Q_DEZENA: OUT STD_LOGIC_VECTOR(3 DOWNTO 0);
                                                             RESET_TB <= '0';
END COMPONENT;
                                                             WAIT FOR CLK_PERIOD;
SIGNAL CLK_TB : STD_LOGIC := '0';
                                                            D_UNIDADE_TB <= "0011"; -- UNIDADE = 3
SIGNAL RESET_TB : STD_LOGIC := '0';
                                                              D_DEZENA_TB <= "0100"; -- DEZENA = 4
SIGNAL ENABLE_TB : STD_LOGIC := '1'; -- INIBE CONTAGEM
                                                             LOAD_TB <= '1';
SIGNAL LOAD_TB : STD_LOGIC := '0';
                                                             WAIT FOR CLK_PERIOD;
SIGNAL D_UNIDADE_TB: STD_LOGIC_VECTOR(3 DOWNTO 0)
                                                             LOAD_TB <= '0';
:= (OTHERS => '0');
                                                             WAIT FOR CLK_PERIOD;
SIGNAL D_DEZENA_TB : STD_LOGIC_VECTOR(3 DOWNTO 0)
                                                            ENABLE_TB <= '0';
:= (OTHERS => '0');
                                                            FOR I IN 0 TO 25 LOOP
SIGNAL Q_UNIDADE_TB: STD_LOGIC_VECTOR(3 DOWNTO
                                                              WAIT FOR CLK_PERIOD;
SIGNAL Q_DEZENA_TB : STD_LOGIC_VECTOR(3 DOWNTO 0);
                                                              END LOOP;
CONSTANT CLK_PERIOD: TIME:= 10 NS;
                                                            ENABLE_TB <= '1';
BEGIN
                                                            WAIT FOR 5 * CLK_PERIOD;
UUT: BCD_COUNTER100
                                                             WAIT; -- Fim da simulação
 PORT MAP (CLK => CLK_TB, RESET => RESET_TB,
                                                             END PROCESS STIM_PROC;
  ENABLE => ENABLE_TB, LOAD => LOAD_TB,
  D_UNIDADE => D_UNIDADE_TB,
                                                            END ARCHITECTURE BEHAVIOR;
  D_DEZENA => D_DEZENA_TB,
```

O módulo bcd\_counter100 é definido por uma entidade que expõe as entradas clk, reset, enable (ativo em '0'), load, e dois vetores de dados paralelos D\_unidade(3 downto 0) e D\_dezena(3 downto 0), além das saídas Q\_unidade(3 downto 0) e Q\_dezena(3 downto 0). Internamente, dois sinais rco\_unidade e rco\_dezena propagam o ripple carry entre os estágios. A arquitetura simplesmente instancia dois componentes bcd\_counter10: o primeiro (U\_UNIT) sempre recebe rci='0' para contar unidades, o segundo (U\_DEZ) usa rco unidade como seu rci para incrementar a dezena quando a unidade transborda.

Cada instância compartilha clk, reset, enable e load, garantindo que ambos os dígitos sejam resetados ou carregados em paralelo quando solicitado. No modo load (load='1'), cada estágio carrega o valor de D\_unidade ou D\_dezena via seu with-select. No modo contagem (enable='0'), a unidade avança de 0 a 9 produzindo rco\_unidade='0' ao passar por 9→0, e esse pulso faz a dezena avançar um passo, respeitando o mesmo ciclo de controle.

O testbench redescreve BCD\_COUNTER100, gera um clock de 10 ns em loop e aplica um estímulo ordenado: primeiro um reset síncrono de ambos os dígitos, depois um load paralelo (ex.: unidade="0011", dezena="0100"), seguido de habilitação de contagem para percorrer pelo menos 25 ciclos, observando a cascata  $00\rightarrow99\rightarrow00$ . Em seguida, desativa enable, aguarda alguns ciclos e encerra a simulação com WAIT, produzindo formas de onda que validam reset, load, contagem e interdependência correta entre unidades e dezenas.

### 2.3 Simulação

O módulo bcd\_counter100 organiza-se em duas partes bem definidas: a entidade, que expõe as entradas clk, reset, enable (ativo em '0'), load e os vetores paralelos D\_unidade(3 downto 0) e D\_dezena(3 downto 0), além das saídas Q\_unidade(3 downto 0) e Q\_dezena(3 downto 0); e sua arquitetura comportamental, que simplesmente instancia dois componentes bcd\_counter10. Dois sinais internos, rco\_unidade e rco\_dezena, propagam o ripple carry: o primeiro sempre recebe rci='0' para contar unidades, o segundo usa rco\_unidade como seu rci, de modo que quando a unidade transborda (9→0) dispara a contagem da dezena.

Cada instância compartilha clk, reset, enable e load, garantindo reset e load simultâneos em ambas as dezenas e unidades. No modo load='1', cada contador carrega via seu próprio with D select o valor em D\_unidade ou D\_dezena. Quando enable='0', a unidade avança de 0 a 9 e, somente ao completar o ciclo (passagem de "1001" para "0000"), gera rco\_unidade='0', que permite à dezena incrementar um passo, mantendo a mesma lógica de máquina de estado Moore do módulo 10 em cada estágio.

O testbench TB\_BCD\_COUNTER100 re-declara o componente, gera um clock de 10 ns em loop e aplica um estímulo ordenado: primeiro um reset síncrono de ambos os dígitos, depois um load paralelo (por exemplo, unidade="0000", dezena="0000"), em seguida habilita enable='0' para contar e observar a cascata de 00→99→00, e por fim desativa a contagem e aguarda alguns ciclos antes de WAIT;. Essa simulação automatizada valida reset, load, contagem coordenada e propagação correta do ripple carry entre os estágios.



Figura 4: Simulação do Contador BCD 100, na subida do sinal de clock, é possível observar que o valor da varável Q\_UNIDADE se altera de 1001 (9) para 0000 (0), e a variável Q\_DEZENA se altera de 0000(0) para 0001 (1) demonstrando a mudança da contagem de 9 para 10 e continua de 1 em 1(unidade).



Figura 5: Simulação do Contador BCD 100, na subida do sinal de clock, é possível observar que o valor da varável Q\_UNIDADE se altera de 1001 (9) para 0000 (0), e a variável Q\_DEZENA se altera de 0001(0) para 0010 (2) demonstrando a mudança da contagem de 19 para 20, e assim, a simulação continua de unidade em unidade até que Q\_UNIDADE e Q\_DEZENA assumam o valor de 1001 (9), completando a contagem.