# RISC-V Conjunto de Instruções

GEX 612 - Organização de Computadores

Prof. Luciano L. Caimi Icaimi@uffs.edu.br



RISC-V: The Free and Open RISC Instruction Set Architecture

- ISA (<u>Instruction Set Architecture</u>) RISC moderna
  - Introduzida em 2011
- ISA aberta! (uso livre e livre de royalties)
- Funcionalidades e características <u>desenvolvidas com base nos</u> <u>acertos e erros de ISAs</u> que já estão no mercado há mais de 30 anos! (x86, ARM, MIPS)
- Veja figura 2.7 do livro "Guia Prático RISC-V: Atlas de uma arquitetura aberta"



 Mais simples do que ARM e x86

Tamanho relativo de programas do benchmark SPEC CPU2006 compilados com o GCC



Fonte: Livro Guia Prático RISC-V: Atlas de uma arquitetura aberta



- Mantida atualmente pela Fundação RISC-V
  - www.riscv.org
  - Fundação aberta e sem fins lucrativos
  - Mais de 325 empresas parceiras!

| >\$50     | В     | >\$5B, <        | \$50B       | >\$0.5B, <\$5B          |        |
|-----------|-------|-----------------|-------------|-------------------------|--------|
| Google    | USA   | BAE Systems     | UK          | AMD                     | USA    |
| Huawei    | China | MediaTek        | Taiwan      | Andes Technology        | China  |
| IBM       | USA   | Micron Tech.    | USA         | C-SKY Microsystems      | China  |
| Microsoft | USA   | Nvidia          | USA         | Integrated Device Tech. | USA    |
| Samsung   | Korea | NXP Semi.       | Netherlands | Mellanox Technology     | Israel |
|           |       | Qualcomm        | USA         | Microsemi Corp.         | USA    |
|           |       | Western Digital | USA         |                         |        |

Alguns dos maiores membros corporativos da Fundação RISC-V (VI Workshop RISC-V - 2017/05)





























































































































































































GREENWAVES ()



























































- Alguns links interessantes:
  - https://en.wikipedia.org/wiki/RISC-V
  - https://www.programmersought.com/article/50234370266/
  - https://www.zdnet.com/article/risc-v-opens-up-processor-design/
  - https://riscv.org/wp-content/uploads/2016/04/RISC-V-Offers-Simple-Modular-ISA.pdf



Arquitetura LOAD/STORE

- Memória endereçada à bytes
  - Cada palavra de memória tem 1 byte
  - Tipos de dados maiores do que 1 byte ocupam múltiplas células de memória, consecutivas

| Endereço | Célula |
|----------|--------|
| 0x40     | 2Bh    |
| 0x41     | 0Ch    |
| 0x42     | 37h    |
| 0x43     | A3h    |
| 0x44     | 3Fh    |
| 0x45     | 75h    |
| 0x46     | D7h    |
| 0x47     | E4h    |



- Tipos básicos de dados:
  - o byte: 1 byte
  - unsigned byte: 1 byte (sem sinal)
  - o halfword: 2 bytes
  - o unsigned halfword: 2 bytes (sem sinal)
  - o word: 4 bytes
  - o unsigned word: 4 bytes (sem sinal)
- ISA suporta diretamente estes tipos



- ISA Modular:
  - RV32I: Conjunto base de instruções para operações com números inteiros de 32 bits
  - RV32M: Instruções de multiplicação e divisão
  - RV32F e RV32D: Instruções de ponto-flutuante (single e double)
  - RV32A: Instruções atômicas
  - RV32C: Instruções compactas, de 16 bits
  - RV32V: Instruções vetoriais (SIMD)

ISA Modular:







#### Neste curso focaremos no conjunto **RV32I**:

- Conjunto base de instruções de 32 bits
- Banco de registradores com 32 registradores de 32 bits
- Classes de instruções:
  - Movimentação de dados (load e store)
  - Operações lógicas e aritméticas
  - Comparação de valores e desvios condicionais
  - Desvios incondicionais
  - Chamadas de função



Registradores no RISC-V:





#### Registradores no RISC-V:

- PC (Program Counter): Contador de Programa
- Banco de Registradores: 32 registradores

|     |     | _   | _   |     | _   | _   | _   |     | _   |     |     |     |     |     |     |
|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|
| x0  | x1  | x2  | x3  | x4  | x5  | x6  | x7  | x8  | x9  | x10 | x11 | x12 | x13 | x14 | x15 |
|     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |
| x16 | x17 | x18 | x19 | x20 | x21 | x22 | x23 | x24 | x25 | x26 | x27 | x28 | x29 | x30 | x31 |



#### Registradores no RISC-V:

Banco de Registradores: Mnemônicos

| zero | ra  | sp  | gp  | tp  | t0  | t1  | t2  | s0  | s1  | a0  | a1  | a2  | а3  | a4  | a5  |
|------|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|
| х0   | x1  | x2  | х3  | x4  | х5  | х6  | х7  | х8  | х9  | x10 | x11 | x12 | x13 | x14 | x15 |
|      |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |
| x16  | x17 | x18 | x19 | x20 | x21 | x22 | x23 | x24 | x25 | x26 | x27 | x28 | x29 | x30 | x31 |
| a6   | a7  | s2  | s3  | s4  | s5  | s6  | s7  | s8  | s9  | s10 | s11 | t3  | t4  | t5  | t6  |

UFFS - Universidade Federal da Fronteira Sul - Organização de Computadores



Registradores no RISC-V:

| Mnemônico | Convenção                      | Salvo   |
|-----------|--------------------------------|---------|
| рс        | Contador de Programa           | -       |
| a0, a1    | Argumentos/Retorno de função   | origem  |
| a2-a7     | Argumentos de função           | origem  |
| s0-s11    | Registrador Salvo              | destino |
| t0-t6     | Temporário                     | origem  |
| zero      | Contém sempre o valor 0 (zero) | -       |
| ra        | Endereço de retorno            | origem  |
| sp        | Ponteiro de pilha              | destino |
| gp        | Ponteiro global                | -       |
| tp        | Ponteiro de thread             | -       |

# **RISC-V: ISA (Instruction Set Architecture)**



- Arquitetura Load/Store: Os valores têm que ser carregados nos registradores antes de realizar-se operações
- ISA Modular
  - ISA básico padronizado e pequeno
  - Múltiplas extensões padronizadas
- Projetado para Expansão e Especialização
  - Codificação das instruções variável em tamanho
  - Espaço disponível para crescimento de Opcodes/Extensões

# **RISC-V: ISA (Instruction Set Architecture)**



| Base     | Descrição                                         | # instruções | Versão | Congelada |
|----------|---------------------------------------------------|--------------|--------|-----------|
| RV32I    | Conjunto de Instruções com Inteiros - 32 bits     | 49           | 2.0    | Sim       |
| RV64I    | Conjunto de Instruções com Inteiros - 64 bits     | 14           | 2.1    | Sim       |
| RV128I   | Conjunto de Instruções com Inteiros - 128 bits    | 14           | 1.7    | Não       |
| Extensão | Descrição                                         | # instruções | Versão | Congelada |
| M        | Extensão para Multiplicação e Divisão de Inteiros | 8            | 2.0    | Sim       |
| F        | Extensão para Ponto Flutuante de Precisão Simples | 25           | 2.2    | Sim       |
| D        | Extensão para Ponto Flutuante de Precisão Dupla   | 25           | 2.2    | Sim       |
| V        | Extensão para Operações Vetoriais                 | 186          | 0.2    | Não       |

Fonte: https://en.wikipedia.org/wiki/RISC-V

# RISC-V: ISA (Instruction Set Architecture)



#### Formato das Instruções:

|                        |                |            |    |    |    |    |    |    | 32    | 2-bit | RIS | C-V I | nstru | ıctio | n Fo | rma  | ts    |      |      |    |    |      |      |     |      |    |     |     |     |    |   |   |
|------------------------|----------------|------------|----|----|----|----|----|----|-------|-------|-----|-------|-------|-------|------|------|-------|------|------|----|----|------|------|-----|------|----|-----|-----|-----|----|---|---|
| Instruction<br>Formats | 31             | 30         | 29 | 28 | 27 | 26 | 25 | 24 | 23    | 22    | 21  | 20    | 19    | 18    | 17   | 16   | 15    | 14   | 13   | 12 | 11 | 10   | 9    | 8   | 7    | 6  | 5   | 4   | 3   | 2  | 1 | 0 |
| Register/register      |                | funct7 rs2 |    |    |    |    |    |    |       |       |     |       |       | rs1   |      |      | f     | unct | 3    |    |    | rd   |      |     |      |    | op  | OCO | de  |    |   |   |
| Immediate              |                | imm[11:0]  |    |    |    |    |    |    |       |       |     |       |       |       | rs1  |      |       | f    | unct | 3  |    |      | rd   |     |      |    |     | op  | oco | de |   |   |
| Upper<br>Immediate     | imm[31:        |            |    |    |    |    |    |    | 31:12 | 2]    |     |       |       |       |      |      |       |      |      |    | rd |      |      |     |      | op | OCO | de  |     |    |   |   |
| Store                  |                | imm[11:5]  |    |    |    |    |    |    |       | rs2   |     |       |       |       | rs1  |      |       | f    | unct | 3  |    | im   | m[4  | :0] |      |    |     | op  | oco | de |   |   |
| Branch                 | [12] imm[10:5] |            |    |    |    |    |    |    |       | rs2   |     |       |       |       | rs1  |      |       | f    | unct | 3  | İ  | mm[4 | 4:1] |     | [11] |    |     | op  | oco | de |   |   |
| Jump                   | [20]           |            |    |    |    |    |    | ]  |       |       |     | [11]  |       |       | ir   | nm[1 | 19:12 | 2]   |      |    |    |      | rd   |     |      |    |     | op  | oco | de |   |   |

- opcode (7 bit): partially specifies which of the 6 types of instruction formats
- funct7 + funct3 (10 bit): combined with opcode, these two fields describe what operation to perform
- rs1 (5 bit): specifies register containing first operand
- rs2 (5 bit): specifies second register operand
- rd (5 bit):: Destination register specifies register which will receive result of computation

|                        |                   |            |     |       |     |    |    |    | 32   | 2-bit | RIS | rl V-O | ıstru | ıctio | n Fo | rma  | ts |    |      |    |    |     |      |    |     |     |    |    |     |    |   |   |
|------------------------|-------------------|------------|-----|-------|-----|----|----|----|------|-------|-----|--------|-------|-------|------|------|----|----|------|----|----|-----|------|----|-----|-----|----|----|-----|----|---|---|
|                        | 31                | 30         | 29  | 28    | 27  | 26 | 25 | 24 | 23   | 22    | 21  | 20     | 19    | 18    | 17   | 16   | 15 | 14 | 13   | 12 | 11 | 10  | 9    | 8  | 7   | 6   | 5  | 4  | 3   | 2  | 1 | 0 |
| r                      |                   |            | fu  | ınct7 | 7   |    |    |    |      | rs2   |     |        |       |       | rs1  |      |    | f  | unct | 3  |    |     | d    |    |     |     |    | ор | COC | de |   |   |
|                        | imm[11:0] rs1 fur |            |     |       |     |    |    |    |      |       |     |        | unct  | 3     |      |      | ď  |    |      |    |    | ор  | COC  | de |     |     |    |    |     |    |   |   |
|                        |                   | imm[31:12] |     |       |     |    |    |    |      |       |     |        |       |       |      |      |    |    | ď    |    |    |     |      | op | COC | de  |    |    |     |    |   |   |
|                        |                   |            | imr | n[11: | :5] |    |    |    |      | rs2   |     |        |       |       | rs1  |      |    | fi | unct | 3  |    | imn | 1[4: | 0] |     |     |    | ор | COC | de |   |   |
| [12] imm[10:5] rs2 rs1 |                   |            |     |       |     |    |    |    | rs1  |       |     | f      | unct  | 3     | i    | mm[4 | 1] |    | [11] |    |    | ор  | COC  | de |     |     |    |    |     |    |   |   |
|                        | [20] imm[10:1]    |            |     |       |     |    |    |    | [11] |       |     | iı     | nm[1  | 19:12 | ?]   |      |    |    |      | ď  |    |     |      |    | ор  | COC | de |    |     |    |   |   |

Instruction

**Formats** Register/register Immediate Upper Immediate Store

**Branch** Jump

|                        |                   |            |     |       |     |    |    |    | 32   | 2-bit | RIS | rl V-O | ıstru | ıctio | n Fo | rma  | ts |    |      |    |    |     |      |    |     |     |    |    |     |    |   |   |
|------------------------|-------------------|------------|-----|-------|-----|----|----|----|------|-------|-----|--------|-------|-------|------|------|----|----|------|----|----|-----|------|----|-----|-----|----|----|-----|----|---|---|
|                        | 31                | 30         | 29  | 28    | 27  | 26 | 25 | 24 | 23   | 22    | 21  | 20     | 19    | 18    | 17   | 16   | 15 | 14 | 13   | 12 | 11 | 10  | 9    | 8  | 7   | 6   | 5  | 4  | 3   | 2  | 1 | 0 |
| r                      |                   |            | fu  | ınct7 | 7   |    |    |    |      | rs2   |     |        |       |       | rs1  |      |    | f  | unct | 3  |    |     | d    |    |     |     |    | ор | COC | de |   |   |
|                        | imm[11:0] rs1 fur |            |     |       |     |    |    |    |      |       |     |        | unct  | 3     |      |      | ď  |    |      |    |    | ор  | COC  | de |     |     |    |    |     |    |   |   |
|                        |                   | imm[31:12] |     |       |     |    |    |    |      |       |     |        |       |       |      |      |    |    | ď    |    |    |     |      | op | COC | de  |    |    |     |    |   |   |
|                        |                   |            | imr | n[11: | :5] |    |    |    |      | rs2   |     |        |       |       | rs1  |      |    | fi | unct | 3  |    | imn | 1[4: | 0] |     |     |    | ор | COC | de |   |   |
| [12] imm[10:5] rs2 rs1 |                   |            |     |       |     |    |    |    | rs1  |       |     | f      | unct  | 3     | i    | mm[4 | 1] |    | [11] |    |    | ор  | COC  | de |     |     |    |    |     |    |   |   |
|                        | [20] imm[10:1]    |            |     |       |     |    |    |    | [11] |       |     | iı     | nm[1  | 19:12 | ?]   |      |    |    |      | ď  |    |     |      |    | ор  | COC | de |    |     |    |   |   |

Instruction

**Formats** Register/register Immediate Upper Immediate Store

**Branch** Jump



#### Formato das Instruções:

| 31 30 25                 | 24 21    | 20     | 19  | 15 14    | 12 11 | 8                       | 7       | 6     | 0        |
|--------------------------|----------|--------|-----|----------|-------|-------------------------|---------|-------|----------|
| funct7                   | rs2      |        | rs1 | funct    | t3    | $\operatorname{rd}$     |         | opcod | e R-type |
|                          |          |        |     |          |       |                         |         |       |          |
| imm[1]                   | 1:0]     |        | rs1 | funct    | t3    | $\operatorname{rd}$     |         | opcod | e I-type |
|                          |          |        |     |          |       |                         |         |       |          |
| imm[11:5]                | rs2      |        | rs1 | funct    | t3    | $\operatorname{imm}[4]$ | 4:0]    | opcod | e S-type |
|                          |          |        |     | - '      | '     |                         |         |       |          |
| $imm[12] \mid imm[10:5]$ | rs2      |        | rs1 | funct    | t3 im | m[4:1]                  | imm[11] | opcod | e B-type |
|                          |          |        |     |          |       |                         |         |       |          |
|                          | imm[31:1 | [12]   |     |          |       | $\operatorname{rd}$     |         | opcod | e U-type |
|                          |          |        |     |          |       |                         |         |       |          |
| imm[20] $imm[10]$        | 0:1] ir  | nm[11] | imn | n[19:12] |       | $\operatorname{rd}$     |         | opcod | e J-type |

| RISC-V: ISA         | Data transfers                                                                     | only memory address mode is 12-bit displacement+con                                                                      |
|---------------------|------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------|
|                     | lb, lbu, sb                                                                        | Load byte, load byte unsigned, store byte (to/from integr                                                                |
|                     | lh, lhu, sh                                                                        | Load half word, load half word unsigned, store half wor registers)                                                       |
|                     | lw, lwu, sw                                                                        | Load word, store word (to/from integer registers)                                                                        |
| Instruções RV32I:   | ld, sd                                                                             | Load doubleword, store doubleword                                                                                        |
|                     | Arithmetic/logical                                                                 | Operations on data in GPRs.                                                                                              |
|                     | add, addi, addw, addiw, sub,<br>subi, subw, subiw                                  | Add and subtract, with both word and immediate version                                                                   |
|                     | slt, sltu, slti, sltiu                                                             | set-less-than with signed and unsigned, and immediate                                                                    |
|                     | and, or, xor, andi, ori, xori                                                      | and, or, xor, both register-register and register-immediate                                                              |
|                     | lui                                                                                | Load upper immediate: loads bits 3112 of a register wi value. Upper 32 bits are set to 0                                 |
|                     | auipc                                                                              | Sums an immediate and the upper 20-bits of the PC into building a branch to any 32-bit address                           |
|                     | sll, srl, sra, slli, srli,<br>srai, sllw,slliw, srli,<br>srliw, srai, sraiw        | Shifts: logical shift left and right and arithmetic shift rig<br>and word versions (word versions leave the upper 32 bit |
|                     | <pre>mul, mulw, mulh, mulhsu, mulhu, div, divw, divu, rem, remu, remw, remuw</pre> | Integer multiply, divide, and remainder, signed and unsign 64-bit products in two instructions. Also word versions       |
|                     | Control                                                                            | Conditional branches and jumps; PC-relative or through                                                                   |
|                     | beq, bne, blt, bge, bltu, bgeu                                                     | Branch based on compare of two registers, equal, not equal or equal, signed and unsigned                                 |
|                     | jal,jalr                                                                           | Jump and link address relative to a register or the PC                                                                   |
| UFFS - Universidade | Federal da Fronteira Sul                                                           | - Organização de Computadores                                                                                            |

|                                                                              | registers)                                                                                                                                         |
|------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------|
| lw, lwu, sw                                                                  | Load word, store word (to/from integer registers)                                                                                                  |
| ld, sd                                                                       | Load doubleword, store doubleword                                                                                                                  |
| Arithmetic/logical                                                           | Operations on data in GPRs.                                                                                                                        |
| add, addi, addw, addiw, sub,<br>subi, subw, subiw                            | Add and subtract, with both word and immediate versions                                                                                            |
| slt, sltu, slti, sltiu                                                       | set-less-than with signed and unsigned, and immediate                                                                                              |
| and, or, xor, andi, ori, xori                                                | and, or, xor, both register-register and register-immediate                                                                                        |
| lui                                                                          | Load upper immediate: loads bits $3112$ of a register with the immediate value. Upper $32$ bits are set to $0$                                     |
| auipc                                                                        | Sums an immediate and the upper 20-bits of the PC into a register; used for building a branch to any 32-bit address                                |
| sll, srl, sra, slli, srli,<br>srai, sllw,slliw, srli,<br>srliw, srai, sraiw  | Shifts: logical shift left and right and arithmetic shift right, both immediate and word versions (word versions leave the upper 32 bit untouched) |
| mul, mulw, mulh, mulhsu,<br>mulhu, div,divw, divu, rem,<br>remu, remw, remuw | Integer multiply, divide, and remainder, signed and unsigned with support for 64-bit products in two instructions. Also word versions              |
| Control                                                                      | Conditional branches and jumps; PC-relative or through register                                                                                    |
| beq, bne, blt, bge, bltu, bgeu                                               | Branch based on compare of two registers, equal, not equal, less than, greater or equal, signed and unsigned                                       |
| jal,jalr                                                                     | Jump and link address relative to a register or the PC                                                                                             |
|                                                                              |                                                                                                                                                    |

Instruction meaning

Move data between registers and memory, or between the integer and FP; only memory address mode is 12-bit displacement+contents of a GPR

Load half word, load half word unsigned, store half word (to/from integer

Load byte, load byte unsigned, store byte (to/from integer registers)

Instruction type/opcode

Data transfers





| 0111  | 0: | rd          | imm[31:12] |       |                |              |  |
|-------|----|-------------|------------|-------|----------------|--------------|--|
| 0111  | 00 | rd          | imm[31:12] |       |                |              |  |
| 1111  | 1. | rd          |            | 9:12] | [20]10:1[11]1  | imm          |  |
| 0111  | 1. | rd          | 000        | rs1   | final decision | imm[11:0     |  |
| 00011 | 1. | imm[4:1 11] | 000        | rs1   | rs2            | imm[12 10:5] |  |
| 00011 | 1. | imm[4:1 11] | 001        | rs1   | rs2            | imm[12 10:5] |  |
| 00011 | 1. | imm[4:1 11] | 100        | rs1   | rs2            | imm[12 10:5] |  |
| 00011 | 1. | imm[4:1 11] | 101        | rs1   | rs2            | imm[12 10:5] |  |
| 00011 | 1. | imm[4:1 11] | 110        | rs1   | rs2            | imm[12 10:5] |  |
| 00011 | 1. | imm[4:1 11] | 111        | rs1   | rs2            | imm[12 10:5] |  |
| 00011 | 00 | rd          | 000        | rs1   |                | imm[11:0     |  |
| 00011 | 00 | rd          | 001        | rs1   |                | imm[11:0     |  |
| 00011 | 00 | rd          | 010        | rs1   |                | imm[11:0     |  |
| 00011 | 00 | rd          | 100        | rs1   | imm[11:0]      |              |  |
| 00011 | 00 | rd          | 101        | rs1   | imm[11:0]      |              |  |
| 00011 | 0: | imm[4:0]    | 000        | rs1   | rs2            | imm[11:5]    |  |
| 00011 | 0. | imm[4:0]    | 001        | rs1   | rs2            | imm[11:5]    |  |
| 00011 | 0. | imm[4:0]    | 010        | rs1   | rs2            | imm[11:5]    |  |

# Instruções RV32I

|       |         |                  |     | *     |              |            |         |
|-------|---------|------------------|-----|-------|--------------|------------|---------|
| ADDI  | 0010011 | rd               | 000 | rs1   | - 1          | mm[11:0]   | iı      |
| SLTI  | 0010011 | rd               | 010 | rs1   | imm[11:0]    |            |         |
| SLTIU | 0010011 | $^{\mathrm{rd}}$ | 011 | rs1   | -            | mm[11:0]   | iı      |
| XORI  | 0010011 | rd               | 100 | rs1   |              | mm[11:0]   | iı      |
| ORI   | 0010011 | rd               | 110 | rs1   | 1            | mm[11:0]   | iı      |
| ANDI  | 0010011 | rd               | 111 | rs1   | - 1          | mm[11:0]   | iı      |
| SLLI  | 0010011 | rd               | 001 | rs1   | shamt        | 0          | 000000  |
| SRLI  | 0010011 | rd               | 101 | rs1   | shamt        | 0          | 000000  |
| SRAI  | 0010011 | rd               | 101 | rs1   | shamt        | 0          | 010000  |
| ADD   | 0110011 | rd               | 000 | rs1   | rs2          | 0          | 000000  |
| SUB   | 0110011 | $_{\rm rd}$      | 000 | rs1   | rs2          | 0          | 010000  |
| SLL   | 0110011 | $_{\rm rd}$      | 001 | rs1   | rs2          | 0          | 000000  |
| SLT   | 0110011 | $_{\rm rd}$      | 010 | rs1   | rs2          | 0          | 000000  |
| SLTU  | 0110011 | rd               | 011 | rs1   | rs2          | 0          | 000000  |
| XOR.  | 0110011 | rd               | 100 | rs1   | rs2          | 0          | 000000  |
| SRL   | 0110011 | rd               | 101 | rs1   | rs2          | 0          | 000000  |
| SRA   | 0110011 | rd               | 101 | rs1   | rs2          | 0          | 0100000 |
| OR    | 0110011 | rd               | 110 | rs1   | rs2          | 0          | 000000  |
| AND   | 0110011 | rd               | 111 | rs1   | rs2          | 0          | 000000  |
| FENCI | 0001111 | 00000            | 000 | 00000 | succ         | pred       | 0000    |
| FENCI | 0001111 | 00000            | 001 | 00000 | 0000         | 0000       | 0000    |
| ECALI | 1110011 | 00000            | 000 | 00000 |              | 0000000000 | 0.00    |
| EBRE. | 1110011 | 00000            | 000 | 00000 | 000000000001 |            |         |
| CSRRV | 1110011 | rd               | 001 | rs1   | csr          |            |         |
| CSRRS | 1110011 | rd               | 010 | rs1   | csr          |            |         |
| CSRRC | 1110011 | rd               | 011 | rs1   | csr          |            |         |
| CSRRV | 1110011 | $_{\rm rd}$      | 101 | zimm  | csr          |            |         |
| CSRRS | 1110011 | $_{\mathrm{rd}}$ | 110 | zimm  | - 9          | csr        |         |
| CSRRC | 1110011 | rd               | 111 | zimm  | csr          |            |         |



| Exam | ple      | Instruction            | Meaning                                                             |  |  |
|------|----------|------------------------|---------------------------------------------------------------------|--|--|
| add  | x1,x2,x3 | Add                    | $Regs[x1] \leftarrow Regs[x2] + Regs[x3]$                           |  |  |
| addi | x1,x2,3  | Add immediate unsigned | $Regs[x1] \leftarrow Regs[x2] + 3$                                  |  |  |
| lui  | x1,42    | Load upper immediate   | Regs[x1] $\leftarrow 0^{32} \# 42 \# 0^{12}$                        |  |  |
| s11  | x1,x2,5  | Shift left logical     | Regs[x1] ← Regs[x2] << 5                                            |  |  |
| slt  | x1,x2,x3 | Set less than          | if (Regs[x2] <regs[x3])<br>Regs[x1]←1else Regs[x1]←0</regs[x3])<br> |  |  |





| Example Instruction |            |                         | Meaning                                                               |
|---------------------|------------|-------------------------|-----------------------------------------------------------------------|
| ٦w                  | x1,60(x2)  | Load word               | $Regs[x1] \leftarrow_{32} Mem[60 + Regs[x2]]$                         |
| lwu                 | x1,60(x2)  | Load word unsigned      | Regs[x1] $\leftarrow_{32} 0^{32} \# \text{Mem}[60 + \text{Regs}[x2]]$ |
| 1 h                 | x1,40(x3)  | Load half word          | $Regs[x1] \leftarrow_{16} (Mem[40+Regs[x3]])$                         |
| 1 hu                | x1,40(x3)  | Load half word unsigned | Regs[x1] $\leftarrow_{16}$ 0 <sup>32</sup> ## Mem[40+Regs[x3]]        |
| 1 b                 | x1,40(x3)  | Load byte               | $Regs[x1] \leftarrow_8 (Mem[40+Regs[x3]]$                             |
| 1bu                 | x1,40(x3)  | Load byte unsigned      | Regs[x1] $\leftarrow_8$ $0^{32} \# \text{Mem}[40 + \text{Regs}[x3]]$  |
| SW                  | x3,500(x4) | Store word              | $Mem[500 + Regs[x4]] \leftarrow_{32} Regs[x3]$                        |
| sh                  | x3,502(x2) | Store half              | $Mem[502 + Regs[x2]] \leftarrow_{16} Regs[x3]$                        |
| sb                  | x2,41(x3)  | Store byte              | $Mem[41+Regs[x3]] \leftarrow_8 Regs[x2]$                              |



| Example Instruction          |                        | Meaning                                                          |
|------------------------------|------------------------|------------------------------------------------------------------|
| jal x1,offset                | Jump and link          | Regs[x1] $\leftarrow$ PC+4; PC $\leftarrow$ PC + (offset $<<$ 1) |
| <pre>jalr x1,x2,offset</pre> | Jump and link register | Regs[x1] $\leftarrow$ PC+4; PC $\leftarrow$ Regs[x2]+offset      |
| beq x3,x4,offset             | Branch equal zero      | if $(Regs[x3]==Regs[x4])$ $PC \leftarrow PC + (offset << 1)$     |
| bgt x3,x4,name               | Branch not equal zero  | if (Regs[x3]>Regs[x4]) $PC \leftarrow PC + (offset << 1)$        |



# RISC-V: modos de endereçamento



Immediate addressing



2. Register addressing



3. Base addressing, i.e., displacement addressing



4. PC-relative addressing



UFFS - Universidade Federal da Fronteira Sul - Organização de Computadores



# **Exemplo 1**



```
.data
pseudo-código:
                                           .text
   if(x < 10)
                                    main:
      a = a + 1;
                                       addi t0, zero, 10
   else
                                       addi t1, zero, 1
      a = -1;
                                    if:
                                       blt s0, t0, true
                                       addi s1, zero, -1
Mapeamento de registradores:
                                            fim
                                    true:
   s0 \leftarrow x
                                       add s1, s1, t1
   s1 ← a
                                    fim:
                                       nop
```

# Exemplo 2



```
pseudo-código:
```

$$a = 100;$$
for(x = 0; x < 10; x++)
 $a = a + x$ ;

 $s0 \leftarrow x$  $s1 \leftarrow a$  laço for:

- 1) inicializar variáveis
- 2) testar condição de parada
- 3) corpo do laço
- 4) atualizar variável de controle
- 5) voltar para o teste de condição de parada



# Exemplo 2



```
pseudo-código:
   a = 100;
```

for (x = 0; x < 10; x++)a = a + x;

 $s0 \leftarrow x$ 

Mapeamento de registradores:

s1 ← a

.data

.text

main: addi s1, zero, 100 inicializa:

addi t0, zero, 10 add s0, zero, zero

condicao: beg s0, t0, fim corpo:

add s1, s1, s0 atualiza:

addi s0, s0, 1 i condicao fim:





Descrição: comparar os valores presentes em cada elemento dos vetores A e B e colocar, respectivamente, 1, 0 ou -1 se valor de A for maior, igual ou menor que o valor de B, no mesmo elemento do vetor C (vetores possuem 5 elementos cada).

### Pseudo-código:

```
for(x = 0; x < 5; x++) {
   if(vector_A[x] == vector_B[x])
     vector_C[x] = 0;
   else if(vector_A[x] > vector_B[x])
     vector_C[x] = 1;
   else
     vector_C[x] = -1;
}
```

```
Exemplo 3
        .data
                                            if A greater:
            .word -5, 4, 2, -11, 9
vector A:
                                               bgt s0, s1, A greater
vector_B: .word 9, 4, -2, 3, 6
vector C: .space 20
                                           A minor:
vector len: .word
                                                addi t2, zero, -1
                                                sw t2, (a2)
        .text
main:
                                           update control:
    la a0, vector A
                                                ad\overline{d}ia0, a0, 4
    la al, vector B
                                                addia1, a1, 4
    la a2, vector C
                                                addia2, a2, 4
    ٦w
        t0, vector len
                                                addit1, t1, 1
                                                i cond
init:
    addi t1, zero, 0
                                           equal:
                                                sw zero, (a2)
cond: bge t1, t0, end loop
                                                    update control
    lw s0, 0 (a0)
    lw s1, (a1)
```

A greater:

addi t2, zero, 1

j update control

sw t2, (a2)

end loop: nop UFFS - Universidade Federal da Fronteira Sul - Organização de Computadores

if equal:

beg s0, s1, equal





Descrição: Fazer uma **função** que recebe o endereço inicial de um vetor e dois indices do mesmo e realiza a troca dos valores presentes nos indices.

### Pseudo-código:

```
void swap_vector(int &vector[0], int indice_1, int indice_2){
  int aux_1, aux_2;

  aux_1 = vector[indice_1];
  aux_2 = vector[indice_2];

  vector[indice_1] = aux_2;
  vector[indice_2] = aux_1;
```



Descrição: Fazer um programa com um vetor e dois indices do mesmo e realiza a troca dos valores presentes nos indices.

### Pseudo-código:

```
Main
  int vector[10], int indice_1, int indice;
  int aux_1, aux_2;

aux_1 = vector[indice_1];
  aux_2 = vector[indice_2];

vector[indice_1] = aux_2;
  vector[indice_2] = aux_1;
```



Implementar um programa usando o assembly do RISC-V que contém pelo menos 3 funções:

- void preenche\_vetor(int &vetor[0], int num\_elementos);

Esta função recebe o endereço inicial de um vetor e número de elementos do mesmo e preenche o mesmo com valores lidos do teclado;

- void imprime\_vetor(int &vetor[0], int num\_elementos);

Esta função recebe o endereço inicial de um vetor e número de elementos do mesmo e imprime o conteúdo do vetor no console;

- void ordena\_vetor(int &vetor[0], int num\_elementos);

Esta função recebe o endereço inicial de um vetor e número de elementos do mesmo e ordena o elementos do vetor em ordem decrescente (do maior para o menor);

#### O programa deve:

- a) preencher o vetor com 10 valores;
- b) imprimir o vetor preenchido;
- c) ordenar o vetor;
- d) imprimir o vetor ordenado.

# Instruções de formato R



|                        | <b>3</b> |    |    |       |    |     |    |    |        |     |    |    |        |    |     |    |    |    |      |                         |    |        |    |   |     |    |     |   |      |    |              |              |
|------------------------|----------|----|----|-------|----|-----|----|----|--------|-----|----|----|--------|----|-----|----|----|----|------|-------------------------|----|--------|----|---|-----|----|-----|---|------|----|--------------|--------------|
| Instruction<br>Formats | 31       | 30 | 29 | 28    | 27 | 26  | 25 | 24 | 23     | 22  | 21 | 20 | 19     | 18 | 17  | 16 | 15 | 14 | 13   | 12                      | 11 | 10     | 9  | 8 | 7   | 6  | 5 5 | 2 | 1 3  | 2  | 1            | 0            |
| Register/register      |          |    | fı | unct7 | 7  |     |    |    |        | rs2 |    |    |        |    | rs1 |    |    | f  | unct | 3                       |    |        | rd |   |     |    |     | ( | opco | de |              |              |
| 00000                  | 000      |    |    |       |    | rsi | 2  |    | $\top$ |     | rs | 1  |        |    | 000 | )  |    |    | r    | d                       |    |        |    | 0 | 110 | 00 | 11  |   |      | A  | D            | D            |
| 01000                  | 000      |    |    |       |    | rs  | 2  |    | T      |     | rs | 1  |        |    | 000 | )  | T  |    | r    | d                       |    | $\neg$ |    | 0 | 110 | 00 | 11  |   |      | S  | UI           | 3            |
| 00000                  | 000      |    |    |       |    | rs  | 2  |    | T      |     | rs | 1  |        |    | 001 | 1  |    |    | r    | d                       |    |        |    | 0 | 110 | 00 | 11  |   |      | S  | LL           |              |
| 00000                  | 000      |    |    |       |    | rs  | 2  |    | T      |     | rs | 1  | $\neg$ |    | 010 | )  |    |    | r    | d                       |    | $\neg$ |    | 0 | 110 | 00 | 11  |   |      | S  | $\Gamma$     | 1            |
| 00000                  | 000      |    |    |       |    | rs  | 2  |    | T      |     | rs | 1  |        |    | 011 | 1  |    |    | r    | d                       |    | $\neg$ |    | 0 | 110 | 00 | 11  |   |      | S  | $\Gamma$     | $\Gamma$ U   |
| 00000                  | 000      |    |    |       |    | rs  | 2  |    | T      |     | rs | 1  | $\neg$ |    | 100 | )  |    |    | r    | d                       |    |        |    | 0 | 110 | 00 | 11  |   |      | X  | O.           | $\mathbf{R}$ |
| 00000                  | 000      |    |    |       |    | rs  | 2  |    |        |     | rs | 1  |        |    | 101 | 1  |    |    | r    | d                       |    |        |    | 0 | 110 | 00 | 11  |   |      | S  | RI           |              |
| 01000                  | 000      |    |    |       |    | rs  | 2  |    |        |     | rs | 1  |        |    | 101 | 1  |    |    | r    | d                       |    |        |    | 0 | 110 | 00 | 11  |   |      | S  | RA           | A            |
| 00000                  | 0000000  |    |    |       |    | rs  | 2  |    | $\top$ |     | rs | 1  | $\neg$ |    | 11( | )  |    |    | r    | d                       |    |        |    | 0 | 110 | 00 | 11  |   |      | O  | $\mathbf{R}$ |              |
| 00000                  | 000      |    |    |       |    | rs  | 2  |    |        |     | rs | 1  | $\neg$ |    | 111 | 1  |    |    | r    | $\overline{\mathrm{d}}$ |    | $\neg$ |    | 0 | 110 | 00 | 11  |   |      | A  | N            | D            |

**<MNE>** rd, rs1, rs2 # reg[rd] ← reg[rs1] MNE reg[rs2]



# Instruções de formato I



| Instructi<br>Formats | on | 31 | 30 | 29 | 28 | 27 | 26   | 25     | 24 | 23 | 22 | 21 | 20 | 19 | 18 | 17  | 16 | 15 | 14 | 13   | 12 | 11 | 10 | 9  | 8 | 7 | 6 | 5 | 4  | 3   | 2  | 1 | 0 |
|----------------------|----|----|----|----|----|----|------|--------|----|----|----|----|----|----|----|-----|----|----|----|------|----|----|----|----|---|---|---|---|----|-----|----|---|---|
| Immedia              | te |    |    |    |    | i  | imm[ | [11:0] | ]  |    |    |    |    |    |    | rs1 |    |    | fı | unct | 3  |    |    | rd |   |   |   |   | op | coc | le |   |   |

### **Aritméticas:**

|           |     |     |                  |         | _     |
|-----------|-----|-----|------------------|---------|-------|
| imm[11:0] | rs1 | 000 | rd               | 0010011 | ADDI  |
| imm[11:0] | rs1 | 010 | rd               | 0010011 | SLTI  |
| imm[11:0] | rs1 | 011 | $^{\mathrm{rd}}$ | 0010011 | SLTIU |
| imm[11:0] | rs1 | 100 | rd               | 0010011 | XORI  |
| imm[11:0] | rs1 | 110 | rd               | 0010011 | ORI   |
| imm[11:0] | rs1 | 111 | rd               | 0010011 | ANDI  |
|           |     |     |                  |         |       |

<MNEi> rd, rs1, imm # reg[rd] ← reg[rs1] MNEi imm



$$S = (A - B) + (C - 5)$$

.text

main:

sub t0, s0, s1 addi t1, s2, -5 add s3, t0, t1 Mapeamento de registradores:

s0 ← A s1 ← B

s2 ← C

 $s3 \leftarrow S$ 



# Instruções de formato I



| Instruction Formats | n | 31 | 30 | 29 | 28 | 27 | 26  | 25     | 24 | 23 | 22 | 21 | 20 | 19 | 18 | 17  | 16 | 15 | 14 | 13   | 12 | 11 | 10 | 9  | 8 | 7 | 6 | 5 | 4  | 3   | 2  | 1 | 0 |
|---------------------|---|----|----|----|----|----|-----|--------|----|----|----|----|----|----|----|-----|----|----|----|------|----|----|----|----|---|---|---|---|----|-----|----|---|---|
| Immediat            | е |    |    |    |    | i  | mm[ | [11:0] | ]  |    |    |    |    |    |    | rs1 |    |    | fı | unct | 3  |    |    | rd |   |   |   |   | op | coc | le |   |   |

### Load:

| imm[11:0] | rs1 | 000 | $^{\mathrm{rd}}$ | 0000011 | LB  |
|-----------|-----|-----|------------------|---------|-----|
| imm[11:0] | rs1 | 001 | rd               | 0000011 | LH  |
| imm[11:0] | rs1 | 010 | $^{\mathrm{rd}}$ | 0000011 | LW  |
| imm[11:0] | rs1 | 100 | $^{\mathrm{rd}}$ | 0000011 | LBU |
| imm[11:0] | rs1 | 101 | $^{\mathrm{rd}}$ | 0000011 | LHU |

**<MNE>** rd, imm (rs1) # reg[rd] ← (reg[rs1] + imm)

.data **Exemplo** .space 4 A: B: .space 4

C: .space 4

.text

.space 4

la t0, A

la t1, B

la t2, C

la t3, S

lw s0, 0 (t0)

1w s1, 0 (t1)

lw s2, 0 (t2)

sub a0, s0, s1

addi a1, s2, -5

add s3, a0, a1

sw s3, 0 (t3)

S:

main:



 $s0 \leftarrow A$ 

s1 ← B

s2 ← C

 $s3 \leftarrow S$ 

UFFS - Universidade Federal da Fronteira Sul - Organização de Computadores

Mapeamento de registradores:





S = (A - B) + (C - 5)



S = A[3] + B[7]

.data

vetorA: .space 40

vetorB: .space 40

.text

main:

la s0, vetorA

la s1, vetorB

lw t0, 12 (s0)

lw t1, 28 (s1)

add t2, t0, t1

### Mapeamento de registradores:

t2 ← S



# Instruções de formato S



| Instruction<br>Formats | 31 | 30 | 29  | 28    | 27  | 26 | 25 | 24 | 23 | 22  | 21 | 20 | 19 | 18 | 17  | 16 | 15 | 14 | 13   | 12 | 11 | 10  | 9   | 8   | 7 | 6 | 5 | 4  | 3   | 2 | 1 | 0 |
|------------------------|----|----|-----|-------|-----|----|----|----|----|-----|----|----|----|----|-----|----|----|----|------|----|----|-----|-----|-----|---|---|---|----|-----|---|---|---|
| Store                  |    |    | imn | n[11: | :5] |    |    |    |    | rs2 |    |    |    |    | rs1 |    |    | f  | unct | 3  |    | imı | m[4 | :0] |   |   |   | ор | cod | е |   |   |

### Store:

|           | -   |     |     | 4 40000 - 40000 |         | _  |
|-----------|-----|-----|-----|-----------------|---------|----|
| imm[11:5] | rs2 | rs1 | 000 | imm[4:0]        | 0100011 | SB |
| imm[11:5] | rs2 | rs1 | 001 | imm[4:0]        | 0100011 | SH |
| imm[11:5] | rs2 | rs1 | 010 | imm[4:0]        | 0100011 | SW |

<MNE> rs2, imm (rs1) # (reg[rs1] + imm) ← reg[rs2]



### C[5] = A[3] + B[7]

```
.data
vetorA:.space 40
vetorB:.space 40
vetorC:.space 40
    .text
main:
   la s0, vetorA
   la s1, vetorB
   la s2, vetorC
   1w + 10, 12 (s0)
   lw t1, 28 (s1)
   add t2, t0, t1
    sw t2, 20 (s2)
```



## Instruções de formato B



| Instruction<br>Formats | 31   | 30 | 29 | 28   | 27   | 26 | 25 | 24 | 23 | 22  | 21 | 20 | 19 | 18 | 17  | 16 | 15 | 14 | 13   | 12 | 11 | 10   | 9    | 8 | 7    | 6 | 5 | 4  | 3   | 2  | 1 0 | ) |
|------------------------|------|----|----|------|------|----|----|----|----|-----|----|----|----|----|-----|----|----|----|------|----|----|------|------|---|------|---|---|----|-----|----|-----|---|
| Branch                 | [12] |    | i  | imm[ | 10:5 | 5] |    |    |    | rs2 |    |    |    |    | rs1 |    |    | f  | unct | 3  | i  | mm[4 | 1:1] |   | [11] |   |   | ор | COC | le |     |   |

| imm[12 10:5]            | rs2 | rs1 | 000 | imm[4:1 11] | 1100011 | BEQ  |
|-------------------------|-----|-----|-----|-------------|---------|------|
| imm[12 10:5]            | rs2 | rs1 | 001 | imm[4:1 11] | 1100011 | BNE  |
| $\mathrm{imm}[12 10.5]$ | rs2 | rs1 | 100 | imm[4:1 11] | 1100011 | BLT  |
| imm[12 10:5]            | rs2 | rs1 | 101 | imm[4:1 11] | 1100011 | BGE  |
| imm[12 10:5]            | rs2 | rs1 | 110 | imm[4:1 11] | 1100011 | BLTU |
| $\mathrm{imm}[12 10.5]$ | rs2 | rs1 | 111 | imm[4:1 11] | 1100011 | BGEU |
|                         |     |     |     |             |         |      |

<MNE> rs1, rs2, imm # if (reg[rs1] <MNE> reg[rs2])
PC ← PC + imm
else

i fim



```
if(A[3] < B[7])
    .data
                                      C[5] = A[3]
vetorA:.space 40
vetorB:.space 40
                                  else
vetorC:.space 40
                                     C[5] = B[7]
    .text
main:
   la s0, vetorA
   la s1, vetorB
                               if:
   la s2, vetorC
                                   sw t0, 20 (s2)
   lw t0, 12(s0)
                               fim:
                                     nop
   lw t1, 28(s1)
   blt t0, t1, if
else:
    sw t1, 20 (s2)
```





```
int vetorA[10];
       .data
vetorA: .space 40
       .text
main:
   la s0, vetorA
   li t0, 0 # add t0, zero, zero
   li t1,10 # addi t1, zero, 10
loop:
   beg t0,t1, end
                                      end:
   1w s1, 0(s0)
                                          nop
   addi s1, s1,1
   sw s1, 0(s0)
   addi s0, s0, 4
   addi t0, t0, 1
        loop
```

 $for(x=0; x<10;x++){$ **vetorA[x] += 1**;

## Instruções de formato J



| Instruction<br>Formats | 31   | 30 | 29 | 28 | 27 | 26   | 25    | 24 | 23 | 22 | 21 | 20   | 19 | 18 | 17 | 16   | 15    | 14 | 13 | 12 | 11 | 10 | 9  | 8 | 7 | 6 | 5 | 4  | 3    | 2  | 1 | 0 |
|------------------------|------|----|----|----|----|------|-------|----|----|----|----|------|----|----|----|------|-------|----|----|----|----|----|----|---|---|---|---|----|------|----|---|---|
| Jump                   | [20] |    |    |    |    | imm[ | [10:1 | ]  |    |    |    | [11] |    |    | ir | nm[1 | 19:12 | 2] |    |    |    |    | rd |   |   |   |   | op | ococ | de |   |   |

JAL rd, imm # reg[rd] ← PC + 4 PC ← PC[31-20] : imm[1-20]

Jump and Link (JAL) instrução salva o retorno no registrador de destino (normalmente ra);

Desvia em relação ao valor atual de PC
O valor imm (constante) é calculado a partir da 'distância' entre a instrução atual e o rótulo do programa





### **APENDICE 01:**

### **Caracteristicas ISA RISC-V**

Fonte: Livro Guia Prático RISC-V: Atlas de uma arquitetura aberta

UFFS - Universidade Federal da Fronteira Sul - Organização de Computadores

### **APENDICE: caracteristicas ISA RISC-V**



|              |                       | Erros do passado    |                     | Lições aprendidas         |
|--------------|-----------------------|---------------------|---------------------|---------------------------|
|              | ARM-32 (1986)         | MIPS-32 (1986)      | x86-32 (1978)       | RV32I (2011)              |
| Custo        | Multiplicação de in-  | Multiplicação e     | Operações de 8-bit  | Sem operações de 8-bit e  |
|              | teiros mandatória     | divisão de inteiros | e 16-bit. Multipli- | 16-bit operations. Multi- |
|              |                       | mandatória          | cação e divisão de  | plicação e divisão de in- |
|              |                       |                     | inteiros mandatóri- | teiros opcional (RV32M)   |
|              |                       |                     | aInteger            |                           |
| Simplicidade | Sem registrador       | Imediatos zero e    | Sem registrador     | Registrador x0 dedicado   |
|              | zero. Execução de     | de sinal estendido. | zero. Instruções de | ao valor 0. Imedi-        |
|              | instrução condi-      | Algumas instruções  | chamada/retorno     | atos somente com sinal    |
|              | cional. Modos         | aritméticas podem   | de procedimento     | estendido. Modo de        |
|              | de endereço de        | causar armadilhas   | complexo (En-       | endereçamento de da-      |
|              | dados complexos.      | de overflow         | ter/Leave). In-     | dos. Nenhuma execução     |
|              | Instruções de pilha   |                     | struções de pilha   | condicional. Nenhuma      |
|              | (push/pop). Opção     |                     |                     | instrução complexa de     |
|              | de deslocamento       |                     | de endereço de      | desvio/retorno. Nen-      |
|              | para instruções arit- |                     | dados complexos.    | huma trap para overflow   |
|              | méticas e lógicas     |                     | Instruções de laço  | aritmético. Instruções de |
|              |                       |                     |                     | deslocamento separadas    |

Fonte: Livro Guia Prático RISC-V: Atlas de uma arquitetura aberta

### **RISC-V**



|                  |                     | Erros do passado    |                     | Lições aprendidas         |
|------------------|---------------------|---------------------|---------------------|---------------------------|
|                  | ARM-32 (1986)       | •                   | x86-32 (1978)       | RV32I (2011)              |
| Desempenho       | Códigos de          | Os registradores de | Códigos de          | Instruções de compara e   |
|                  | condição para       | origem e destino    | condição para       | desvia. 3 registradores   |
|                  | desvios. Os reg. de | variam em formato   | desvios. No máx-    | por instrução. Sem load   |
|                  | origem e destino    | de instrução.       | imo 2 registradores | múltiplo. Registradores   |
|                  | variam em formato   | -                   | por instrução       | de origem e destino fix-  |
|                  | de instrução. Load  |                     |                     | ados em formato de in-    |
|                  | múltiplo. Imediatos |                     |                     | strução. Imediatos con-   |
|                  | computados. PC de   |                     |                     | stantes. PC não é um reg. |
|                  | propósito geral     |                     |                     | de propósito geral        |
| Isola a arquite- | Expõe o com-        | Desvio atrasado.    | Registradores sem   | Sem desvio atrasado.      |
| tura da imple-   | primento do         | Load atrasado.      | finalidade geral    | Sem load atrasado. Reg-   |
| mentação         | pipeline ao gravar  | Registradores HI    | (AX, CX, DX,        | istradores de propósito   |
|                  | o PC como um        | e LO utilizados     | DI, SI tem usos     | geral                     |
|                  | registrador de      | apenas para multi-  | exclusivos)         |                           |
|                  | propósito geral     | plicação e divis    |                     |                           |
| Espaço para      | Espaço disponível   | Espaço disponível   |                     | GEspaço de opcode         |
| crescimento      | do opcode limitado  | do opcode limitado  |                     | disponível generoso       |

Fonte: Livro Guia Prático RISC-V: Atlas de uma arquitetura aberta

### **RISC-V**



|               |                     | Erros do passado  |                      | Lições aprendidas         |
|---------------|---------------------|-------------------|----------------------|---------------------------|
|               | ARM-32 (1986)       | MIPS-32 (1986)    | x86-32 (1978)        | RV32I (2011)              |
| Tamanho do    | Apenas in-          | Apenas instruções | Instruções variáveis | Instruções de 32 bits +   |
| programa      | struções de 32 bits | de 32 bits (+mi-  | de byte, mas com     | extensão RV32C de 16      |
|               | (+Thumb-2 como      | croMIPS como ISA  | más escolhas         | bits                      |
|               | ISA separada)       | separada)         |                      |                           |
| Facilidade de | Apenas 15 reg-      | Dados alinhados   | Apenas 8 reg-        | 31 registradores. Os da-  |
| programação / | istradores. Dados   | na memória.       | istradores. Nenhum   | dos podem ficar desalin-  |
| compilação /  | alinhados na        | Contadores de     | endereçamento de     | hados. Endereçamento      |
| linkagem      | memória. Mo-        | desempenho incon- | dados relativos ao   | de dados relativos ao PC. |
|               | dos de endereço     | sistentes         | PC. IContadores      | Modo de endereço de da-   |
|               | de dados irregu-    |                   | de desempenho        | dos simétrico. PCon-      |
|               | lares. Contadores   |                   | inconsistentes       | tadores de desempenho     |
|               | de desempenho       |                   |                      | definidos na arquitetura  |
|               | inconsistentes      |                   |                      |                           |

Fonte: Livro Guia Prático RISC-V: Atlas de uma arquitetura aberta



.data

```
.text
                                              s1_maior_de_todos:
main:
                                                add a0, zero, s1
  addi s0, zero, 3
      addi s1, zero, 7
                                              fim:
       addi s2, zero, 4
                                                nop
teste 01:
  bgt s0, s1, s0_maior_s1
teste 02:
  bgt s1, s2, s1 maior de todos
s2_maior_de_todos:
  add a0, zero, s2
     fim
s0_maior_s1:
  bgt s0, s2, s0_maior_de_todos
  j s2_maior_de_todos
s0_maior_de_todos:
  add a0, zero, s0
  j fim
```