

#### Universidade Federal da Fronteira Sul Curso de Ciência da Computação **UFFS** Campus Chapecó

# **VHDL**

Prof. Luciano L. Caimi Icaimi@uffs.edu.br



#### VHDL: Uma linguagem para descrever sistemas digitais

Outras linguagens de descrição de hardware:

VERILOG, AHDL, Handel-C, SDL, ISP, Esterel, ... (existem dezenas)

Originalmente para especificar hardware, hoje, <u>simulação</u> e <u>síntese</u>, também!

#### Origem:

DoD 1980

Linguagem para documentar e descrever hardware "Very High Speed Integrated Circuits" (VHSIC), iniciado em 1980.

#### VHDL → VHSIC Hardware Description Language

Padrão IEEE em 1986 (Institute of Electrical and Electronics Engineers).

Em setembro de 2008 foi aprovada a mais recente versão, IEEE 1076-2008.

Linguagem utilizada mundialmente por empresas de CAD (simulação, síntese, propriedade intelectual). Verilog muito usada nos EUA.



### ✓ Benefícios

- ✓ Especificação do sistema digital:
  - ✓ Projetos independentes da tecnologia (implementação física é postergada)
  - ✓ Ferramentas de CAD compatíveis entre si
  - ✓ Flexibilidade: re-utilização, escolha de ferramentas e fornecedores
  - ✓ Facilidade de atualização dos projetos
  - ✓ Permite explorar, em um nível mais alto de abstração (em relação a álgebra de boole)
  - ✓ Permite, através de simulação, verificar o comportamento do sistema digital



- ✓ Benefícios (cont...)
  - ✓ Nível físico:
    - ✓ Reduz tempo de projeto (favorece níveis mais abstratos de projeto)
    - ✓ Reduz custo
    - ✓ Elimina erros de baixo nível

Consequência: reduz "time-to-market"



- ✓ Desvantagens
  - ✓ Hardware gerado é menos otimizado
  - ✓ Controlabilidade/Observabilidade de projeto reduzidas
  - Falta de pessoal treinado para desenvolver com a linguagem.



#### ✓ Características

✓ Suporte para sentenças concorrentes:

No projeto real de sistemas digitais todos os elementos do sistema estão ativos simultaneamente e realizam suas tarefas ao mesmo tempo

✓ Suporte para sentenças Seqüenciais:

Permite controle sequencial como em um progama comum (isto é, case, if-then-else, loop, etc.)

✓ Suporte para Bibliotecas:

Primitivas definidas pelo usuário e pré-definidas pelo sistema podem residir em uma biblioteca.

- ✓ Suporte a Projeto Hierárquico
- ✓ Independente de Tecnologia



# ✓ Características (cont...)

### ✓ Projeto Genérico:

Descrições genéricas são configuráveis em tamanho, características físicas, temporização, condições de operação, etc.

### ✓ Uso de subprogramas:

Habilidade de definir e usar funções e procedimentos; Subprogramas são utilizados para a conversão explícita de tipos, redefinição de operadores, etc.



# ✓ Características (cont...)

### ✓ Suporta declaração de tipos:

não está limitada a tipos de dados como Bit ou Booleanos, permite tipos inteiros, de ponto flutuante, enumerados, assim como tipos definidos pelos usuários.

possibilita definição de novos operadores para os novos tipos criados pelo usuário.

### ✓ Controle de Temporização :

Habilidade para especificar temporização em todos os níveis.

Construções para detecção de rampa do sinal (subida ou descida), especificação de atraso, etc. estão disponíveis.

### Domínios de projeto



# Modelo de Gajski-Kuhn



Círculo → Nível de abstração; Eixo → domínio de descrição; Intersecção círculo-eixo (vértices) → Modelo de descrição; Transformação entre níveis (aresta no grafo) → síntese.

# Níveis de abstração

- ✓ Permite descrever hardware em diversos níveis de abstraçãoFFS
  - Algorítmico (também chamado Comportamental)
  - Transferência entre registradores (RTL)
  - Nível lógico com atrasos unitários
  - Nível lógico com atrasos arbitrários
  - Estrutural (interconexão entre componentes)

# Fluxo de projeto



# ✓ Fluxo de projeto (resumido)



# Fluxo de projeto



# ✓ Codificando... Compilando... Simulando...



### **Ferramenta**



✓ Ferramenta online free:

### www.edaplayground.com

- ✓ Uso: (1) registrem-se, (2) copiem o código na área correspondente, (3) selecionem à esquerda:
  - a) VHDL
  - b) entidade do testbench (top)
  - c) simulador (CADENCE Incisive)
  - d) marcar EPWave
- ✓ Depois é só clicar no RUN.



- ✓ Cada módulo tem sua própria "entity" e "architecture".
- ✓ As arquiteturas podem ser descritas tanto a nível comportamental quanto estrutural ou uma mistura.

Comportamental: Algorítmica ou fluxo de dados;

Estrutural: indica componentes e conexões;

- ✓ Toda a comunicação ocorre através das portas declaradas em cada entity, observando-se o tipo, tamanho, se é sinal ou barramento e a direção.
- ✓ Várias funções e tipos básicos são armazenados em bibliotecas (*library*). A biblioteca "IEEE" sempre é incluída.
- ✓ Biblioteca do usuário (default): work. Todos os arquivos contidos no diretório de trabalho fazem parte da biblioteca do usuário.



### ✓ Entity

- Especifica somente a interface
- ✓ Não contém definição do comportamento
- ✓ Apresenta as portas (pinos) do componente
- ✓ Direção da porta: in, out, inout, buffer

```
entity halfadder is

port (
    A: in STD_LOGIC;
    B: in STD_LOGIC;
    sum: out STD_LOGIC;
    carry: out STD_LOGIC
);
end halfadder;
```



```
entity somador4 is port(

a, b: in std_logic_vector (3 downto 0);

vem1: in std_logic;

soma: out std_logic_vector (3 downto 0);

vai1: out std_logic);

end somador4;

a [3:0] vem1

soma [3:0]

b [3:0] vai1

somador4
```

#### **Ports**

 Cada sinal de I/O numa entidade é um PORT, que é análogo a um pino num diagrama esquemático.

#### Direções

- In Os dados fluem só para dentro da entidade
- Out Saída somente. Não há realimentação
- Buffer Permite realimentação mas não há dados bidirecionais.
- Inout Para sinais bidirecionais



#### ✓ Architecture

- ✓ Especifica o comportamento da entity
- ✓ Deve ser associada a uma entity específica
- ✓ Uma entity pode ter várias architectures

```
architecture fluxo of halfadd is
begin
    sum <= A xor B;
    carry <= A and B;
end fluxo;</pre>
```



# Entity:

```
entity nome is

[generic (lista de parâmetros);]

[port (lista de parâmetros);]

[ declarações ]

[begin sentenças ]

end [ entity ] [ nome ];
```

#### **Architecture:**

```
architecture nome of nome_entidade is

[ declarações ]

begin

[ sentenças concorrentes ]

end [ architecture ] [ nome ];
```



# Descrições:

- a) algorítmica
- b) fluxo de dados
- c) estrutural





# a) algorítmica

```
entity comportamento is
  port (
    A: in STD_LOGIC;
    B: in STD LOGIC;
    S: out STD LOGIC
end comportamento;
```

```
A
B
```

```
architecture comport algor of
               comportamento is
begin
  process(A,B)
  begin
      if(B < A) then
       S <= '1':
      else
       S <= '0':
      end if;
   end process;
end comport algor;
```



Primitiva de base (concorrência): process

Observar diferença entre variável e sinal:

Variável: interna ao processo, do tipo natural, atribuição IMEDIATA

Sinal: global, com atribuição ao término do processo

✓ Notar que na declaração do processo há uma lista de ativação

Significado: o processo está em espera até um sinal da lista de ativação mudar.



# b) fluxo de dados

```
entity comportamento is

port (
    A: in STD_LOGIC;
    B: in STD_LOGIC;
    S: out STD_LOGIC
    );
end comportamento;
```



```
architecture comport_fluxo of comportamento is begin s <= '1' when B < A else '0'; end comport_fluxo ;
```

```
architecture outro_fluxo of comportamento is begin S <= ((A xor B) and A); end outro fluxo;
```



# c) estrutural



(existem outros 2 arquivos com os pares entidade/arquitetura para AND\_2 e XOR\_2)



#### ✓ Descrição Comportamental

```
library ieee;
use ieee.std_logic_1164.all;
entity comparador4 is port (
  a, b : in std_logic_vector (3 downto 0);
  igual: out std logic);
end comparador4;
architecture behavioral of comparador4 is
begin
comp: process (a, b)
  begin
      if a=b then
         igual <= '1';
      else
         igual <= '0';
      end if;
  end process comp;
end behavioral;
```



#### ✓ Descrição Dataflow

```
library ieee;
use ieee.std_logic_1164.all;
entity comparador4 is port (
  a, b : in std_logic_vector (3 downto 0);
  igual : out std_logic );
end comparador4;
architecture dataflow of comparador4 is
begin
    igual \leftarrow '1' when (a = b) else '0';
end dataflow;
```

A arquitetura é "dataflow" porque ela especifica como os dados serão transferidos de sinal para sinal e de entrada para saída, sem o uso de sentenças sequenciais (fora de process)

```
library ieee;
use ieee.std logic 1164.all;
entity comparador4 is port (
  a, b: in std logic vector (3 downto 0);
  igual:
           out std logic );
end comparador4;
architecture dataflow of comparador4 is
begin
  igual <=
                not(a(0) xor b(0))
                not(a(1) xor b(1))
         and
                not(a(2) xor b(2))
         and
                not(a(3) xor b(3));
         and
end dataflow:
```

#### Descrição Estrutural

```
library ieee;
use ieee.std_logic_1164.all;
entity comparador4 is port (
  a, b : in std_logic_vector (3 downto 0);
  igual:
            out std logic );
end comparador4;
use work.gatespkg.all;
architecture struct of comparador4 is
  signal x : std logic vector (0 to 3);
begin
  u0 : xnor2 port map (a(0), b(0), x(0));
  u1 : xnor2 port map (a(1), b(1), x(1));
  u2: xnor2 port map (a(2), b(2), x(2));
  u3 : xnor2 port map (a(3), b(3), x(3));
  u4 : and4 port map (x(0), x(1), x(2), x(3), igual);
end struct;
```







- ✓ VHDL não é case sensitive
  - $Bit \leftrightarrow bit \leftrightarrow BIT$
- ✓ Comentários: dois hifens adjascentes (--)
  - -- esta linha é um comentário
- ✓ VHDL é uma linguagem fortemente tipada (integer 1 ≠ real 1.0 ≠ bit '1')
  - ✓ auxilia a detectar erros no início do projeto exemplo: conectar um barramento de 4 bits a um barramento de 8 bits



# √ Operadores e Expressões

são fórmulas que realizam operações sobre objetos de mesmo tipo.

Operações lógicas: and, or, nand, nor, xor, not

Operações relacionais: =, /=, <, <=, >, >=

Operações aritméticas: - (unária), abs

Operações aritméticas: +, -

Operações aritméticas: \*, /

Operações aritméticas: mod, rem, \*\*

Concatenação: &

**Menor** 

**PRIORIDADE** 

**Maior** 



# ✓ Operadores

**Operadores Lógicos** – trabalham com tipos BIT, BOOLEAN, STD\_LOGIC, vetores de tamanho igual e NÃO EM INTEIROS.

Operadores Relacionais – trabalham com qualquer tipo de escalar ou tipo array UNI-DIMENSIONAL cujo tipo de elemento é um tipo discreto (enumeração ou inteiro).

**Operadores Aritméticos –** trabalham com inteiro, real e STD LOGIC VECTOR.



### Observações:

- ✓ Operações lógicas são realizadas sobre tipos bit e boolean.
- ✓ Operadores aritméticos trabalham sobre inteiros e reais. Incluindo-se o package da Synopsys, por exemplo, pode-se somar vetores de bits.
- Todo tipo físico pode ser multiplicado/dividido por inteiro ou ponto flutuante.
- ✓ Concatenação é aplicável sobre caracteres, strings, bits, vetores de bits e arrays.

Exemplos: "ABC" & "xyz" resulta em: "ABCxyz"

"1001" & "0011" resulta em: "10010011"

# Qual/quais das linhas abaixo é/são incorreta/s? Justifique a resposta.

```
variable A, B, C, D : bit_vector (3 downto 0);
variable E,F,G: bit vector (1 downto 0);
variable H,I,J,K: bit;
    [ ] A := B xor C and D ;
    [ ] H := I  and J  or K;
    [ ] F \leq E xor G;
    [ ] A := B \text{ and } E;
    [ ] H := I \text{ or } F;
    [ ] i := k \text{ nand } j;
```



# ✓ Tipos de dados

- Os tipos de dados são caracterizados por um conjunto de valores e um conjunto de funções;
- Objetos SIGNAL, VARIABLE e CONSTANT devem ser declarados com um tipo de dados específico para que se defina quais faixas de valores e quais operações estes podem gerenciar.



# ✓ Tipos de dados





√ Bit

Assume valores '0' e '1' (usar aspas simples)

Declaração explícita: bit'('1'), pois neste caso '1' também pode ser 'character'.

bit não tem relação com o tipo boolean.

bit\_vector: tipo que designa um conjunto de bits. Exemplo: "001100" ou x"00FF". Não é escalar.



### ✓ Boolean

Assume valores true e false.

Útil apenas para descrições abstratas, onde um sinal só pode assumir dois valores

# ✓ Real

Utilizado durante desenvolvimento da especificação

Sempre com o ponto decimal

Exemplos: -1.0 / +2.35 / 37.0 / -1.5E+23

# ✓ Inteiros

Exemplos: +1 / 1232 / -1234

NÃO é possível realizar operações lógicas sobre inteiros (deve-se realizar a conversão explícita)

Vendedores provêem versões próprias: signed, **bit\_vector** (este tipo permite operações lógicas e aritméticas)



### √ Character

VHDL não é "case sensitive", exceto para caracteres.

valor entre aspas simples: 'a', 'x', '0', '1', ...

declaração explícita: character'('1'), pois neste caso '1' também pode ser 'bit'.

string: tipo que designa um conjunto de caracteres. Exemplo: "xuxu".

# ✓ Physical

Representam uma medida: voltagem, capacitância, tempo Tipos pré-definidos: fs, ps, ns, um, ms, sec, min, hr



# ✓ Intervalos (range)

sintaxe: range valor\_baixo to valor\_alto range valor\_alto downto valor\_baixo
integer range 1 to 10 NÃO integer range 10 to 1
real range 1.0 to 10.0 NÃO integer range 10.0 to 1.0
declaração sem range declara todo o intervalo
declaração range<>> : declaração postergada do intervalo



# ✓ Enumerações

Conjunto ordenando de nomes ou caracteres.

#### **Exemplos:**

```
type logic_level is ('0', '1', 'X', 'Z');
type octal is ('0', '1', '2', '3', '4', '5', '6', '7');
```



Array coleção de elementos de mesmo tipo
type word is array (31 downto 0) of bit;
type memory is array (address) of word;
type transform is array (1 to 4, 1 to 4) of real;
type register\_bank is array (byte range 0 to 132) of integer;

✓ array sem definição de tamanho type vector is array (integer range <>) of real;



## exemplos de arrays pré definidos:

type string is array (positive range <>) of character; type bit\_vector is array (natural range <>) of bit; preenchimento de um array: posicional ou por nome

type a is array (1 to 4) of character;

posicional: ('f', 'o', 'o', 'd')

por nome: (1 => 'f', 3 => 'o', 4 => 'd', 2 => 'o')

valores default: ('f', 4 => 'd', others => 'o')



#### Obs.:

- tamanho dos arrays deve ser o mesmo
- elementos são atribuídos por posição, pelo número do elemento



## Resumo dos Tipos de dados

| TIPO      | VALOR                                                                                                     | EXEMPLO                                   |
|-----------|-----------------------------------------------------------------------------------------------------------|-------------------------------------------|
| BIT       | 0, 1                                                                                                      | 0, 1                                      |
| BOOLEAN   | verdadeiro ou falso                                                                                       | TRUE, FALSE                               |
| CHARACTER | caracteres ASCII                                                                                          | A, b, a, C, ?, -                          |
| INTEGER   | $-2^{31} \le x \le 2^{31} - 1$                                                                            |                                           |
| NATURAL   | $0 \le x \le 2^{31} - 1$                                                                                  | 123, 8#173#, 16#A5#,<br>2#1101#, 2#11 01# |
| POSITIVE  | 1 ≤ x ≤ 2 <sup>31</sup> - 1                                                                               |                                           |
| REAL      | $-3,65e^{47} \le x \le 3,65e^{47}$                                                                        | 1.23, 1.23E+2,<br>16#7.B#E+1              |
| TIME      | $ps=10^{3}fs$ , $ns=10^{3}ps$ , $us=10^{3}ns$ , $ms=10^{3}us$ , $sec=10^{3}ms$ , $min=60sec$ , $hr=60min$ | 1 us, 100 ps, 1 fs                        |



#### Objetos podem ser escalares ou vetores (arrays)

Devem obrigatoriamente iniciar por uma letra, depois podem ser seguidos de letras e dígitos (o caracter "\_" pode ser utilizado). Não são case sensitive, ou seja XuXu é o mesmo objeto que XUXU ou xuxu.

Constantes / Variáveis / Sinais



#### ✓ Constante: nome dado a um valor fixo

sintaxe: constant identificador: tipo [:=expressão];

correto: constant gnd: real := 0.0;

incorreto gnd := 4.5; -- atribuição a constante fora da

declaração

constantes podem ser declaradas em qualquer parte, porém é aconselhável declarar as freqüentemente utilizadas em um package



### ✓ Variáveis

utilizadas em processos, sem temporização, atribuição a elas é imediata.

#### sintaxe:

```
variable identificador (es) : tipo [restrição] [:=expressão];
```

#### exemplo:

```
variable indice : integer range 1 to 50 := 50;
variable ciclo_maquina : time range 10 ns to 50 ns := 10ns;
variable memoria : bit_vector (0 to 7)
variable x, y : integer;
```



#### √ Sinais

Comunicação entre módulos.

Temporizados.

Podem ser declarados em entity, architecture ou em package.

<u>Não</u> podem ser declarados em processos, podendo serem utilizados no interior destes.

#### sintaxe:

```
signal identificador (es) : tipo [restrição] [:=expressão]; exemplo
```

- signal cont : integer range 50 downto 1;
- **signal** ground : **bit** := '0';
- signal bus : bit\_vector;



#### ✓ Sinais x variáveis

Uma diferença fundamental entre variáveis e sinais é o atraso da atribuição

```
ARCHITECTURE signals OF test IS
SIGNAL a, b, c, out_1, out_2 : BIT;
BEGIN
PROCESS (a, b, c)
BEGIN
out_1 <= a NAND b;
out_2 <= out_1 XOR c;
END PROCESS;
END signals;
```

| Time | a | b | С | out_1 | out_2 |
|------|---|---|---|-------|-------|
| 0    | 0 | 1 | 1 | 1     | 0     |
| 1    | 1 | 1 | 1 | 1     | 0     |
| 1+d  | 1 | 1 | 1 | 0     | 0     |



#### √ Sinais x variáveis

Uma diferença fundamental entre variáveis e sinais é o atraso da atribuição

```
ARCHITECTURE variables OF test IS
SIGNAL a, b, c: BIT;
VARIABLE out_3, out_4: BIT;
BEGIN
PROCESS (a, b, c)
BEGIN
out_3:= a NAND b;
out_4:= out_3 XOR c;
END PROCESS;
END variables;
```

| Time | abc         | out_3 | out_4 |
|------|-------------|-------|-------|
| 0    | 0 1 1 1 1 1 | 1     | 0     |



VHDL provê facilidades de paralelismo entre diferentes processos e atribuição de sinais.

Dentro dos processos pode-se especificar um conjunto de ações sequenciais, executadas passo a passo. É um estilo de descrição semelhante a outras linguagens de programação.

Variáveis não passam valores fora do processo na qual foram declaradas, são locais. Elas sequer existem fora de um processo.

As atribuições são sequenciais, ou seja, a ordem delas importa.



### Sentenças concorrentes:





### Sentenças concorrentes: equações booleanas

```
architecture control_arch of control is
begin

    memw <= mem_op and write;
    memr <= mem_op and read;
    io_wr <= io_op and write;
    io_rd <= io_op and read;
end control_arch;</pre>
```



### Sentenças concorrentes: with - select - when



### Sentenças concorrentes: when - else

```
architecture mux_arch of mux is
begin

x <= a when (s = "00") else
b when (s = "01") else
c when (s = "10") else
d;
Pode ser
qualquer
condição
simples
```



## Sentenças sequenciais:

- ✓ Sentenças sequenciais são contidas em processos, funções ou procedimentos;
- ✓ Dentro de um processo a atribuição de um sinal é sequencial do ponto de vista da simulação;
- ✓ A ordem na qual as atribuições de sinais são feitas AFETAM o resultado.



## Sentenças sequenciais: Processo

- ✓ Um processo é uma contrução em VHDL que guarda algoritmos;
- ✓ Um processo tem uma lista de sensibilidade que identifica os sinais cuja variação irão causar a execução do processo;



**UFFS – Universidade Federal da Fronteira Sul – Sistemas Digitais** 



## Sentenças sequenciais:





#### Comando if - then - else

```
exemplo 1:
if ( A = '0') then
        B <= "00";
    else
        B <= "11";
end if;</pre>
```

#### **IMPORTANTE:**

teste de borda de subida: if clock'event and clock='1' then ... teste de borda de descida: if clock'event and clock='0' then ... a sequencia na qual estão definidos os 'ifs' implica na prioridade das ações.



#### Comando if - then - else

Qual a implementação em hardware da seguinte seqüência de comandos?

```
process(A, B, control)
 begin
      if( control = '1') then
            Z \leq B;
      else
            Z \leq A:
      end if;
end process;
```



## Comando for - loop

- ✓ para descrever comportamento / estruturas regulares
- ✓ o "for" declara um objeto, o qual é alterado somente durante o laço
- ✓ internamente o objeto é tratado como uma constante e não deve ser alterado.

```
for item in 1 to last_item loop
  table(item) := 0;
end loop;
```



# Comando for (só em processos)

exit: termina o laço

```
for i in 1 to max_str_len loop
    a(i) := buf(i);
    exit when buf(i) = NUL;
end loop;
```



## Comando for - loop

## Qual a função do laço abaixo ?

```
function conv (byte: word8) return integer is
    variable result : integer := 0;
    variable k : integer := 1;
 begin
    for index in 0 to 7 loop
        if (std logic'(byte(index)) = '1')
            then result := result + k;
        end if;
        k := k * 2;
    end loop;
    return result;
  end conv;
```



## Comando while - loop

```
while index < length and str(index) /= ' 'loop
index := index + 1;
end loop;</pre>
```



#### Comando case - when

```
porta_programável : process (Mode, A, B)
  begin
  case Mode is
    when "000"
                   => saída <= A and B;
    when "001"
                   => saída <= A or B;
    when "010"
                   => saída <= A nand B;
    when "011"
                   => saída <= A nor B;
    when "100"
                   => saída <= not A;
    when "101"
                   => saída <= not B;
    when others
                   => saída <= '0'
  end case;
end process porta programavel;
```



#### Comando null

serve, por exemplo, para indicar "faça nada" em uma condição de case.

```
case controller_command is
  when forward => marcha <= '1';
  when reverse => marcha <= '0';
  when idle => null;
end case;
```



#### **Atributos Simbólicos:**

Um atributo provê informação sobre itens tais como entidades, arquiteturas, tipos e sinais.

Há diversos tipos pré-definidos de valor, sinal e range.

Tipos escalares tem <u>atributos de valor,</u> que são: '<u>left, 'right, 'high, 'low, e 'length</u> (pronuncia-se as aspas simples como "tick"). Exemplo:

```
type count is integer range(0 to 127);
type states is (idle, decision, read, write);
Entao tem-se que: count'left = 0; states'high = write; states'left = idle
```

Um <u>atributo importante de sinal</u>, muito útil em simulação e síntese, é: <u>'event.</u> Ele retorna um valor booleano de "true" se um evento acabou de acontecer (transição). É utilizado principalmente para determinar se um clock transicionou. Exemplo:

```
if CK'event and CK="1" -- transicionou de '0' para '1'
```

Um <u>atributo útil de range é:</u> 'range. Ele retorna o range de um objeto que possui limites. Exemplo:

```
signal word: std_logic_vector (15 downto 0);
word'range = 15 downto 0
```



#### **Atributos Simbólicos (cont...):**

#### Atributos de Sinais

- ck'event sinal ck Um valor booleano que indica se um evento ocorreu em ck
- saida'stable(T) sinal saída e parâmetro T Um sinal BOOLEANO que é verdade quando o sinal de referência não tem tido eventos por um temo T.
- outros atributos (ver livros) .....

#### Atributos Relacionados a Arrays

- VetA'low retorna limite inferior da faixa de índice (se faixa 0 a 511, retorna 0)
- VetA'high retorna limite superior da faixa de índice.
- VetA'range retorna o range de um tipo particular.
- Outros atributos (ver livros) ....

#### Atributos Relacionados a Tipos

- NomeTipo'succ(v) retorna o próximo valor no tipo após v.
- NomeTipo'pred(v) retorna o valor anterior no tipo antes de v.
- NomeTipo'leftof(v) retorna o valor imediatamente à esquerda de v.
- outros atributos (ver livros) ....



#### **Palavras Reservadas**

 Palavras reservadas são palavras que fazem parte de funções, comandos e instruções específicas da lingua-gem e que não devem ser utilizadas para nomenclatura de entidades, sinais e afins;

| ABS     | ACCESS       | AFTER         | ALIAS    | ALL        |
|---------|--------------|---------------|----------|------------|
| AND     | ARCHITECTURE | ARRAY         | ASSERT   | ATTRIBUTE  |
| BEGIN   | BLOCK        | BODY          | BUFFER   | BUS        |
| CASE    | COMPONENT    | CONFIGURATION | CONSTANT | DISCONNECT |
| DOWNTO  | ELSE         | ELSIF         | END      | ENTITY     |
| EXIT    | FILE         | FOR           | FUNCTION | GENERATE   |
| GENERIC | GUARDED      | GROUP         | IF       | IMPURE     |
| IN      | INERTIAL     | INOUT         | IS       | LITERAL    |
| LABEL   | LIBRARY      | LINKAGE       | LOOP     | MAP        |
| MOD     | NAND         | NEXT          | NEW      | NOR        |



### Palavras Reservadas (cont...)

| NOT       | NULL       | OF      | ON      | OPEN      |
|-----------|------------|---------|---------|-----------|
| OR        | OTHERS     | OUT     | PACKAGE | PORT      |
| POSTPONED | PROCEDURE  | PROCESS | PURE    | RANGE     |
| RECORD    | REGISTER   | REJECT  | REM     | REPORT    |
| RETURN    | ROL        | ROR     | SELECT  | SEVERITY  |
| SHARED    | SIGNAL     | SLA     | SLL     | SRA       |
| SRL       | SUBTYPE    | THEN    | ТО      | TRANSPORT |
| TYPE      | UNAFFECTED | UNITS   | UNTIL   | USE       |
| VARIABLE  | WAIT       | WHEN    | WHILE   | WITH      |
| XOR       | XNOR       |         |         |           |