# 別紙2 アセンブラ言語の仕様

- 1. システム COMET II の仕様
- 1.1 ハードウェアの仕様
  - (1) 1 語は 16 ビットで、そのビット構成は、次のとおりである。

|   | 上位8ビット |    |      |      |              |    |   | 下位 8 ビット |   |   |   |   |   |   |   |   |          |
|---|--------|----|------|------|--------------|----|---|----------|---|---|---|---|---|---|---|---|----------|
|   | 15     | 14 | 13   | 12   | 11           | 10 | 9 | 8 )      | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 | (ビット番号)  |
|   |        |    |      |      |              |    |   |          |   |   |   |   |   |   |   |   |          |
| Į |        |    |      |      |              |    |   |          |   |   |   |   |   |   |   |   | <u> </u> |
|   | ↑      | 符号 | 引(負・ | 1 非自 | <b>当・∩</b> ) |    |   |          |   |   |   |   |   |   |   |   |          |

- (2) 主記憶の容量は65536語で、そのアドレスは0~65535番地である。
- (3) 数値は, 16 ビットの 2 進数で表現する。 負数は, 2 の補数で表現する。
- (4) 制御方式は逐次制御で、命令語は1語長又は2語長である。
- (5) レジスタとして, GR (16 ビット), SP (16 ビット), PR (16 ビット), FR (3 ビット) の4種類がある。

GR (汎用レジスタ, General Register) は,  $GR0 \sim GR7$  の 8 個があり, 算術, 論理, 比較, シフトなどの演算に用いる。このうち,  $GR1 \sim GR7$  のレジスタは, 指標レジスタ (index register) としてアドレスの修飾にも用いる。

SP (スタックポインタ, Stack Pointer) は、スタックの最上段のアドレスを保持している。

PR (プログラムレジスタ, Program Register) は、次に実行すべき命令語の先頭アドレスを保持している。

FR (フラグレジスタ, Flag Register) は, OF (Overflow Flag), SF (Sign Flag), ZF (Zero Flag) と呼ぶ 3 個のビットからなり, 演算命令などの実行によって次の値が設定される。これらの値は,条件付き分岐命令で参照される。

- 算術演算命令の場合は、演算結果が-32768 ~ 32767 に収まらなくなったとき 1 にな り, それ以外のとき 0 になる。論理演算命令の場合は、演算結果が 0 ~ 65535 に収まら なくなったとき 1 になり、それ以外のとき 0 になる。 SF 演算結果の符号が負(ビット番号 15 が 1)のとき 1、それ以外のとき 0 になる。 ZF 演算結果が零(全部のビットが 0)のとき 1、それ以外のとき 0 になる。
- (6) 論理加算又は論理減算は、被演算データを符号のない数値とみなして、加算又は減算する。

# 1.2 命令

命令の形式及びその機能を示す。ここで、一つの命令コードに対し 2 種類のオペランドがある場合、上段はレジスタ間の命令、下段はレジスタと主記憶間の命令を表す。

|    | 書き方       | A A   |       |
|----|-----------|-------|-------|
| 命令 | 命 令 オペランド | 命令の説明 | FRの設定 |

## (1) ロード, ストア, ロードアドレス命令

| ロード                     | LD  | r1, r2     | r1 ← (r2)    | O.1         |  |  |
|-------------------------|-----|------------|--------------|-------------|--|--|
| LoaD                    | LD  | r,adr [,x] | r ← (実効アドレス) | <b>○</b> *1 |  |  |
| ストア<br>STore            | ST  | r,adr [,x] | 実効アドレス ← (r) |             |  |  |
| ロードアドレス<br>Load ADdress | LAD | r,adr [,x] | r ← 実効アドレス   |             |  |  |

# (2) 算術, 論理演算命令

| (2) 异洲, 础 生 供 异 叩 下 |      |            |                                   |              |  |  |
|---------------------|------|------------|-----------------------------------|--------------|--|--|
| 算術加算                | ADDA | r1, r2     | $r1 \leftarrow (r1) + (r2)$       |              |  |  |
| ADD Arithmetic      | אעעא | r,adr [,x] | r ← (r) + (実効アドレス)                |              |  |  |
| 論理加算                | ADDL | r1, r2     | $r1 \leftarrow (r1) +_{L} (r2)$   |              |  |  |
| ADD Logical         | ADDL | r,adr [,x] | $r \leftarrow (r) +_{L} (実効アドレス)$ |              |  |  |
| 算術減算                | SUBA | r1, r2     | $r1 \leftarrow (r1) - (r2)$       |              |  |  |
| SUBtract Arithmetic | SUDA | r,adr [,x] | r ← (r) - (実効アドレス)                |              |  |  |
| 論理減算                | SUBL | r1, r2     | $r1 \leftarrow (r1){L} (r2)$      |              |  |  |
| SUBtract Logical    | SUBL | r,adr [,x] | $r \leftarrow (r){L} (実効アドレス)$    |              |  |  |
| 論理積                 | AND  | r1, r2     | r1 ← (r1) AND (r2)                |              |  |  |
| AND                 | AND  | r,adr [,x] | r ← (r) AND (実効アドレス)              |              |  |  |
| 論理和                 | OR   | r1, r2     | r1 ← (r1) OR (r2)                 | Out 1        |  |  |
| OR                  | UK   | r,adr [,x] | r ← (r) OR (実効アドレス)               | <b>−</b> ○*1 |  |  |
| 排他的論理和              | XOR  | r1, r2     | r1 ← (r1) XOR (r2)                |              |  |  |
| eXclusive OR        | AUK  | r,adr [,x] | r ← (r) XOR (実効アドレス)              | 1            |  |  |

# (3) 比較演算命令

| 算術比較                    | СРА  | r1, r2     | (r1) と (r2) , 又は (r)<br>ス) の算術比較又は論理比較<br>果によって, FR に次の値を |      |          |     |
|-------------------------|------|------------|-----------------------------------------------------------|------|----------|-----|
| ComPare Arithmetic      | 0171 | r,adr [,x] | 比較結果                                                      | FR ( | の値<br>ZF |     |
|                         |      | r1, r2     | (r1) > (r2)<br>(r) > (実効アドレス)                             | 0    | 0        | ○*1 |
| 論理比較<br>ComPare Logical | CPL  |            |                                                           | 0    | 1        |     |
| oom are Logical         |      | r,adr [,x] | (r1) < (r2)<br>(r) < (実効アドレス)                             | 1    | 0        |     |

## (4) シフト演算命令

| (4) ノノド供弁叩り            |     |              |                       |     |
|------------------------|-----|--------------|-----------------------|-----|
| 算術左シフト                 | SLA | r,adr [,x]   | 符号を除き(r)を実効アドレスで指定し   |     |
| Shift Left Arithmetic  | SLA | r, aur [, x] | たビット数だけ左又は右にシフトする。    |     |
| 算術右シフト                 |     |              | シフトの結果,空いたビット位置には,    |     |
|                        | SRA | r,adr [,x]   | 左シフトのときは 0, 右シフトのときは符 |     |
| Shift Right Arithmetic |     | , -, -,      | 号と同じものが入る。            | ○*2 |
| 論理左シフト                 | SLL | r,adr [,x]   | 符号を含み(r)を実効アドレスで指定し   |     |
| Shift Left Logical     | SLL | r, aur [, x] | たビット数だけ左又は右にシフトする。    |     |
| 論理右シフト                 | SRL | r,adr [,x]   | シフトの結果,空いたビット位置には 0   |     |
| Shift Right Logical    | SIL | r, aur [, X] | が入る。                  |     |

## (5) 分岐命令

| (3) 刀蚁叩卫           |      |           |      |       |         |       |      |  |
|--------------------|------|-----------|------|-------|---------|-------|------|--|
| 正分岐                | JPL  | adr [,x]  | FR の | 値によっ  | て,実効プ   | アドレスに | こ分岐す |  |
| Jump on PLus       | 01 L | aui [, x] | る。分岐 | しないと  | きは,次の   | つ命令に進 | む。   |  |
| 負分岐                | JMI  | adr [,x]  | 命令   | 分岐す   | るときの]   | FR の値 |      |  |
| Jump on MInus      | JWII | aui [, X] | 中中   | OF    | SF      | ZF    |      |  |
| 非零分岐               | JNZ  | ماء [ ١٠] | JPL  |       | 0       | 0     |      |  |
| Jump on Non Zero   | JINZ | adr [,x]  | JMI  |       | 1       |       |      |  |
| 零分岐                | 175  |           | JNZ  |       |         | 0     |      |  |
| Jump on ZEro       | JZE  | adr [,x]  | JZE  |       |         | 1     |      |  |
| オーバフロー分岐           | 101/ | - d []    | JOV  | 1     |         |       |      |  |
| Jump on OVerflow   | JOV  | adr [,x]  |      |       |         |       |      |  |
| 無条件分岐              | JUMP | odr [v]   | 無久川  | ・圧虫効で | ゚゚゚ドレスに | ム吐する  |      |  |
| unconditional JUMP | JUMP | adr [,x]  | 無条件  | ・に天知り | トレムに)   | カ収りる。 |      |  |

## (6) スタック操作命令

| プッシュ<br>PUSH | PUSH | adr [,x] | $SP \leftarrow (SP)L 1$ ,<br>$(SP) \leftarrow 実効アドレス$  | _ |
|--------------|------|----------|--------------------------------------------------------|---|
| ポップ<br>POP   | P0P  | r        | $r \leftarrow ((SP)),$<br>$SP \leftarrow (SP) +_{L} 1$ |   |

## (7) コール, リターン命令

| コール<br>CALL subroutine         | CALL adr [,x] | $SP \leftarrow (SP)L 1,$ $(SP) \leftarrow (PR),$ $PR \leftarrow 実効アドレス$                      | _ |
|--------------------------------|---------------|----------------------------------------------------------------------------------------------|---|
| リターン<br>RETurn from subroutine | RET           | $\begin{array}{ll} PR & \leftarrow (\ (SP)\ ), \\ SP & \leftarrow (SP)\ +_{L} 1 \end{array}$ |   |

## (8) その他

| スーパバイザコール<br>SuperVisor Call | SVC | adr [,x] | 実効アドレスを引数として割出しを行う。実行後のGRとFRは不定となる。 | _ |
|------------------------------|-----|----------|-------------------------------------|---|
| ノーオペレーション<br>No OPeration    | NOP |          | 何もしない。                              |   |

注記 r, r1, r2 いずれも GR を示す。指定できる GR は GR0  $\sim$  GR7 adr アドレスを示す。指定できる値の範囲は  $0\sim65535$ 

x 指標レジスタとして用いる GR を示す。指定できる GR は GR1 ~ GR7

[ ] 内の指定は省略できることを示す。

( ) 内のレジスタ又はアドレスに格納されている内容を示す。

実効アドレス adr と x の内容との論理加算値又はその値が示す番地

← 演算結果を、左辺のレジスタ又はアドレスに格納することを示す。

 $+_L$ ,  $-_L$  論理加算, 論理減算を示す。 FR の設定  $\bigcirc$  : 設定されることを示す。

○\*1:設定されることを示す。ただし, OFには 0 が設定される。

○\*2:設定されることを示す。ただし, OFにはレジスタから最後に送り出

されたビットの値が設定される。 :実行前の値が保持されることを示す。

## 1.3 文字の符号表

(1) JIS X 0201 ラテン文字・片仮名用 8 ビット符号 で規定する文字の符号表を使用する。

(2) 右に符号表の一部を示す。1 文字は 8 ビットからなり、上位 4 ビットを列で、下位 4 ビットを行で示す。例えば、間隔、4、H、¥のビット構成は、16 進表示で、それぞれ 20、34、48、5C である。16 進表示で、ビット構成が 21~7E (及び表では省略している A1~DF) に対応する文字を図形文字という。図形文字は、表示(印刷)装置で、文字として表示(印字)できる。

(3) この表にない文字とそのビット構成が必要な場合は、問題中で与える。

| ~    |    |    |     |    |    |    |
|------|----|----|-----|----|----|----|
| 行——列 | 02 | 03 | 04  | 05 | 06 | 07 |
| 0    | 間隔 | 0  | (3) | Р  | ,  | р  |
| 1    | !  | 1  | Α   | Q  | а  | q  |
| 2    | "  | 2  | В   | R  | b  | r  |
| 3    | #  | 3  | С   | S  | С  | S  |
| 4    | \$ | 4  | D   | T  | d  | t  |
| 5    | %  | 5  | Е   | U  | е  | u  |
| 6    | &  | 6  | F   | ٧  | f  | ٧  |
| 7    | ,  | 7  | G   | W  | g  | W  |
| 8    | (  | 8  | Н   | Χ  | h  | Х  |
| 9    | )  | 9  | I   | Υ  | i  | у  |
| 10   | *  | :  | J   | Z  | j  | Z  |
| 11   | +  | ;  | K   |    | k  | {  |
| 12   | ,  | <  | L   | ¥  | l  |    |
| 13   | -  | =  | М   | ]  | m  | }  |
| 14   |    | >  | N   | ^  | n  | ~  |
| 15   | /  | ?  | 0   | _  | 0  |    |
|      |    |    |     |    |    |    |

#### 2. アセンブラ言語 CASL IT の仕様

#### 2.1 言語の仕様

- (1) CASL II は、COMET II のためのアセンブラ言語である。
- (2) プログラムは、命令行及び注釈行からなる。
- (3) 1命令は1命令行で記述し、次の行へ継続できない。
- (4) 命令行及び注釈行は、次に示す記述の形式で、行の1文字目から記述する。

| 行       | の種類     | 記述の形式                                         |
|---------|---------|-----------------------------------------------|
| 命令行     | オペランドあり | [ラベル] (空白) (命令コード) (空白) (オペランド) [(空白) [コメント]] |
| Hh 1111 | オペランドなし | [ラベル] (空白) (命令コード) [(空白) [(;) [コメント]]]        |
| 注釈      | !行      | [空白] {;} [コメント]                               |

注記 [ ] 内の指定が省略できることを示す。

{ } 内の指定が必須であることを示す。

ラベル その命令の(先頭の語の)アドレスを他の命令やプログラムから参照するための名前である。長さは  $1\sim8$  文字で,先頭の文字は英大文字でなければならない。以降の文字は,英大文字又は数字のいずれでもよい。なお,予約語である  $GR0\sim GR7$ は,使用できない。

空白 1 文字以上の間隔文字の列である。

命令コード 命令ごとに記述の形式が定義されている。

オペランド命令ごとに記述の形式が定義されている。

コメント 覚え書きなどの任意の情報であり、処理系で許す任意の文字を書くことができる。

## 2.2 命令の種類

命令は、4種類のアセンブラ命令 (START, END, DS, DC), 4種類のマクロ命令 (IN, OUT, RPUSH, RPOP) 及び機械語命令 (COMETⅡの命令) からなる。その仕様を次に示す。

| 命令の種類         | ラベル   | 命 令<br>コード    | オペランド        | 機能                                                       |  |  |
|---------------|-------|---------------|--------------|----------------------------------------------------------|--|--|
| アセンブラ命令       | ラベル   | START         | [実行開始番地]     | プログラムの先頭を定義<br>プログラムの実行開始番地を定義<br>他のプログラムで参照する入口名<br>を定義 |  |  |
| 7 6 7 7 11 11 |       | END           |              | プログラムの終わりを明示                                             |  |  |
|               | [ラベル] | DS            | 語数           | 領域を確保                                                    |  |  |
|               | [ラベル] | DC            | 定数[,定数]…     | 定数を定義                                                    |  |  |
|               | [ラベル] | IN            | 入力領域,入力文字長領域 | 入力装置から文字データを入力                                           |  |  |
|               | [ラベル] | 0UT           | 出力領域,出力文字長領域 | 出力装置へ文字データを出力                                            |  |  |
| マクロ命令         | [ラベル] | RPUSH         |              | GR の内容をスタックに格納                                           |  |  |
|               | [ラベル] | RP0P          |              | スタックの内容を GR に格納                                          |  |  |
| 機械語命令         | [ラベル] | (「1.2 命令」を参照) |              |                                                          |  |  |

## 2.3 アセンブラ命令

アセンブラ命令は, アセンブラの制御などを行う。

# (1) START [実行開始番地]

START 命令は、プログラムの先頭を定義する。

実行開始番地は、そのプログラム内で定義されたラベルで指定する。指定がある場合はその番地から、省略した場合はSTART命令の次の命令から、実行を開始する。

また、この命令につけられたラベルは、他のプログラムから入口名として参照できる。

(2) END

END 命令は、プログラムの終わりを定義する。

(3) DS 語数

DS 命令は、指定した語数の領域を確保する。

語数は、10 進定数 ( $\geq 0$ ) で指定する。語数を 0 とした場合、領域は確保しないが、ラベルは有効である。

(4) DC 定数[,定数]…

DC 命令は、定数で指定したデータを(連続する)語に格納する。 定数には、10 進定数、16 進定数、文字定数、アドレス定数の4種類がある。

| 定数の種類  | 書き方   | 命 令 の 説 明                                               |
|--------|-------|---------------------------------------------------------|
| 10 進定数 | n     | n で指定した 10 進数値を, 1 語の 2 進数データとして格納する。ただし, n             |
|        |       | が-32768~32767の範囲にないときは、その下位16ビットを格納する。                  |
| 16 進定数 | #h    | h は 4 けたの 16 進数(16 進数字は 0 ∼ 9, A ∼ F)とする。h で指定した        |
| 10 進足奴 |       | 16 進数値を 1 語の 2 進数データとして格納する(0000 $\leq$ h $\leq$ FFFF)。 |
|        | '文字列' | 文字列の文字数(>0)分の連続する領域を確保し,最初の文字は第 1 語の                    |
|        |       | 下位8ビットに、2番目の文字は第2語の下位8ビットに、…と順次文字デ                      |
| 文字定数   |       | ータとして格納する。各語の上位8ビットには0のビットが入る。                          |
|        |       | 文字列には,間隔及び任意の図形文字を書くことができる。ただし,アポ                       |
|        |       | ストロフィ(')は2個続けて書く。                                       |
| アドレス定数 | ラベル   | ラベルに対応するアドレスを1語の2進数データとして格納する。                          |

# 2.4 マクロ命令

マクロ命令は、あらかじめ定義された命令群とオペランドの情報によって、目的の機能を果たす命令群を生成する(語数は不定)。

# (1) IN 入力領域,入力文字長領域

IN 命令は、あらかじめ割り当てた入力装置から、1 レコードの文字データを読み込む。入力領域は、256 語長の作業域のラベルであり、この領域の先頭から、1 文字を 1 語に対応させて順次入力される。レコードの区切り符号(キーボード入力の復帰符号など)は、格納しない。格納の形式は、DC 命令の文字定数と同じである。入力データが 256 文字に満たない場合、入力領域の残りの部分は実行前のデータを保持する。入力データが 256 文字を超える場合、以降の文字は無視される。

入力文字長領域は、1 語長の領域のラベルであり、入力された文字の長さ( $\ge 0$ )が 2 進数で格納される。ファイルの終わり(end of file)を検出した場合は、-1 が格納される。 IN 命令を実行すると、GR の内容は保存されるが、FR の内容は不定となる。

# (2) OUT 出力領域,出力文字長領域

OUT 命令は、あらかじめ割り当てた出力装置に、文字データを、1 レコードとして書き出す。

出力領域は、出力しようとするデータが 1 文字 1 語で格納されている領域のラベルである。格納の形式は、DC 命令の文字定数と同じであるが、上位 8 ビットは、OS が無視するので 0 でなくてもよい。

出力文字長領域は、1 語長の領域のラベルであり、出力しようとする文字の長さ ( $\geq 0$ ) を 2 進数で格納しておく。

OUT 命令を実行すると、GR の内容は保存されるが、FR の内容は不定となる。

(3) RPUSH

RPUSH 命令は, GR の内容を, GR1, GR2, …, GR7 の順序でスタックに格納する。

(4) RPOP

RPOP 命令は, スタックの内容を順次取り出し, GR7, GR6, …, GR1 の順序で GR に格納する。

## 2.5 機械語命令

機械語命令のオペランドは、次の形式で記述する。

r, r1, r2 GR は, 記号 GR0 ~ GR7 で指定する。

x 指標レジスタとして用いる GR は、記号  $GR1 \sim GR7$  で指定する。

adr アドレスは,10 進定数,16 進定数,7 ドレス定数又はリテラルで指定する。 リテラルは,-つの 10 進定数,16 進定数又は文字定数の前に等号(=)を付けて記述する。 $CASL \Pi$  は,等号の後の定数をオペランドとする DC 命令を生成し,そのアドレスを adr の値とする。

## 2.6 その他

- (1) アセンブラによって生成される命令語や領域の相対位置は,アセンブラ言語での記述順序とする。ただし,リテラルから生成される DC 命令は, END 命令の直前にまとめて配置される。
- (2) 生成された命令語,領域は、主記憶上で連続した領域を占める。

# 3. プログラム実行の手引

#### 3.1 OS

プログラムの実行に関して,次の取決めがある。

- (1) アセンブラは、未定義ラベル(オペランド欄に記述されたラベルのうち、そのプログラム内で定義されていないラベル)を、他のプログラムの入口名(START 命令のラベル)と解釈する。この場合、アセンブラはアドレスの決定を保留し、その決定を OS に任せる。OS は、実行に先立って他のプログラムの入口名との連係処理を行いアドレスを決定する(プログラムの連係)。
- (2) プログラムは、OS によって起動される。プログラムがロードされる主記憶の領域は不 定とするが、プログラム中のラベルに対応するアドレス値は、OS によって実アドレスに 補正されるものとする。
- (3) プログラムの起動時に、OS はプログラム用に十分な容量のスタック領域を確保し、その最後のアドレスに1を加算した値をSPに設定する。
- (4) OS は、CALL 命令でプログラムに制御を渡す。プログラムを終了し OS に制御を戻すときは、RET 命令を使用する。
- (5) IN 命令に対応する入力装置, OUT 命令に対応する出力装置の割当ては, プログラムの 実行に先立って利用者が行う。
- (6) OS は、入出力装置や媒体による入出力手続の違いを吸収し、システムでの標準の形式及び手続(異常処理を含む)で入出力を行う。したがって、IN、OUT 命令では、入出力装置の違いを意識する必要はない。

## 3.2 未定義事項

プログラムの実行等に関し,この仕様で定義しない事項は,処理系によるものとする。

# 参考資料

参考資料は、COMET II の理解を助けるため又は COMET II の処理系作成者に対する便宜のための資料である。したがって、COMET II 、CASL II の仕様に影響を与えるものではない。

# 1. 命令語の構成

命令語の構成は定義しないが、次のような構成を想定する。ここで、OP の数値は 16 進表示で示す。

| 進表元 | 示で示 | 下す。 |   |      |             |
|-----|-----|-----|---|------|-------------|
| 15  | 11  | 7   | 3 | 0 15 | 0 ←── ビット番号 |

| 15  | 11            |      | 3 0  | 15 0 |     | L 7        | / 卜                    |                                              |
|-----|---------------|------|------|------|-----|------------|------------------------|----------------------------------------------|
| 第1語 |               |      | 第2語  | 命令   |     | 命令語とアセ     | ンブラとの対応                |                                              |
|     | P<br>副OP      | r/r1 | x/r2 | adr  | 語長  |            | 機械語命令                  | 意味                                           |
| 0   | 0             | _    | _    | _    | 1   | NOP        |                        | no operation                                 |
| 1   | 0             |      |      |      | 2   | LD         | r, adr, x              | load                                         |
|     | 1             |      |      |      | 2   | ST         | r, adr, x              | store                                        |
|     | 2             |      |      |      | 2   | LAD        | r, adr, x              | load address                                 |
|     | 4             |      |      | -    | 1   | LD         | r1, r2                 | load                                         |
| 2   | 0             |      |      |      | 2   | ADDA       | r,adr,x                | add arithmetic                               |
|     | 1             |      |      |      | 2   | SUBA       | r, adr, x              | subtract arithmetic                          |
|     | 2             |      |      |      | 2   | ADDL       | r, adr, x              | add logical                                  |
|     | 3             |      |      |      | 2   | SUBL       | r, adr, x              | subtract logical                             |
|     | 4             |      |      | _    | 1   | ADDA       | r1, r2                 | add arithmetic                               |
|     | 5             |      |      | _    | 1   | SUBA       | r1, r2                 | subtract arithmetic                          |
|     | 6             |      |      | _    | 1   | ADDL       | r1, r2                 | add logical                                  |
|     | 7             |      |      | _    | 1   | SUBL       | r1, r2                 | subtract logical                             |
| 3   | 0             |      |      |      | 2   | AND        | r, adr, x              | and                                          |
|     | 1             |      |      |      | 2   | 0R         | r, adr, x              | or                                           |
|     | 2             |      |      |      | 2   | XOR        | r, adr, x              | exclusive or                                 |
|     | 4             |      |      | _    | 1   | AND        | r1, r2                 | and                                          |
|     | 5             |      |      | _    | 1   | OR<br>VOD  | r1, r2                 | or                                           |
|     | 6             |      |      | -    | 1   | XOR        | r1, r2                 | exclusive or                                 |
| 4   | 0             |      |      |      | 2   | CPA        | r, adr, x              | compare arithmetic                           |
|     | 1             |      |      |      | 2   | CPL        | r, adr, x              | compare logical                              |
|     | 4             |      |      | _    | 1   | CPA<br>CPL | r1, r2                 | compare arithmetic                           |
|     | 5             |      |      | _    | 1   | SLA        | r1, r2                 | compare logical                              |
| 5   | 0             |      |      |      | 2   | SRA        | r, adr, x              | shift left arithmetic                        |
|     | $\frac{1}{2}$ |      |      |      | 2 2 | SLL        | r, adr, x<br>r, adr, x | shift right arithmetic<br>shift left logical |
|     | 3             |      |      |      | 2   | SRL        |                        | _                                            |
| 6   | 1             |      |      |      | 2   | JMI        | r, adr, x<br>adr, x    | shift right logical<br>jump on minus         |
| 0   | 2             |      |      |      | 2   | JNZ        | adr, x<br>adr, x       | jump on non zero                             |
|     | 3             | _    |      |      | 2   | JZE        | adr, x                 | jump on zero                                 |
|     | 4             | _    |      |      | 2   | JUMP       | adr, x                 | unconditional jump                           |
|     | 5             | _    |      |      | 2   | JPL        | adr, x                 | jump on plus                                 |
|     | 6             | _    |      |      | 2   | JOV        | adr, x                 | jump on overflow                             |
| 7   | 0             | _    |      |      | 2   | PUSH       | adr, x                 | push                                         |
| '   | 1             |      | _    | _    | 1   | POP        | r                      | pop                                          |
| 8   | 0             | _    |      |      | 2   | CALL       | adr, x                 | call subroutine                              |
|     | 1             | _    | _    | _    | 1   | RET        | aa., /                 | return from subroutine                       |
| 9   |               |      |      |      |     |            |                        |                                              |
| ~   |               |      |      |      |     |            | その他の命令                 |                                              |
| Е   |               |      |      |      |     |            | (Prisona la            |                                              |
| F   | 0             | _    |      |      | 2   | SVC        | adr, x                 | supervisor call                              |
|     | ý             |      |      |      |     |            | , ~                    |                                              |

## 2. マクロ命令

マクロ命令が生成する命令群は定義しない (語数不定) が、次の例のような命令群を生成することを想定する。

〔例〕 IN 命令



# 3. シフト演算命令におけるビットの動き

シフト演算命令において、例えば、1 ビットのシフトをしたときの動き及び OF の変化は、次のとおりである。

(1) 算術左シフトでは、ビット番号14の値が設定される。



(2) 算術右シフトでは、ビット番号0の値が設定される。



(3) 論理左シフトでは、ビット番号15の値が設定される。



(4) 論理右シフトでは、ビット番号0の値が設定される。



## 4. プログラムの例



Ver. 4. 3: 2021 年 10 月

# ■試験で使用する情報技術に関する用語・プログラム言語など■



# 独立行政法人**情報処理推進機構** Information-technology Promotion Agency, Japan

〒113-8663 東京都文京区本駒込 2-28-8 文京グリーンコートセンターオフィス 15 階 TEL 03-5978-7600 (代表) FAX 03-5978-7610



詳しくは・・・

https://www.jitec.ipa.go.jp