

# Einführung in VHDL

VHDL ist eine Hardwarebeschreibungssprache, die sich im Gegensatz zu Softwaresprachen dadurch auszeichnet, dass Abarbeitungen parallel ablaufen können. Dieses beutetet wiederum, dass eine sequenzielle Beschreibung, wie sie in den meisten Software- Programmiersprachen stattfindet, nicht direkt in VHDL umgesetzt werden kann. Hierzu muss selbst eine Taktung eingeführt werden. Wie dieses im Einzelnen aussieht, hängt von der Situation ab. Typische Konzepte sind die Zustandsautomaten oder die Benutzung des Taktes in Zusammenhang mit einem Zähler. Als Grundregel können Sie zuerst einmal davon ausgehen, dass alle innerhalb eines Prozesses beschriebenen Aktionen parallel ausgeführt werden und die Belegung der Signale sowie Ein- und Ausgänge erst am Ende des Prozesses stattfindet. Somit ist folgende Beschreibung in VHDL möglich:

```
ARCHITECTURE Tauschen OF Beispiel IS
1
2
     SIGNAL a , b : STD_LOGIC ;
3
     BEGIN
     PROCESS(a,b)
5
         BEGIN
6
7
         a \le b;
        b <= a;
8
     END PROCESS;
  END Tauschen;
```

VHDL bietet die Möglichkeit sowohl eine strukturelle Beschreibung als auch eine Verhaltensbeschreibung eines Bausteins zu implementieren, um dessen Ein- und Ausgabeverhalten zu spezifizieren. Die strukturelle Beschreibung eines Bausteines gibt an, wie viele Instanzen der einzelnen Komponenten zur Realisierung dieses Bausteines benutzt werden, wie diese Komponenten untereinander verdrahtet sind und wie diese mit den Ein- und Ausgängen des Bausteines verdrahtet sind. Die Verhaltensbeschreibung dagegen beschreibt einen Baustein nicht durch seine Komponenten, sondern durch gleichzeitig nebeneinander laufende Prozesse, welche die Belegung der Signale des Bausteines funktional bestimmen. Prozesse beschreiben damit wie sich Signale in Abhängigkeit anderer Signale verhalten.

Bevor Sie im nächsten Kapitel beginnen sich mit GHDL zu beschäftigen, sollen im Folgenden einige grundlegenden Konzepte von VHDL erklärt werden. Durch die weite Verbreitung von VHDL finden Sie auch ausreichend Literatur in der Bibliothek oder online.

Zu jeder (simulierbaren und synthetisierbaren) VHDL Beschreibung existiert eine sogenannte Top- Level-Entity. Das Hauptmerkmal dieser Komponente besteht darin, dass diese den Projektnamen trägt und dass alle nach externen geführten Signale aufgelistet sind.

| Symbol | Beschreibung                |
|--------|-----------------------------|
| U      | nicht initialisiert         |
| X      | undefiniert                 |
| 0      | starke logische Null        |
| 1      | starke logische Eins        |
| Z      | Hochohmig                   |
| W      | schwach Unbekannt           |
| L      | schwach logische Null       |
| Н      | schwach logische Eins       |
| -      | nicht beachten (don't care) |

Tabelle 1: Signale der 9-wertigen standard logic nach IEEE Standard 1164-1993

## 1 Bibliotheken

Jeder Baustein beginnt mit dem Einbinden der Bibliotheken (Libraries). Folgende zwei Zeilen werden am Anfang von allen Ihren Bausteinen stehen:

```
LIBRARY ieee;
USE ieee.std_logic_1164.all;
```

Der Datentyp <code>std\_logic</code> ist eine nach dem <code>IEEE Standard 1164-1993</code> definiert 9-wertige Logik. Dabei können Signale die in Tabelle 2 angegebenen Werte annehmen: Im Gegensatz zu dem Datentyp <code>bit</code>, der nur die Werte '0' und '1' annehmen kann, hat <code>std\_logic</code> den Vorteil alle Zustände die auch auf der Zielplattform auftreten können zu beschreiben. Innerhalb der Übungen werden Sie jedoch fast ausschließlich mit starken logischen Nullen und Einsen ('0' bzw. '1') arbeiten. Jedoch sollten sie trotzdem alle Signale immer als <code>std\_logic</code> Datentypen deklarieren, da innerhalb des Syntheseprozesses von Quartus II auch andere Zustände der Signale betrachtet werden können, beispielsweise wenn Ihr Signal noch nicht initialisiert wurde ('U') oder wenn der Zustand undefiniert ('X') ist. Sobald sie elementare Rechenoperationen benötigen (wie beispielsweise Plus '+' oder Minus '-') müssen Sie zusätzlich aus der <code>ieee</code> Bibliothek Folgendes laden:

```
1 || USE ieee.std_logic_unsigned.all;
```

## 2 Schnittstellenspezifikation

Die Schnittstellen eines Bausteines werden über die Schnittstellenspezifikation (entity Konstrukt) beschrieben. Diese stellt die externe Sicht der Komponente dar. Den Namen des Bausteines können Sie selbst bestimmen (natürlich sollten keine reservierten Worte, Zahlen, Umlaute, Leerzeichen ...verwendet werden). Jedoch muss Ihr oberster Baustein (Top-Level-Entity) den Namen des Projektes tragen. Ein Template sieht folgendermaßen aus:

```
1  ENTITY baustein IS
2  PORT (
3  portname : IN  datentyp;
4  portname : OUT  datentyp;
5  portname : INOUT  datentyp
6  );
7  END baustein ;
```

Ein typisches Beispiel dafür wäre dann:

Für die Bezeichnungen der externen Schnittstellen sollten Sie auf die im Handbuch angegebenen Bezeichnungen zurückgreifen. Dieses macht Ihnen die Arbeit leichter, da die jeweiligen Hardware- komponenten auf dem Board auch mit den gleichen Bezeichnungen beschriftet sind. Die in diesen Übungen am meisten benutzten Ein- und Ausgaben sind im Beispiel most\_used aufgelistet. Technisch gesehen sind die PINs des FPGA direkt über Leiterbahnen mit den jeweiligen elektronischen Bauteilen verbunden. Jedoch erscheint es sehr umständlich die PINs als Schnittstellen anzugeben. Daher ist es wesentlich einfacher, den PINs Namen und Vektoren zuzuordnen, so dass beispielsweise alle grünen LEDs einen gemeinsamen Vektor LEDG haben. Dieser ist nun 8-bit Breit und läuft damit von 7 bis 0. Um Ihnen die Arbeit abzunehmen, gibt es von Altera schon die Datei, DE2-pinassignments.csv

Vorweg greifend für den praktischen Teil, soll noch darauf hingewiesen werden, dass alle nicht verwendeten PINs auf tri-state gesetzt werden sollen. Dieses verhindert, dass ungewollt Spannungspegel an Bauteile und PINs gelegt werden, die nicht verwendet werden. Vor der Programmierung des FPGAs sollten alle offenen Pins noch auf tri-state gesetzt werden.

# 3 Beschreibung von Architekturen

Nachdem Sie Ihre Bibliotheken eingebunden haben und die Schnittstellen definiert haben, können Sie die Komponente durch sein Verhalten, Datenfluss und/oder Struktur beschreiben. Der grundsätzliche Aufbau sieht folgendermaßen:

```
1 ARCHITECTURE behavior OF baustein IS
2 -- Hier koennen Signale definiert werden
3 BEGIN
4 -- Code
5 END behavior;
```

Grundsätzlich beschreibt eine Architektur das Verhalten, bzw. die interne Realisierung einer vorher entity. Dabei können mehrere Architekturen für eine entity deklariert werden, welche später über eine configuration ausgewählt werden kann. Dabei wird zwischenVerhalten, Datenfluss und Struktur unterschieden:

#### 3.1 Verhalten

Das Grundelement einer Verhaltensbeschreibung ist der *process*. Der interne Aufbau eines VHDL-Prozesses ist vergleichbar mit dem sequenziellen Task einer Programmiersprache

- i. sequenzielle Abarbeitung der Anweisungen
- ii. Kontrollanweisungen zur Steuerung des Ablaufs
- iii. Verwendung lokaler Variablen, -Datentypen
- iv. Unterprogrammtechniken (Prozeduren und Funktionen)

Da das Ziel der VHDL Beschreibung ein durch den Simulator/Emulator ausführbares Verhalten ist, gibt es spezielle Konstrukte, die festlegen wann der Prozess zu aktivieren ist — im Gegensatz zu Programmen in herkömmlichen Sinne sind Hardwareelemente immer, gleichzeitig (parallel) aktiv. Ein Prozess hat deshalb entweder eine *sensitivity list* oder enthält *wait*-Anweisungen. Beide Methoden bewirken, dass bei der Änderung von Eingangswerten der Architektur der Prozess von Simulator aktiviert wird, die Anweisungen sequenziell abgearbeitet werden und dadurch neue Ausgangswerte erzeugt werden. Eingeschränkt werden Prozesse durch in ihrer Kommunikation nach außen, welche nur über Signale stattfinden darf. Diese Signale können zum einen Ein- und Ausgänge der Schaltung sein, zum anderen können auch mehrere Prozesse über (architektur-)interne Signale kommunizieren. In Gegensatz zu den Signalen können die Variablen des Prozesses nur prozessintern verwendet werden und stellen so etwas wie lokalen Speicher dar.

Listing 1: Beispiel Verhalten

#### 3.2 Datenfluss

Bei dieser Beschreibung wird der Datenfluss über kombinatorische logische Funktionen (Addierer, Komparatoren, Decoder, Gatter. . . ) modelliert.

```
architecture dataflow of COMPARE is begin
C <= not (A xor B) after 1 ns; --Datenfluss von Eingängen, über
end architecture dataflow; --xor und not, zum Ausgang</pre>
```

Listing 2: Beispiel Datenfluss

#### 3.3 Struktur

Strukturbeschreibungen sind Netzlisten aus Bibliothekselementen: diese Elemente werden instanziiert und über Signale miteinander verbunden.

```
architecture structure of COMPARE is
      signal I: bit;
                                     --lokales Signal
3
      component XR2 is
                                     -- 1. Komponetnbedeklaration
4
       port (X,Y: in bit; Z: out bit);
      end component XR2;
      component INV is
                                     -- 2. Komponetnbedeklaration
8
        port (X: in bit; Z: out bit);
      end component INV;
10
                                     --Beschreibung der Netzliste
  begin
11
      I0: XR2 port map (A,B,I);
                                    --Benutzung der Komponenten
12
      I1: INV port map (I,C);
  end architecture structure;
```

Listing 3: Beispiel Struktur

Sie sollten sich selbständig, neben der Einführung in der Vorlesung und dem Crashkurs, über die Unterschiede zwischen einer Verhaltens- und Strukturbeschreibung informieren. Im folgenden finden Sie einige oft verwendete Routinen. Es soll noch auf folgendes hingewiesen werden:

Sie können Sich innerhalb der Komponente Hilfssignale definieren. Diese sollten auch für die Schnittstellensignale verwendet werden. Sollten sich die Signalnamen der Komponente ändern (beispielsweise weil sie andere LEDs benutzen oder reservierte Namen verwendet haben) müssen sie nur die Verdrahtung am Anfang Ihrer Komponente ändern und nicht alle Namen innerhalb der Komponente ersetzten.

## 4 Simulation und Synthese

Ein wichtiger Unterschied besteht zwischen simulierbarem (oder funktionellem) und synthetisierbaren Code. Wie der Name schon sagt, lässt sich simulierbarer Code nicht unbedingt auf der Hardware ausführen. In den Übungen während des Onlin-Studiums benötigen wir ausschließlich simulierbaren Code benötigt. Bei einem Wechsel zur Praktischen Übung im Labor benötigen wir auschliesslich synthetisierbarenVHDL-Code. Dieser zeichnet sich dadurch aus, dass er vom Übersetzungsprogramm/Synthesetool (in unserem Fall Quartus II) in eine Netzliste übersetzt werden kann und somit auf den FPGA programmiert werden kann. Der simulierbarer Code dagegen kann auch Elemente enthalten welche nur für die Simulation übersetzt werden können, woraus aber keine Synthese und damit keine Netzliste erstellt werden kann. Dieses soll an folgendem, abstrakten Beispiel anschaulicher gemacht werden:

```
ARCHITECTURE Oszillator OF Simulationsbeispiel IS
1
     CONSTANT clk : time := 1000 ns ;
2
     BEGIN
3
     PROCESS (clk, input) BEGIN
         out <= REJECT 10 ns INERTIAL NOT input AFTER 10 ns;</pre>
         WAIT FOR clk /2;
6
         out <= REJECT 10 ns INERTIAL input AFTER 10 ns;</pre>
7
         WAIT FOR clk /2;
8
     END PROCESS;
9
  END Oszillator;
```

Mit den Befehlen REJECT, INERTIAL und AFTER kann das (zeitliche) Verhalten von realen Bausteinen beschrieben werden. Soll der Code synthetisiert werden, ist dieses nicht mehr nötig bzw. möglich, da die Beschreibung auf den realen Bauelementen läuft und daher die Zeitangaben nicht mehr zum tragen kommen. Bei der WAIT Anweisung handelt es sich ebenfalls um eine nicht synthetisierbare Anweisung. Die reale Hardware kann nicht wie eine Simulation oder ein Softwareprozess einfach "anhalten". Soll ein Warten implementiert werden, muss dieses indirekt über einen Zähler realisiert werden. Auch das angeben von Konstanten (sowie von Variablen) ist nur sehr eingeschränkt möglich. Das Zuweisen von direkten Zeiten, wie im Beispiel, ist nicht möglich. Daher kann auf diese Weise kein Taktgeber realisiert werden. Allgemein können Variablen wie Integer nur dazu verwendet werden, den "Schreibaufwand" zu minimieren, jedoch nicht als Variablen, die innerhalb der Laufzeit benutzt werden können.

## 5 Hilfreiche Routinen

## 5.1 Bedingungen

```
1 | ARCHITECTURE behavior OF Bedingung IS
      SIGNAL a: STD_LOGIC_VECTOR (1 DOWNTO 0);
2
      SIGNAL b: STD_LOGIC_VECTOR (2 DOWNTO 0);
3
      BEGIN
4
      PROCESS( a , b )
      BEGIN
         IF (a="01") THEN
7
            b <= "001";
8
         ELSIF (a="11") THEN
9
            b<="000";
10
         ELSE
11
            b <= "111";
12
         END IF;
13
      END PROCESS;
15 | END behavior;
```

### 5.2 Fallunterscheidung

```
1 ARCHITECTURE behavior OF Fallunterscheidung IS
      SIGNAL a,b: STD_LOGIC_VECTOR (2 DOWNTO 0);
2
      BEGIN
     PROCESS(a,b)
      BEGIN
5
        CASE a IS
6
        WHEN "001" => b <= "000";
        WHEN "011" | "110"=>b<="100";
8
        WHEN OTHERS => b <= "111";
9
        END CASE;
10
      END PROCESS;
12 | END behavior;
```

## 5.3 Bedingung mit "WITH . . . SELECT"

```
ARCHITECTURE structure OF Verzweigung IS

SIGNAL a: STD_LOGIC_VECTOR(1 DOWNTO 0);

SIGNAL out,c,d,e: STD_LOGIC;

BEGIN

WITH a SELECT b <= c WHEN "10",

d WHEN "01",

e WHEN OTHERS;

END structure;
```

### 5.4 Bedingung für Signale außerhalb eines Prozesses

## 5.5 Clock-Signale

```
1 ARCHITECTURE behavior OF Clocksignal IS
      SIGNAL clk : STD_LOGIC ;
      SIGNAL count : STD_LOGIC_VECTOR(4 DOWNTO 0);
3
      BEGIN
4
         clk <= clock_50 ; PROCESS(clk)</pre>
             IF (clk='1' AND clk' event) THEN --wenn clk steigende Flanke
6
             count <= count + 1;</pre>
7
         ELSE
8
             count <= count ;</pre>
         END IF;
10
      END PROCESS;
11
12 | END behavior
```

#### 5.6 Variablen und Schleifen

```
1 ||
   ARCHITECTURE behavior OF Schleife IS
      SIGNAL clk , reset : STD_LOGIC;
      SIGNAL register : STD_LOGIC_VECTOR(6 DOWNTO 0);
3
      BEGIN
4
          clk <= clock_50 ;</pre>
5
          reset <=NOT KEY(0);</pre>
      PROCESS ( c 1 k )
          VARIABLE i : INTEGER := 0;
8
          IF reset = '1' THEN
             FOR i IN 0 TO 5 LOOP
10
                 IF i = 0 OR i = 1 THEN
11
                    register(i) <=NOT register(i+1);</pre>
12
13
                    register ( i ) <= register ( i +1);</pre>
14
                 END IF;
15
             END LOOP;
16
          END IF;
17
      END PROCESS;
18
   END behavior;
```