## **ESTRUCTURA DE COMPUTADORES**

| Recuperacion | Primer | Parcial |
|--------------|--------|---------|
|--------------|--------|---------|

14-Mayo-2012

| Apellidos y Nombre | DNI | Grupo |
|--------------------|-----|-------|
|                    |     |       |

1. La figura adjunta muestra el patillaje de un chip de memorias SDRAM. El ancho de palabra del chip es de 32 bits y las direcciones de fila son de 12 bits. La lectura/escritura se realiza por bloques de longitud programable, siendo el máximo tamaño de bloque de 256 palabras, correspondientes a una fila completa de las matrices de bits. (2 puntos)



a) Calcule la capacidad del chip en bytes. Indique también el número de bancos, y filas y columnas de cada banco.

b) Suponiendo un tamaño de bloque de 8 palabras (32 bytes), indique el número total de bloques del chip y de cada banco.

c) En el supuesto anterior, indique en qué banco, fila y columna comienza el bloque número 0x68204. Asuma un direccionamiento lineal del chip (banco-fila-columna).



d) Si el chip se conecta a un bus con reloj de 200 MHz, ¿cuál será el ancho de banda máximo de este chip?

free xtamam - 525 = 200 MH2 x 4B = 800 MB/s

e) Se desean conectar dos de estos chips a un procesador de 32 bits con espacio de direccionamiento de 256 MB. Para ello se ha diseñado un descodificador de direcciones con las funciones de selección siguientes:

$$F_{SDRAM1} * = A_{27} + A_{26} + A_{25}$$

$$F_{SDRAM2}$$
 \* =  $A_{27}+A_{26}+A_{25}$ \*

Indique los rangos de direcciones que ocupan cada uno de los dos chips SDRAM. Indique también, qué direcciones del mapa quedan libres.

| SDRAMA - |                                |
|----------|--------------------------------|
| Libre -  | 0x40000000 - 0xFFFFFFF = 192HR |

Considérese el programa que se muestra a continuación:

v:

.data 0x10005000

.word 0,1,2,3,4,5,6,7

.text 0x00400000 lui \$t0, 0x1000 ori \$t0, \$t0, 0x5000 addi \$t1, \$zero, 8

bucle:

lw \$t2, 0(\$t0) bgez \$t2, salta

sw \$zero, 0(\$t0)

salta:

addiu \$t0, \$t0, 4 addi \$t1, \$t1, -1 bgtz \$t1, bucle

Conteste las cuestiones siguientes justificando la respuesta:

(1.5 puntos)

a) ¿Cuántos bytes ocupan los segmentos de datos y código, respectivamente?

b) Indique que instrucción se encuentra en la dirección de memoria 0x00400018.

addin \$to, \$to, 4

c) ¿En que dirección de memoria se encuentra el elemento v [7]?

0,40005010

d) ¿Cuántas instrucciones se ejecutan?

3+5x8 = 43 Metricciones

|                                                                              | e) ¿Cuántos accesos y de que tipo (lectura o escritura) se hacen al segmento de datos y código, respectivamente?                                                                                                                                                                                                                                                                                                                                                                                    |  |
|------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
|                                                                              | cellip & 43 tectures                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |  |
| 3.                                                                           | Se dispone de un procesador MIPS R2000 con una memoria cache de datos de 32 KB de capacidad, con tamaño de línea de 16 bytes y correspondencia asociativa por conjuntos de 2 vías, algoritmo de reemplazo LRU, política de ubicación en escritura y escritura posterior. El procesador ejecuta el siguiente código:  (2.5 puntos)  . data 0x10000000  A: .space 16384start: lui \$t1, 0x1000 .data 0x10040000 lui \$t2, 0x1004  B: .space 16384 lui \$t3, 0x1008 .data 0x10080000 lbu \$t3, 0(\$t3) |  |
|                                                                              | N: .byte 4096 bucle: lw \$t0, 0 (\$t1) slt \$t4, \$t0, \$zero beq \$t4, \$0, positivo sw \$zero, 0 (\$t2) j sigue positivo: sw \$t0, 0 (\$t2) sigue: addiu \$t1, \$t1, 4 addiu \$t2, \$t2, 4 addi \$t3, \$t3, -1 bne \$t3, \$0, bucle li \$v0, 2 syscall .end  a) Describe brevemente que acción realiza el código sobre los vectores A y B.                                                                                                                                                        |  |
|                                                                              | · ·                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |  |
|                                                                              | Transfiere voctor & Robre vector B reemplazando<br>los valores negativos por "Zero"<br>si A[i] zo antonos B[i] = A[i], sino R[i] = 0                                                                                                                                                                                                                                                                                                                                                                |  |
|                                                                              | Si A[i] 70 antonce B[i] = A[i], sino B[i] = 0                                                                                                                                                                                                                                                                                                                                                                                                                                                       |  |
| b) Indica el número de accesos a la cache de datos por parte del procesador. |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |  |
|                                                                              | 1+2×4096=8.193 acceps.                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |  |
|                                                                              | c) Indica el número de bloques accedidos por el procesador al segmento de datos.                                                                                                                                                                                                                                                                                                                                                                                                                    |  |
|                                                                              | B-9 1024 11 (Escrituros)                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |  |
|                                                                              | a) - store (lection)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |  |

d) Interpreta las direcciones en el acceso a la cache de datos según sus campos



e) Calcula el volumen del directorio de la cache de datos, expresado en bytes.

f) Calcula la tasa de aciertos de la cache de datos.

$$Taller = 142 \times 1024 = 2.049$$
 $Ta = 1 - 2.049$ 
 $8.193$ 

g) ¿Se obtendría para este programa una mayor tasa de aciertos en la cache de datos si la correspondencia fuera directa? Razona la respuesta

NO. La Ta Seria = 0 porque los
vectors A 7 B whitionarian en el mismo
loujuto (1 via)
Lal que mapean.

4. El circuito de la figura es un multiplicador en coma flotante para números expresados según el formato definido por la norma IEEE 754. Los retardos de cada uno de los elementos que lo conforman se muestran también en la figura. Se debe tener en cuenta que la circuitería de control tarda 5 ns desde que tiene disponible la información de entrada hasta que genera las señales de control correspondientes. (1 punto)



a) Indique la función que desempeñan los elementos marcados como (1), (2) y (3) a la hora de realizar la operación A\*B, donde A y B son dos números enteros en coma flotante (IEEE 754)

(1) Soma los exponentes En + ER (Expa+2++Cxpz+2+)

(2) Comparen de exceso achiconal futuducido al

Loman los exponentes Ez=Ex+Ez-2+=Expa+expz+2+

(3) Ficrementes / decremente exponente resolutiones para la

Compensar el desplatamiento de la mantien para su

normalización

b) ¿Cuál es el tiempo necesario para realizar una operación de multiplicación en coma flotante? Justifique los retardos en función de los pasos que se realizan para llevar a cabo la operación.

lowfrol

Sus + Wax (10 m + 10 m), 60 m) + 5 ms + 2 ms + 5 ms = 7 + ms

Control

Grdenes a (1), (2)

In multiplication

La acción de

resultado de Redondeo no esta en

de multiplication

de los mansistes

(drdenes a (3) y des plus a minto)

5. Se desea confeccionar, para el MIPS R2000, una rutina de multiplicación de un valor de 8 bits con signo por una constante  $(-18_d \equiv 11101110_b)$ , cuyos parámetros de entrada y salida se muestran a continuación: (2 puntos)

| Nombre función | Parámetros de entrada | Parámetros de salida      |
|----------------|-----------------------|---------------------------|
| Mult_18n       | \$a0= multiplicando   | <pre>\$v0= producto</pre> |

Supóngase que se han definido las siguientes variables y que el programa que realiza la multiplicación  $P= M \times (-18)$ , invocando a tal fin la rutina **Mult 18n**, es el que se muestra más abajo:

.data
M: .byte 0 # multiplicando {-128,127}
P: .space :? # producto
W: .word 0 # entero SIN signo

1b \$a0,M

# carga multiplicando

jal Mult\_18n

# invoca subrutina \$a0 x (-18)

¿? \$v0,P # almacena el producto

Se pide:

a) ¿Cuál sería la codificación de Booth para la constante (-18)?

00-1100-10

b) ¿Qué ventajas aporta el empleo de la codificación de Booth en el multiplicador respecto a la codificación en Ca2?

1) Truta mi ento Similar de Ruteras positivos y regativos y de números au signo 7 sin Signo.
2) En diterminades cusos podría reducir el número de productos ritermedros (menos op. soma en circuit).

c) ¿Cuál deberá ser el tamaño (número de bytes) de la variable P? ¿Qué instrucción emplearía el programa para almacenar \$v0 en la variable P?

P-025, tes (half), lh & ro, P

d) Confeccionar el código de la rutina Mult\_18n empleando la instrucción de multiplicación disponible en la arquitectura MIPS R2000.

Mult\_18n: li \$t0, -18

mult \$a0, \$t0

mflo \$vo

jr \$ta

e) Confeccionar el código de la rutina Mult\_18n empleando las instrucciones de suma, resta y desplazamiento disponibles en la arquitectura MIPS R2000 para que la multiplicación se realice aprovechando que el multiplicador se halla representado empleando la codificación de Booth.



f) Compara brevemente las ventajas y/o inconvenientes de las anteriores implementaciones.

La primera implementación amque requiere menos instrucción es tieme un tiempo de apecución mayor debido al major retardo de musto

g) Teniendo en cuenta el tipo de la variable P y que W es un entero de 32 bits sin signo, v indica en qué supuesto se podría producir desbordamiento en la asignación W=P.

Destadamiento s.º PKO

6. El siguiente fragmento de código basado en el ensamblador del MIPS R2000 va a ejecutarse en dos tipos diferentes de procesador. El Procesador 1 tiene una ruta de datos uniciclo con una frecuencia de reloj de 100 MHz. El Procesador 2 es de tipo multiciclo y la frecuencia de su reloj es de 500 MHz. Este último, requiere 6 ciclos de reloj para ejecutar las instrucciones que conllevan acceso a la cache de datos, 3 ciclos para ejecutar las instrucciones aritmético-lógicas y solo 2 ciclos para las instrucciones de salto condicional. Dado el siguiente fragmento de código: (1 punto)

etiqueta:

lw \$1, 100(\$2)
beq \$1, \$2, etiqueta
and \$3, \$1, \$4
lw \$1, 50(\$3)
sw \$1, 100(\$2)
sub \$5, \$1, \$2
lw \$1, 10(\$5)

Nota: Soponemos que el Salto vio trehe lugar,

a) Indíquese el tiempo necesario para ejecutarlo en cada uno de los procesadores.

Procesador 1 Telk - Long To = fintive x long - fong

Si Salto P (60 ks)

(Si Salto -0 58 ng)

Or 2 Telk = 2 ng

GT + 2T + 3T + 6T + 6T + 3T + 6T = 32T - 0 64 ng Procesador 2

b) Cuál es la Productividad que se consigue en cada caso.

Procesador 2