## **ESTRUCTURA DE COMPUTADORES**

| Examen | Segund | lo Pa | rcial |
|--------|--------|-------|-------|
|        |        |       |       |

4-Febrero-2013

| Apellidos y Nombre | DNI | Grupo |
|--------------------|-----|-------|
|                    |     |       |

1. **(2,75 puntos)** Se desea realizar la suma de dos números enteros de 16 bits en complemento a 2 (A + B) mediante la utilización de sumadores con propagación de acarreo (CPA) basados en celdas sumadoras completas (FA) cuya organización interna es la especificada en la figura 1. Supóngase que todas las puertas lógicas tienen el mismo retardo T = 30 ps (ps = 10 -12 s)



Figura 1

a) Dibuje un esquema de conexión de los sumadores completos para la implementación del sumador en complemento a 2 para 16 bits

- b) Especifique el retardo para la obtención de la suma, justificándolo sobre el esquema anterior.
- c) ¿Cuál es la productividad del circuito expresada en MOPS?

| d) | Añada en el esquema del punto a) los elementos necesarios y su conexión para que el sumador sea capaz de detectar |
|----|-------------------------------------------------------------------------------------------------------------------|
|    | el desbordamiento e incluya sobre el dibujo el tiempo adicional que esto supondría                                |

| e) | ¿Cuál sería el tiempo necesario par  | a realizar la suma de | e A+ B (enteros e   | en complemento    | a dos) | si son | de 3 | 2 bits, |
|----|--------------------------------------|-----------------------|---------------------|-------------------|--------|--------|------|---------|
|    | utilizando las mismas celdas básicas | , detectando el desbo | rdamiento? Justific | que la respuesta. |        |        |      |         |

f) Con el objetivo de mejorar la productividad del circuito se ha optado por un diseño como el que muestra la figura 2. Indique brevemente cómo se procede en este caso para realizar la suma de A + B



Nota. Las líneas gruesas hacen referencia a los bits de suma de una determinada etapa, mientras que la fina se corresponde con el acarreo generado en esa etapa

Figura 2

g) Para el caso de la figura 2 indique el tiempo necesario para realizar la suma y la productividad del circuito expresada en MOPS. Considere que los multiplexores están implementados con 3 niveles de puerta. Justifíquelo sobre el dibujo de la figura 2. 2. *(2 puntos)* Se dispone de un multiplicador secuencial para números con signo de 8 bits cuyo control, mostrado a continuación, implementa el algoritmo de Booth:



a) Se desea realizar la multiplicación mediante el correspondiente operador hardware de los números M=-27 y Q=-5, donde M representa el multiplicando y Q el multiplicador ¿Cuál sería la inicialización de los registros HI y LO en el circuito de multiplicación?

| HI |  | LO |  |
|----|--|----|--|
|    |  |    |  |

b) Rellene la tabla adjunta con los ciclos y acciones requeridas para realizar la anterior multiplicación de M y Q

| Ciclo | Acción |
|-------|--------|
| 1     |        |
| 2     |        |
| 3     |        |
| 4     |        |

| Ciclo | Acción |
|-------|--------|
| 5     |        |
| 6     |        |
| 7     |        |
| 8     |        |

c) Calcule la productividad del operador teniendo en cuenta los retardos de las operaciones. Se asume que en un ciclo de reloj se completa una iteración

| Inicio | Insp. q <sub>i</sub> , q <sub>i-1</sub> | q <sub>i</sub> , q <sub>i-1</sub> suma ı |      | escritura HI | desplazamiento | Eval. Nº ciclo |
|--------|-----------------------------------------|------------------------------------------|------|--------------|----------------|----------------|
| 1 ns   | 5 ns                                    | 18ns                                     | 20ns | 2 ns         | 3 ns           | 5 ns           |

d) A fin de mejorar la productividad, se rediseña el operador anterior para que emplee el algoritmo de recodificación por parejas de bits, conservando todas las unidades del viejo operador a excepción de dos etapas: la etapa de inicialización, donde se calcula y almacena previamente 2M y -2M, con un coste total de 4 ns, y la etapa de inspección de bits. ¿Cuál será el coste de esta última etapa si la productividad alcanzada por el puevo operador es de 5 MOPS?

| sera el coste de esta ultima etapa si la productividad alcanzada por el nuevo operador es de 5 MOPS? |  |  |  |  |  |  |  |  |  |
|------------------------------------------------------------------------------------------------------|--|--|--|--|--|--|--|--|--|
|                                                                                                      |  |  |  |  |  |  |  |  |  |
|                                                                                                      |  |  |  |  |  |  |  |  |  |
|                                                                                                      |  |  |  |  |  |  |  |  |  |
|                                                                                                      |  |  |  |  |  |  |  |  |  |
|                                                                                                      |  |  |  |  |  |  |  |  |  |

 (1,75 puntos) Se ha diseñado un operador para números en coma flotante de simple precisión representados mediante el formato IEEE-754. En la primera versión del diseño, que se adjunta a continuación, no se considera el posible desbordamiento del operador.



a) ¿Qué función R=f(X) realiza dicho operador?

b) El circuito de redondeo recibe 47 bits procedentes de la etapa de renormalización y obtiene 23 bits de acuerdo a la estrategia de redondeo al más próximo (sesgado al par). Su estructura se puede observar en el esquema que se muestra a continuación. Rellene la salida R de la tabla que aparece en dicho esquema



| $b_{24}$ | b <sub>23</sub> | redondeo | R |
|----------|-----------------|----------|---|
| 0        | 0               | 0        |   |
| 0        | 0               | 1        |   |
| 0        | 1               | 0        |   |
| 0        | 1               | 1        |   |
| 1        | 0               | 0        |   |
| 1        | 0               | 1        |   |
| 1        | 1               | 0        |   |
| 1        | 1               | 1        |   |

c) El siguiente código ensamblador muestra las primeras instrucciones de una rutina que implementa la emulación por software del mencionado operador. Dicha rutina toma como parámetro, en el registro \$a0, el operando X y devuelve en \$v0 el resultado R.

operador: li \$t2, 0x7F800000

li \$t3, 0x7FFFFFFF and \$t4, \$t2, \$a0

beg \$t4, \$t2, detectado

and \$t4, \$t3, \$a0

bne \$t4, \$zero, seguir

detectado: and \$v0, \$t3, \$a0

j fin

seguir: ..

. . .

fin: jr \$ra

| Interprete el fragmento de código mostrado indicando qué está detectando y la acción que realiza. |
|---------------------------------------------------------------------------------------------------|
|---------------------------------------------------------------------------------------------------|

| Nota | a: No se lim           | ite a describir               | lo que ha    | ce cada instrucció                 | in      |               |                     |                    |             |             |          |
|------|------------------------|-------------------------------|--------------|------------------------------------|---------|---------------|---------------------|--------------------|-------------|-------------|----------|
|      |                        |                               |              |                                    |         |               |                     |                    |             |             |          |
|      |                        |                               |              |                                    |         |               |                     |                    |             |             |          |
| -    |                        | •                             |              | AM de 32 Mbits<br>labras. Se pide: | , con 8 | bits de tama  | año de palabra. El  | l chip se ha       | lla estruct | turado en 8 | bancos   |
| a)   | Calcúlens              | se las siguie                 | nte cara     | cterísticas relativ                | a a la  | geometría de  | e los chips:        |                    |             |             |          |
| Nún  | mero de pa             | alabras de lo                 | s chips      |                                    |         |               |                     |                    |             |             |          |
| Nún  | nero de fila           | as que cons                   | tituyen c    | ada banco                          |         |               |                     |                    |             |             |          |
| Nún  | mero de co             | olumnas de l                  | os banco     | OS .                               |         |               |                     |                    |             |             |          |
|      |                        | neas de dire<br>nar los chips |              | ue se emplean                      |         |               |                     |                    |             |             |          |
| Not  | t <b>a</b> : Justifíqi | uense las re                  | spuesta      | s de forma razor                   | nada    |               |                     |                    |             |             |          |
| b)   | Identifíqu             | ense los dis                  | tintos ca    | mpos, y su signi                   | ficado, | en que se e   | structura la direcc | ión de los o       | chips:      |             |          |
| Dii  | rección ch             | ip SDRAM                      |              |                                    |         |               |                     |                    |             |             |          |
|      | Ç                      | Significado                   |              |                                    |         |               |                     |                    |             |             |          |
| c)   | pertenece              | j                             | ĭo de bl     | oque de 16 pala                    | abras,  | identifíquens | se los bits de la d | dirección q        | ue define   | n el bloque | e al que |
| Inte | erpretación            | n dirección                   |              |                                    |         |               |                     |                    |             |             |          |
| d)   | Indíquese              | el banco, la                  | a fila, la d | columna y el blo                   | que en  | que se halla  | ubicada la palab    | ra 0x2C40 <i>i</i> | 43          |             |          |
| Inte | erpretación            | n dirección                   |              |                                    |         |               |                     |                    |             |             |          |
|      | Banco:                 |                               | Fila:        |                                    |         | Columna:      |                     | Bloque:            |             |             | ]        |

- 5. *(1,5 puntos)* Se desea construir un módulo de memoria de tamaño 512 MBytes y 32 bits de tamaño de palabra. Para ello se dispone de chips SDRAM cuyo tamaño de palabra es un bit (x1). Dicho módulo está previsto que se inserte en un sistema basado en CPU de 32 bits, con 4 GB de espacio de direccionamiento. Se pide:
  - a) Calcúlense los siguientes parámetros estructurales del módulo:

| Número de palabras que se pueden direccionar en el módulo |  |
|-----------------------------------------------------------|--|
| Tamaño de los chips SDRAM utilizados                      |  |
| Número total de chips SDRAM empleados                     |  |

Nota: Justifíquense las respuestas de forma razonada

b) Sobre el esquema, en los cajetines dispuestos al efecto, indíquense las líneas del bus de direcciones que se utilizarían para la selección del módulo, para el direccionamiento de los chips y para la selección de octetos



## **ESTRUCTURA DE COMPUTADORES**

| Examen  | Segundo | <b>Parcial</b> |
|---------|---------|----------------|
| Lamille | oegunao | i ai ciai      |

4-Febrero-2013

| Apellidos y Nombre | DNI | Grupo |
|--------------------|-----|-------|
|                    |     |       |

(2,75 puntos) Se desea realizar la suma de dos números enteros de 16 bits en complemento a 2 (A + B) mediante la utilización de sumadores con propagación de acarreo (CPA) basados en celdas sumadoras completas (FA) cuya organización interna es la especificada en la figura 1. Supóngase que todas las puertas lógicas tienen el mismo retardo T = 30 ps (ps = 10<sup>-12</sup> s)



Figura 1

- b) Especifique el retardo para la obtención de la suma, justificándolo sobre el esquema anterior.
- c) ¿Cuál es la productividad del circuito expresada en MOPS?