

# 《停车管理系统: FPGA实现》

# 期末报告

课 程: 数字逻辑(CS207)

授课教师: Georgios Theodoropoulos

姓 名: 李子南; 唐昕宇; 何泽安

学 号: 12011517; 12011439; 12011323

日期: 2021年12月31日

# 开发计划

# 1 **小组选题**

停车场收费系统

# 2 成员分工及贡献百分比

| 成员           | 分工                      | 百分比   |
|--------------|-------------------------|-------|
| 李子南 12011517 | 主状态机的实现及debug           | 33.3% |
| 唐昕宇 12011439 | 显示模块的实现、键盘输入模块的实现及debug | 33.3% |
| 何泽安 12011323 | 蜂鸣器的实现、键盘输入模块的实现        | 33.3% |

# 3 进度安排及执行记录

| 时间      | 进度安排                     | 执行                                 |
|---------|--------------------------|------------------------------------|
| 第一周     | 讨论确定总体框架,分配各个模块,确定输入输出端口 | 完成                                 |
| 第二      | 开始推进各个模块                 | 完成,在进行中                            |
| 第三      | 开始推进各个模块                 | 主状态机完成但未测试、蜂鸣器完成并测试成功              |
| 第四      | 各模块单独测试,并尝试初步进行连接        | 显示模块完成并测试成功                        |
| 第五<br>周 | 连接完成开始debug              | 键盘输入模块完成并测试成功,连接完成开始总体debug及<br>测试 |
| 第六<br>周 | debug完成及报告书写,准备并完成答辩     | 完成                                 |

# 需求分析

停车场系统可大致分为三个部分:基础功能,vip界面和管理员界面

### 0.1 进场离场

进场可以选择分区,进场之后需要记录用户id和进场时间,所以在进场的时候可以检测用于存储用户ID的寄存器是否全为0,以此判断车位是否为空。

离场的时候,需要匹配输入和用户id,并且依据起始价格,时价和用户停留时间用于计算应付金额。这里需要有一个自增变量储存现在的时间。

#### 0.2 VIP**界面**:

- 注册:比较输入和已存在vipid,如果存在相同就退出;
- 登录: 需要同时匹配vipId和vipCode;
- vip充值,注销:直接对变量进行操作;
- VIP付款: 需要判断用户是否是VIP, 需要一个标识符。是则将起步价改为vip起步价。

### 0.3 **管理员界面:**

- 显示平均停留时间: 求有车的车位的平均停留时间;
- 设置起步价, 时价, vip起步价: 直接修改变量;
- 重置系统: 对所有变量赋初值;
- 设置车位: 需要一个变量标识各个车位是否可用, 相关case判断该变量;
- 显示总收入: 需要一个变量储存总收入, 每次离场增加金额。



主状态机



主要输入输出使用硬件

# 顶层模块

## 1 接口和变量描述

顶层模块接收一个时钟信号 clk (连接 Y18 管脚),一个使能信号 enable (连接一个拨码开关),一个音乐使能信号 music\_en (链接一个拨码开关),5位按钮输入 button,4位键盘输入 row,4位键盘输出 col,8位显示输出DIG 和 Y,一位音乐输出 music\_frac\_ext(连接蜂鸣器)。

# 2 子模块

### 2.1 分频器

```
freq_div_even #(100000000,31) freq1(clk, enable, clk2);//1s
freq_div_even #(500000, 31) freq2(clk, enable, clk3);//0.005s
```

clk2, clk3 是一位 wire 类型变量,频率分别为 1Hz 和 200Hz。



### 2.2 按钮除抖

ButtonVibration BV(clk, enable, button, buttonVib);

buttonVib是5位wire类型变量,代表除抖后的按钮信号。



### 2.3 音乐播放模块

1 musicplayer music(clk, music\_sel,music\_en, music\_frac\_ext);

music\_sel为3位wire类型变量,代表选择音乐播放模式,music\_en为音乐使能信号,music\_frac\_ext为音乐输出。



### 2.4 键盘输入

1 | multi\_key mult(buttonVib[2], clk, 2, row, col, DIG1, Y1, finish, key);

buttonVib[2] 为输入模块的使能信号(因为要用输入模块之前必定会按下buttonVib[2]),常数 2 为最多连续输入位数,DIG1,Y1 为键盘显示输出(不调用),finish 为一位 wire 变量,代表输入是否完成,key 为 30 位wire 变量,为键盘输出(最多支持输入 5 位,即每位 6 bit)。



### 2.5 主状态机

FSM fsm(buttonVib, clk2, clk3, enable, key, finish, displayMode, stallLeft, start, per, id0, id1, remain0, remain1, x0, x1, x2, x3, x4, x5, x6, x7, music\_sel);

displayMode, stallLeft, per, id0, id1, remain0, remain1, x0, x1, x2, x3, x4, x5, x6, x7, music\_sel 均为 FSM 的输出,为 wire 类型变量。

### 2.6 主显示模块

display\_top display(displayMode, clk, stallLeft, start, per, id0, id1, remain0, remain1, x7, x6, x5, x4, x3, x2, x1, x0, DIG, Y);

DIG, Y为顶层模块输出。



# 3 **约束文件**

### 3.1 端口绑定描述

```
1
    set_property PACKAGE_PIN Y18 [get_ports clk]//时钟信号
 2
    set_property PACKAGE_PIN P5 [get_ports button[0]]//按钮上键
3
    set_property PACKAGE_PIN P2 [get_ports button[1]]//按钮下键
4
5
    set_property PACKAGE_PIN P1 [get_ports button[2]]//按钮左键
6
    set_property PACKAGE_PIN R1 [get_ports button[3]]//按钮右键
7
    set_property PACKAGE_PIN P4 [get_ports button[4]]//按钮中键
8
9
    set_property PACKAGE_PIN W4 [get_ports music_en]//音乐开关
10
11
    set_property PACKAGE_PIN Y9 [get_ports enable]//总开关
12
13
    set_property PACKAGE_PIN M2 [get_ports {col[3]}]//键盘列扫描
14
    set_property PACKAGE_PIN K6 [get_ports {col[2]}]
15
    set_property PACKAGE_PIN J6 [get_ports {col[1]}]
16
    set_property PACKAGE_PIN L5 [get_ports {col[0]}]
    set_property PACKAGE_PIN K4 [get_ports {row[3]}]//键盘行扫描
17
    set_property PACKAGE_PIN J4 [get_ports {row[2]}]
18
    set_property PACKAGE_PIN L3 [get_ports {row[1]}]
19
20
    set_property PACKAGE_PIN K3 [get_ports {row[0]}]
21
```

```
22
    set_property PACKAGE_PIN A18 [get_ports {DIG[7]}] //单个七段数码显示管的使能信号
23
    set_property PACKAGE_PIN A20 [get_ports {DIG[6]}]
24
    set_property PACKAGE_PIN B20 [get_ports {DIG[5]}]
25
    set_property PACKAGE_PIN E18 [get_ports {DIG[4]}]
26
    set_property PACKAGE_PIN F18 [get_ports {DIG[3]}]
27
    set_property PACKAGE_PIN D19 [get_ports {DIG[2]}]
28
    set_property PACKAGE_PIN E19 [get_ports {DIG[1]}]
29
    set_property PACKAGE_PIN C19 [get_ports {DIG[0]}]
30
    set_property PACKAGE_PIN E13 [get_ports {Y[7]}] //单个七段数码显示管上的引脚
31
    set_property PACKAGE_PIN C15 [get_ports {Y[6]}]
32
    set_property PACKAGE_PIN C14 [get_ports {Y[5]}]
33
    set_property PACKAGE_PIN E17 [get_ports {Y[4]}]
34
    set_property PACKAGE_PIN F16 [get_ports {Y[3]}]
35
    set_property PACKAGE_PIN F14 [get_ports {Y[2]}]
36
    set_property PACKAGE_PIN F13 [get_ports {Y[1]}]
37 | set_property PACKAGE_PIN F15 [get_ports {Y[0]}]
```

# 主状态机功能描述

## 1 接口和变量描述

主状态机接收6个输入,分别为 时钟信号 clk2 (1Hz), clk3 (500Hz), 使能信号 enable, 5-bit按钮 button, 30-bit键盘输入 key, 键盘输入结束信号 finish。

输出16个信号,分别为显示模式 displayMode, 剩余车位 left, 起始价格 st, 时价 per, VIP用户ID {id1,id0}, VIP余额 {remain1,remain0}, 以及七段数码显示管 {x7,x6,x5,x4,x3,x2,x1,x0}。

状态机现态和次态使用6位寄存器储存,并且将每个状态设为参数,便于理解。主要状态如下所示:

```
parameter Idle = 6'b000001;
parameter InputVip = 6'b000010;
parameter Register = 6'b000011;
parameter VipRecharge = 6'b000100;
parameter VipInterface = 6'b000101;
```

在设计用户与板上数据的储存关系时,我们使用多个数组分别保管一个"用户"数据结构的成员变量,同一用户在多个数组内对应的数据区下标一致。方便起见,我们将每个成员变量存为8位,由于限制了用户最多为四位, id, vipId, vipCode, vipBalance, timeStart 均为32位寄存器。



- start, vipStart, start\_, hour 为收费标准,均为8位寄存器,分别代表起步价,vip起步价,起步价缓存(用于计算账单),时价。
  - Income 是8位寄存器,用于储存总收入,counter 是16位寄存器,用于倒计时。
  - flag 和 vipFlag 均为5位寄存器,用于标记当前用户信息所处位置。
  - stallAble 为4位寄存器,用于判断车位是否可用(供管理员设置车位数量)。
- **clock** 为8为寄存器,用于储存现在时间,随 clk2 自增,即每秒 +1。**duration** 为8位寄存器,用于储存当前用户停留时间,方便计算账单。
  - change 为8位寄存器,用于储存找零。
  - isVip 是1位寄存器,用于在付款界面判断是否为 VIP 用户。
  - codeCache 是8位寄存器,用于在VIP用户重置密码时判断前后两次是否一致。

- bill 为8位wire,即账单,是子模块CountMoney的输出。

## 2 子模块

### 核心代码及其例化

```
1 module CountMoney (
2 input [7:0] duration, start, hour,
3 output [7:0] bill
4 );
5 assign bill = start + ((duration/ 'd10) * hour);
6 endmodule
7
8 CountMoney coun(duration, start_, hour, bill); // 例化
```

根据输入计算账单, duration 为停车时间, start 为起步价, hour 为时价, bill 为账单。

## 3 状态机计时

#### 核心代码

```
always @(posedge clk2 or negedge enable) begin
if (!enable) clock = 8'b0;

else clock = clock + 1;

end // 当使能信号 enable 为1时, clock 随 clk2 自增
```

# 4 状态更新

### 核心代码

```
always @(posedge clk3 or negedge enable) begin

if (!enable) currentState <= Idle;

else currentState <= nextState;

end // 使能信号 enable 为 1 时,将 nextState 的值赋给 currentState
```

# 5 状态切换

#### 核心代码

```
always @(*) begin
 1
 2
        begin
 3
            case (currentState)
 4
                Idle: begin // 闲置状态
                    case (button) // 按钮触发
 6
                        buttonLeft:
                            if (left != 3'b0) begin
 8
                               nextState = SelectSec; // 选区
9
                            end
10
                            else begin
11
                               nextState = ShowNoStall; // 显示车位不够
12
                            end
13
                        buttonRight:
14
                            nextState = InputId; // 离场
15
                        buttonUp:
16
                            nextState = InputVip; // vip 登录
17
                        buttonDown:
                            nextState = AdminInterface; // 管理员界面
18
19
                        default:
20
                            nextState = Idle;
21
                    endcase
22
                end // more states are omitted here
23
            endcase
24
        end
25
    end
```

主状态机为三段式设计,状态切换部分敏感于\*(Vivado自动推断),会根据不同的输入和条件判断下一个状态。

# 6 各状态输出/变量更改

```
1
     always @(posedge clk3 or negedge enable) begin
 2
         if (!enable) begin // 一系列标识置零
 3
              displayMode <= 'b0;</pre>
 4
              id <= 32'b0;
 5
              vipId <= 32'b0;</pre>
              vipCode <= 32'b0;</pre>
 7
              vipBalance <= 32'b0;</pre>
 8
              timeStart <= 32'b0;</pre>
 9
              timeDuration <= 4'b0;</pre>
10
              start <= 8'b00000001;
11
              vipStart <= 8'b00000001;</pre>
12
              start_ <= 8'b00000001;
              hour <= 8'b00000001;
13
```

```
14
              Income <= 8'b0;</pre>
15
              counter <= 16'b0;</pre>
16
              flag <= 5'b0;
17
              vipFlag <= 5'b0;</pre>
18
              clock <= 8'b0;
19
              duration <= 8'b0;</pre>
20
              change <= 8'b0;</pre>
21
              isVip <= 1'b0;</pre>
22
              codeCache <= 8'b0;</pre>
23
          end
24
          else begin
25
              case (currentState)
                   Idle: begin // 闲置状态
26
27
                       displayMode <= 'd1;</pre>
28
                       st <= start;</pre>
29
                       per <= hour;</pre>
30
                   InputMoney: begin
31
32
                       displayMode <= 3;</pre>
                       x0 <= bill[5:0];</pre>
33
34
                       x1 <= 6'b111_111;
35
                       x2 <= 6'b111_111;
36
                       x3 <= 6'b111_111;
37
                       x4 <= 'd21;
38
                       x5 <= 'd21;
39
                       x6 <= 'd18;
40
                       x7 <= 'd11;
41
                        if (counter == delay) begin // 倒计时
42
                            counter <= 16'b0;</pre>
43
                       end
44
                       else begin
45
                            counter <= counter + 1;</pre>
46
                            duration <= clock - timeStart[flag +: 8];</pre>
47
                            if (button == buttonLeft) begin
48
                                 if(!isVip)begin
49
                                      start_ <= start;
50
                                      if ({key[9:6],key[3:0]} >= bill) begin // 够钱
51
                                          id[flag +: 8] <= 8'b0;</pre>
52
                                          Income <= Income + bill;</pre>
53
                                          change <= {key[9:6],key[3:0]} - bill;</pre>
54
                                      end
55
                                 end
56
                                 else begin
57
                                     start_ <= vipStart;</pre>
```

```
58
                                        if (\{\text{key}[9:6], \text{key}[3:0]\} >= \text{bill} - \text{vipBalance}[\text{vipFlag} +: 8])
     begin // 够钱
59
                                             id[flag +: 8] <= 8'b0;</pre>
60
                                             vipBalance[vipFlag +: 8] <= 8'b0;</pre>
61
                                             Income <= Income + bill;</pre>
62
                                             change <= {key[9:6],key[3:0]} - bill;</pre>
63
                                        end
64
                                   end
65
                              end
66
                         end
67
                    end
68
                 // more states.....
69
               endcase
70
          end
71
     end
```

更改变量和输出的always块敏感于clk3上升沿和使能信号下降沿,根据不同的状态和输入更改输出或修改变量值。

# 键盘输入部分功能描述

## 1 端口及变量描述



#### 键盘输入部分的输入变量有:

• reset信号rst、时钟信号clk、控制输入几位数的3bit信号 cnt\_tmp、用于键盘上行扫描的4bit信号row。

#### 键盘部分的输出变量有:

• 用于键盘上列扫描的4bit信号col、检测输入结束的寄存器finish、储存输入字符的30bit寄存器result、

### 其他变量:

- 线网:子模块返回监测到的按下的6bit字符信号key\_val,子模块返回的监测到的按下信号key\_pressed\_flag,子模块返回的分频后的时钟信号key\_clk。
- 寄存器:除抖后真正有效的按下信号flag,除抖时使用的计数器20bit的count,存输入位数的2bit的cnt;

该模块中还存在测试是用于显示的变量,由于整体功能实现并没有使用,这里不做描述。

# 2 功能实现

### 2.1 子模块例化

key\_top key(clk,rst,row,col,key\_val,key\_clk,key\_pressed\_flag);

### 2.2 功能实现

① 对子模块传递上来的key\_pressed\_flag信号进行除抖。

```
1
         always@(posedge key_clk )
 2
         begin
 3
                 if(key_pressed_flag)
 4
                 count=count+1;
 5
 6
                 if(count== 20'd20)
 7
                 begin
 8
                     flag=1;
9
                     count=20'd0;
10
                     end
11
                     else
12
                     flag=0;
13
        end
```

② 当检测到有效的按下信号时,先判断输入是否结束,若未结束则在判断按下的值之后对储存结果的寄存器result先赋值后移位,计数减一。同时当reset信号生效时给各个变量赋初值。

```
1
     always@(posedge key_clk or posedge rst)
 2
         if(rst)
 3
         begin
 4
          cnt=cnt_tmp;
 5
         finish=0;
 6
         result=30'b111111_111111_111111_1111111;
         display_rst=2'b11;
 8
         end
 9
         else
10
           begin
11
             if(cnt==3'd0)
12
               begin
13
               finish=1;
14
               end
15
             else
16
             if(flag)
17
               begin
18
                 finish=0;
19
                 case(key_val)
20
                  6'h0:begin
21
                       result[29:24]=6'b000_000;
22
                       result={ result[23:0], result[29:24] };
23
                        cnt=cnt-1'b1;
24
                      end
25
                  6'h1:begin
26
                       result[29:24]=6'b000 001;
27
                       result={ result[23:0], result[29:24] };
```

```
28
                         cnt=cnt-1'b1;
29
                        end
30
                   6'h2:begin
31
                        result[29:24]=6'b000_010;
32
                        result={ result[23:0], result[29:24] };
33
                         cnt=cnt-1'b1;
34
                        end
35
36
                  endcase
37
               end
38
            end
```

## 3 子模块描述

### 3.1 key\_top **单个键盘输入模块**

#### 3.1.1 端口及变量描述



输入包括时钟信号 clk、reset 信号 rst、用于键盘上行扫描的 4bit 信号 row。

输出包括用于键盘上列扫描的4bit信号col、记录按下值的6bit寄存器keyboard\_val、分过频的时钟信号key\_clk、检测按下键盘的信号key\_pressed\_flag。

#### 其他变量:

- 寄存器:用于分频计数的20bit的cnt,记录现态和次态的6bit的current\_state和next\_state,用于锁存行值和列值的4bit的col\_val和row\_val。
- 参数:用于描述不同状态。

```
NO_KEY_PRESSED = 6'b000_001; // 没有按键按下

SCAN_COL0 = 6'b000_010; // 扫描第0列

SCAN_COL1 = 6'b000_100; // 扫描第1列

SCAN_COL2 = 6'b001_000; // 扫描第2列

SCAN_COL3 = 6'b010_000; // 扫描第3列

KEY_PRESSED = 6'b100_000; // 有按键按下
```

### 3.1.2 功能实现

① 对原来时钟信号进行分频,降低为 21ms 监测一次

```
always @ (posedge clk or posedge rst)
if (rst )
cnt <= 0;
else
cnt <= cnt + 1'b1;
assign key_clk = cnt[19];</pre>
```

② 根据分好的频率进行状态切换。

```
always @ (posedge key_clk or posedge rst)
if (rst)
current_state <= NO_KEY_PRESSED;
else
current_state <= next_state;</pre>
```

③ 在状态变化时,根据当前状态以及键盘扫描情况进行状态转移。

```
always @ (*)
1
 2
      case (current_state)
 3
                                           // 没有按键按下
        NO_KEY_PRESSED :
 4
            if (row != 4'hF)
 5
              next_state = SCAN_COLO;
 6
            else
 7
              next_state = NO_KEY_PRESSED;
8
        SCAN_COLO :
                                            // 扫描第0列
9
            if (row != 4'hF)
10
              next_state = KEY_PRESSED;
11
            else
12
              next_state = SCAN_COL1;
13
                                           // 扫描第1列
        SCAN_COL1 :
14
            if (row != 4'hF)
15
             next_state = KEY_PRESSED;
16
17
              next_state = SCAN_COL2;
18
        SCAN COL2 :
                                           // 扫描第2列
19
            if (row != 4'hF)
20
              next_state = KEY_PRESSED;
21
            else
```

```
22
             next_state = SCAN_COL3;
23
        SCAN_COL3 :
                                        // 扫描第3列
24
           if (row != 4'hF)
25
            next_state = KEY_PRESSED;
26
            else
27
             next_state = NO_KEY_PRESSED;
28
        KEY PRESSED :
                                           // 有按键按下
29
           if (row != 4'hF)
30
             next_state = KEY_PRESSED;
31
            else
32
             next_state = NO_KEY_PRESSED;
33
      endcase
34
```

④ 敏感于分频后的时钟信号,根据次态,给相应寄存器赋值,锁定行值和列值。

```
always @ (posedge key_clk or posedge rst)
2
     if (rst)
3
     begin
4
      col
             <= 4'h0;
5
      key_pressed_flag <= 0;</pre>
6
     end
7
     else
8
       case (next_state)
9
                                    // 没有按键按下
        NO_KEY_PRESSED :
10
        begin
11
          col
                        <= 4'h0;
12
         key_pressed_flag <= 0; // 清键盘按下标志
13
        end
14
        SCAN_COLO :
                                     // 扫描第0列
15
         col <= 4'b1110;
16
        SCAN_COL1 :
                                     // 扫描第1列
17
         col <= 4'b1101;
18
        SCAN_COL2 :
                                     // 扫描第2列
19
         col <= 4'b1011;
20
        SCAN_COL3 :
                                   // 扫描第3列
21
         col <= 4'b0111;
                                     // 有按键按下
22
        KEY_PRESSED :
23
        begin
                                   // 锁存列值
24
         col val
                       <= col;
25
         row_val
                       <= row;
                                    // 锁存行值
          key_pressed_flag <= 1; // 置键盘按下标志
26
27
28
    endcase
```

⑤ 在分频后的时钟的扫描状态下,根据锁定的行值和列值,确定按下的按键的值。

```
always @ (posedge key_clk or posedge rst)
 2
      if (rst)
 3
        keyboard_val <= 6'b111_111;</pre>
 4
5
        if (key_pressed_flag)
 6
          case ({col_val, row_val})
 7
             8'b1110_1110 : keyboard_val <=6'h1;
8
             8'b1110_1101 : keyboard_val <=6'h4;
9
             8'b1110_1011 : keyboard_val <=6'h7;
             8'b1110_0111 : keyboard_val <=6'hE;
10
11
12
             8'b1101_1110 : keyboard_val <=6'h2;
13
             8'b1101_1101 : keyboard_val <=6'h5;
14
             8'b1101_1011 : keyboard_val <=6'h8;
15
             8'b1101_0111 : keyboard_val <=6'h0;
16
17
             8'b1011_1110 : keyboard_val <=6'h3;
18
             8'b1011_1101 : keyboard_val <=6'h6;
19
             8'b1011_1011 : keyboard_val <=6'h9;
20
             8'b1011_0111 : keyboard_val <=6'hF;
21
22
            8'b0111_1110 : keyboard_val <=6'hA;
23
            8'b0111_1101 : keyboard_val <=6'hB;
24
             8'b0111_1011 : keyboard_val <=6'hC;
25
             8'b0111_0111 : keyboard_val <=6'hD;
26
             default: keyboard_val <= 6'b1111111;</pre>
27
          endcase
28
          else keyboard_val <= 6'b111111;</pre>
```

# 显示部分功能描述

## 1 端口和变量描述



#### 显示模块顶层的输入变量组成为:

- 2bit的rst: 用于选择显示的子模块;
- 1bit的clk: 即开发板Y18所带的时钟信号;
- 4bit的 left / start / each / id1 / id0 / remain1 / remain0 : 分别为显示的剩余车辆、起始价、时价、会员帐号的第0位、会员帐号的第1位、余额的第1位、余额的第0位;
- 6bit的 x7 / x6 / x5 / x4 / x3 / x2 / x1 / x0: 分别为静态显示时从左到右每一个七段数码显示管应该显示的字符的编码。

#### 显示模块顶层的输出变量组成为:

- 8bit的DIG: 通过自己的编码控制8个七段数码显示管的亮暗;
- 8bit的Y: 通过自己的编码控制七段数码显示管显示什么字符。

#### 显示模块顶层的其他变量组成为:

- 1bit的寄存器 rst\_tmp1\rst\_tmp2\rst\_tmp3: 分别作为三个子模块的reset信号;
- 8bit的线网 DIG1 \ DIG2 \ DIG3 : 分别接受三个子模块的DIG输出 , 同样为控制8个七段数码显示管亮暗的变量;
- 8bit的线网  $Y1 \setminus Y2 \setminus Y3$ : 分别接受三个子模块的Y输出, 同样为控制七段数码管显示什么字符的变量。

### 2 功能实现

### 2.1 例化

```
flowinglight u1(rst_tmp1,clk,DIG1,Y1,left,start,each);
flowinglight_vip u2(rst_tmp2,clk,DIG2,Y2,id1,id0,remain1,remain0);
static_light u3(rst_tmp3,clk,DIG3,Y3,x7,x6,x5,x4,x3,x2,x1,x0);
```

### 2.2 模块选择

根据顶层rst的不同,将有效的rst\_tmp赋为1,其余为0。顶层DIG\Y取有效模块传上来的对应线网。

```
1
    always@*
2
    begin
 3
    if(rst == 2'b01)
 4
       begin
5
         rst_tmp1=1;
 6
         rst_tmp2=0;
 7
         rst_tmp3=0;
8
         DIG=DIG1;
9
         Y=Y1;
10
       end
11
     else if(rst==2'b10)
12
         begin
13
          rst_tmp1=0;
14
          rst_tmp2=1;
15
          rst_tmp3=0;
16
          DIG=DIG2;
17
          Y=Y2;
18
         end
19
     else if(rst==2'b11)
20
        begin
21
          rst_tmp1=0;
22
          rst_tmp2=0;
23
          rst_tmp3=1;
24
          DIG=DIG3;
25
          Y=Y3;
26
         end
27
     else
28
         begin
29
           rst_tmp1=0;
30
           rst_tmp2=0;
31
          rst_tmp3=0;
32
           DIG=8'b1111 1111;
33
          Y=8'b1111_1111;
                                                                                               end
34
    end
```

## 3 子模块描述

由于之后的滚动显示是在静态显示的基础上实现的,因此先描述静态显示模块。

### 3.1 static\_light **静态显示模块**

#### 3.1.1 端口及变量描述



该模块输入包括reset信号rst,时钟信号clk,控制8个七段数码显示管显示内容的8个6bit的 x0\_in、x1\_in、x2\_in、x3\_in、x4\_in、x5\_in、x6\_in,、x7\_in。

输出包括顶层提到过的控制七段数码显示管的两个8bit变量: DIG和Y。

#### 其他变量还有:

- 寄存器:分过频的时钟信号clkout,32bit的分频时使用的计数器cnt,5bit的scan\_cnt标记显示哪个七段数码显示管,7bit的x7,x6,x5,x4,x3,x2,x1记录显示字符的编码,使高电平有效的8bit的DIG\_r,使高电平有效且小数点不显示的8bit的Yr。
- 参数period, 用于分频。

#### 3.1.2 功能实现

① 由于七段数码显示管低电平有效,且我们不需要小数点的显示,为了编码方便。

```
1   assign Y= {1'b1,(~Y_r[6:0])};
2   assign DIG= ~DIG_r;
```

② period=200000,将时钟分频为500Hz,用作之后七段数码显示管交替亮暗的频率(即敏感信号)。

```
always @(posedge clk or negedge rst)
begin
if(!rst) begin
cnt<=0;</pre>
```

```
5
           clkout<=0;
 6
         end
 7
         else begin
 8
            if(cnt == (period >> 1) - 1)
 9
            begin
10
             clkout<=~clkout;</pre>
11
             cnt<=0;
12
        end
13
        else
14
           cnt<=cnt+1;</pre>
15
       end
16
      end
```

③ 通过改变DIG\_r 让8个七段数码显示管按频率依次亮起,并用scan\_cnt记录亮的是哪个七段数码显示管,由于频率较高,达到人眼看起来全亮的状态。

```
1
    always @ (posedge clkout or negedge rst)
2
    begin
 3
     if(!rst)
 4
       scan_cnt<=0;
5
     else begin
 6
       scan_cnt <= scan_cnt + 1;</pre>
 7
       if(scan_cnt == 3'd7) scan_cnt <= 0;</pre>
8
     end
9
    end
10
11
    always @ (scan_cnt)
12
    begin
13
       case(scan_cnt)
14
        3'b000: DIG_r=8'b0000_0001;
15
        3'b001: DIG_r=8'b0000_0010;
16
        3'b010: DIG_r=8'b0000_0100;
17
        3'b011: DIG_r=8'b0000_1000;
18
        3'b100: DIG_r=8'b0001_0000;
19
        3'b101: DIG_r=8'b0010_0000;
20
        3'b110: DIG_r=8'b0100_0000;
21
         3'b111: DIG_r=8'b1000_0000;
        default: DIG_r = 8'b0000_0000;
22
23
         endcase
24
    end
```

④在不同显示管亮起时,通过改变 $Y_r$ 的编码让七段数码显示管显示不同的值,达到八个七段数码显示管分别显示不同值的效果。

ì

```
1
    always @ (scan_cnt)
 2
    begin
 3
     case(scan_cnt)
 4
      0:Y_r=x0;
 5
      1:Y_r= x1;
 6
      2:Y_r= x2;
 7
      3:Y_r= x3;
 8
      4:Y_r= x4;
9
      5:Y_r=x5;
10
      6:Y_r=x6;
11
      7:Y_r=x7;
12
      default : Y_r= 7'b0000000;
13
      endcase
14
15
    endmodule
```

### 3.2 flowinglight 闲置界面滚动显示 & flowinglight\_vip 会员界面滚动显示模块

#### 3.2.1 端口及变量描述

#### ① 在flowinglight中



输入包括reset信号,时钟信号clk,4bit的剩余车辆显示数目、起步价显示数目、时价显示数目。

输出包括顶层提到过的控制七段数码显示管的两个8bit变量: DIG和Y。

### 其他变量:

- 寄存器:分过频的时钟信号clkout,以及分频时用到的计数器32bit的cnt,用于达到静态显示的目的;另外一个分过频的时钟信号clk\_out,以及用到的计数器32bit的cnt\_flow,使8个七段数码管的显示按这个频率切换,达到滚动显示的目的;
- 5bit 的 scan\_cnt 标记显示哪个七段数码显示管;
- 7bit 的 left\_flow、start\_flow、each\_flow为根据剩余车位、起步价、时价的值,对应七段数码显示管显示时的 编码;
- 7bit 的 x7、x6、x5、x4、x3、x2、x1、x0 作为变量,记录滚动时每个七段数码显示管的状态迁移。

- 4bit 的 jugde 变量,用来记录现在滚动到什么状态;
- 使高电平有效的 8bit 的 DIG\_r; 使高电平有效且小数点不显示的 8bit 的 Y\_r;
- 参数 period、period\_flow, 分别用于两个分频;
- ② 在 flowinglight\_vip 中



输入除了显示的参数变为 4bit 的会员帐号第 0 位 id0、会员帐号第 1 位 id1、余额第 0 位 remain0、余额第 1 位 remain1,其余均与滚动显示闲置状态的输入相同,分别为 rst、clk。

输出也为DIG、Y不变。

#### 其他变量:

- 寄存器:除了用于记录显示的数的编码的变量变为id0\_flow、id1\_flow、remain\_0、remain\_1,其余均不变,分别为clkout、cnt、clk\_flow、cnt\_flow、scan\_cnt、x7、x6、x5、x4、x3、x2、x1、x0、jugde、DIG\_r、Y\_r。
- 参数仍然为 period、period\_flow 不变。

#### 3.2.2 功能实现

由于两个滚动显示基本相同,核心代码及描述只选择一个模块说明。

在静态显示的基础上,滚动显示还有以下行为:

① period\_flow = 1000000000, 频率为 1Hz, 用于控制滚动显示状态改变的频率, 是人演可以分辩的状态。

```
1
    always @(posedge clk or negedge rst) begin
2
       if(!rst) begin
3
          cnt flow <= 0;</pre>
4
         clkout flow <= 0;</pre>
5
       end
6
       else begin
7
           if(cnt_flow == (period_flow>>1)-1)
8
           begin
9
            clkout_flow <= ~clkout_flow;</pre>
```

② 敏感与分频后的 $clk_flow$ ,以这个频率使 x7、x6、x5、x4、x3、x2、x1、x0 相比静态显示时,成为了变量,不同状态的编码不同。

```
1
     always @(posedge clkout_flow or negedge rst)
2
    begin
 3
         if(!rst)
 4
         begin
 5
          x0 <=7'b0000000;
 6
          x1 <=7'b0000000;
 7
          x2 <=7'b0000000;
 8
          x3 <=7'b0000000;
9
          x4 <=7'b0000000;
10
          x5 <=7'b0000000;
11
          x6 <=7'b0000000;
          x7 <=7'b0000000;
12
13
          judge<=0;
14
          end
15
         else begin
16
           if(judge==4'd0) begin
17
                            x0 <=7'b0111000;//L
18
                            x1 <=7'b0000000;
19
                            x2 <=7'b0000000;
20
                            x3 <=7'b00000000;
21
                            x4 <=7'b00000000;
22
                            x5 <=7'b00000000;
23
                            x6 <=7'b00000000;
24
                            x7 <=7'b0000000;
25
                            judge <= judge+1;</pre>
26
                            end
27
    // omitted
28
     else if(judge==4'd15) begin
29
                          x0 <=7'b0111000; //L
30
                          x1 <=7'b0000000;
31
                          x2 <=7'b00000000;
32
                          x3 <=7'b00000000;
33
                          x4 <=7'b00000000;
34
                          x5 <=7'b0000000;
```

```
35 x6 <=7'b00000000;

36 x7 <=7'b00000000;

37 judge<=0;

38 end

40 end
```

# 音乐播放部分功能描述

## 1 端口及变量描述



### 音乐模块仅接受三个输入:

- clk 系统时钟信号 100 MHz
- music\_en 控制模块整体是否工作
- music\_sel 选择音乐曲目,一般接主状态机的状态标识变量即可,由music模块内部自动判断。

#### 音乐部分的输出变量为:

• music\_frac\_ext 接蜂鸣器, 其通过在一秒钟内多次高速由 0 - 1 震荡, 从而驱动蜂鸣器发出不同频率的声音, 模拟播放器支持的 21 个音(低中高八度, 各七音)。

本模块在顶层实例化并绑定端口, 见前页阐述。

此外, 音乐模块还带有以下参数, 由标准中央C的频率与板载时钟信号频率计算而得:

```
parameter stop = 0;

parameter do = 19111;

parameter re = 17026;

parameter me = 15168;

parameter fa = 14317;

parameter so = 12755;

parameter la = 11363;

parameter si = 10123;

// lo & hi, 14 params are omitted

parameter pai_gap = 25000000; // 控制当前播放速度, 这里设为 0.5 sec 一拍
```

音乐在被近似划分为 21 种音的组合后,可以编码为类似下述结构,并供模块识别读取:

```
parameter SONG_1_LEN = 93; // 21 个音 + 1 个休止符,每个音需要 5bit 编码
```

## 2 功能实现

① 根据主状态机传入的状态编码,识别当前应该播放的乐曲,并自动选择是否重复播放

```
always @ (posedge clk) // 切换音乐
 2
     case (music_sel)
 3
         default:begin
              song_midi <= 0;</pre>
 4
 5
              song_len <= 0;
 6
              music_rep <= 0;</pre>
 7
         end
 8
         1:begin
 9
              song_midi <= SONG_1_MON;</pre>
10
              song_len <= SONG_1_LEN;</pre>
11
              music_rep <= 1;</pre>
12
          end
13
          3:begin
14
              song_midi <= SUCCESS_PAID;</pre>
15
              song_len <= SUCCESS_PAID_LEN;</pre>
16
              music_rep <= 0;</pre>
17
          end
18
     endcase // some cases are omitted
```

② 在指定乐曲下,不同拍数的音节不同,因此需要不同频率。

```
// @needs: song_midi, paisp
    // 控制每个时间下,各音节需要的震荡的频率
 2
 3
    always @ (paisp)begin
 4
        if (!music_en)begin
5
            freq = stop;
 6
        end
 7
        else begin
 8
            case(song_midi[paisp * 5 +:5])
9
                         freq = do lo;  // other cases are omitted
10
                default: freq = stop;
11
            endcase
12
        end
13
    end
```

③ 对于某一指定的音节,知道其对应的震荡频率后,控制输出信号 music\_frac\_ext 震荡。

```
reg [18:0] freq_cnt;
2
3
    always @ (posedge clk)begin
 4
        if(music_en)begin
5
            if (freq_cnt >= freq)begin
 6
                 freq_cnt = 0;
 7
                 music_frac_ext = ~music_frac_ext;
8
            end
9
            else freq_cnt = freq_cnt + 1;
10
        end
11
    end
```

④ 控制乐曲拍数的前进,这里依靠参数,为 0.5 sec 一拍; music\_rep 信号控制乐曲播完后是否从头重播。

```
1
     always @ (posedge clk)begin
 2
         if (music_en)begin
 3
              if(paicg >= pai_gap)begin
 4
                  paicg <= 0;</pre>
 5
                  if (paisp == 0)begin
 6
                       if(music_rep) paisp = song_len;
 7
                  end
 8
                  else paisp = paisp - 1;
 9
              \quad \text{end} \quad
10
              else paicg = paicg + 1;
11
         end
12
     end
```

# 总结及优化

### 1 遇到的问题

在开发过程中,我们遇到了大大小小的许多问题,为此熬了不少夜,但好在最后都顺利解决了。我们在一开始设计状态机时没有明确设计思路,所以第一版写了一个两段式状态机。但是因为状态数太多,状态转移条件太多非常难debug,所以后面对状态机进行了重构,改为三段式状态机,将输入输出规范化。但后面在状态切换方面还是有很大的问题,后期经过长时间的 debug,我们发现要将变量赋值的语句都放在状态机的输出部分,才能正常执行。在显示方面,我们还遇到了无法显示的问题,后面检查发现是因为在两个 always 块中分别对同一个变量进行了赋值,导致冲突。

## 2 系统特色

我们的停车场系统**使用5个按钮**实现了所有的状态转移,使用按钮可以简单的切换状态,降低了操作难度,避免了拨码开关繁琐的操作,且更加符合我们平常的使用习惯。我们还使用了键盘作为输入,并且可以**实时显示输入的内容**,增加了系统的易用性,我们的输入还支持数字以外的输入,给了用户更多的选择空间。我们的显示模块可以根据输入的数字和模式信号切换不同的显示效果,有闲置状态滚动显示,vip滚动显示和静态显示3种模式,这样设计使后期的修改成本大大减小。我们还加入了背景音乐并赋予音乐一个单独的开关,提高了用户体验和趣味性。

# 3 优化方向

我们的停车场系统还有一些可以优化的地方,第一个就是按钮的灵敏程度,我们按钮的灵敏程度较低,有时会出现按下无反应的情况或者是连续识别多次。初步推测是因为按钮的分频没有设置好,后续可以考虑优化。再就是显示的准确性,受限于七段数码管的长度,我们的显示信息都不是特别完整,后续可以考虑应用七段数码管之外的硬件作为辅助显示。

另外,显示模块滚动显示的地方还可以再进行优化,因为滚动显示中的状态变化使用列举的方法,并没有写算法优化 逻辑及语句,代码不灵活,当要使用多个滚动显示时代码量很多。、

键盘输入模块可以优化的地方是,并没有设置退格功能,一旦输入之后无法删除,只能返回后重新进入,这其实是会 影响用户体验的。