## 计算机组成原理第2次测验题

| -   | 埴空縣   |
|-----|-------|
| - 1 | TH 스카 |
|     |       |

| 1 \ 🖂 \ | 次结构存储系统的设计基础是  | ,主存由 DRAM 和       | 组成。     |
|---------|----------------|-------------------|---------|
| 1) 浸(   | 火结构体储金纸的 医压悬帽症 | • + 4+ HI DRAM *U | 2H /JV. |
|         |                |                   |         |

- 2)对 SRAM 操作时,应先发送\_\_\_\_\_\_信号,操作期间\_\_\_\_\_信号应一直保持有效; 4M×4 位 DRAM 芯片中,除电源及地信号线外,其余信号线至少为\_\_\_\_根,刷新周期内需进行\_\_\_\_次刷新操作。

- 2、某计算机的存储器按字节编址, CPU 可寻址空间为 32 位。Cache-主存层次中, Cache 容量为 32KB, 采用 8 路 组相联映射方式、LRU 替换算法、全写法写策略,主存块大小为 16B。

  - 2) 若 CPU 访存的地址为 12345678H,则 Cache 命中时的组号为\_\_\_\_\_;
  - 3) 若 Cache 初态为空, CPU 从地址为 00000010H 的单元起升序连续读出 100 个 short 型数据, 每次读一个数据,则访问次数为\_\_\_\_次, Cache 的命中率为\_\_\_\_。
- 3、某 CPU 有 8 根数据线、20 根地址线( $A_{19}\sim A_0$ ),控制线有  $\overline{\text{MEMR}}$  、  $\overline{\text{MEMW}}$  、  $\overline{\text{IOR}}$  、  $\overline{\text{IOW}}$  ,表示的操作类型分别为存储器读、存储器写、输入、输出,存储器按字节编址,CPU 可寻址空间的低端为主存空间、高端为 I/O 空间。拟配置 256KB 主存(前 64KB 为只读空间),但只有 32K ×8bit ROM、64K ×4bit SRAM 芯片可用,且约定主存的片选信号线为  $\overline{\text{CS}}$  。
  - 1) 画出主存内部各芯片在主存空间中的地址范围及存储单元中位置。
  - 2) 画出主存引脚与内部各芯片的连接图(主存引脚名称需标出,内部芯片无需标出)
  - 3) 写出主存与 CPU 连接时, 其片选信号线的有效逻辑(表达式)。
- 1、(1分\*12,每空占1分)
  - 1)程序访问局部性规律,ROM
  - 2) 地址, 片选, 18, 2048
  - 3) 20, 突发 (猝发)
  - 4)程序按逻辑地址顺序执行(编写也算正确),页表存放在主存中,MMU, 地址变换可以不访存(意思正确就行)
- 2、1) 左下图 (3分, ROM 个数及位置、SRAM 个数及位置、地址范围各占 1分)
  - 2) 右下图 (4分,地址线、数据线、片选线、读写线各占1分,有错就扣)



- 3) ((MEMR ⊕ MEMW) A<sub>19</sub># A<sub>18</sub>#)# (3分,控制、地址、最外层#各 1分) (最佳答案为(MEMR ⊕ MEMW)·IOR·IOW, 批改时忽略 IOR 及 IOW 部分)
- 3、1) 有效位、标记、LRU 位, 1、20、3 (写脏位/修改位倒扣 1 分)
  - 2)67H (2分)
  - 3) 100, 87% (1分\*2)