# Organización de Computadoras

**CURSO 2024** 

TURNO RECURSANTES

CLASE 3 – CIRCUITOS COMBINATORIOS Y SECUENCIALES

## Resumen de clase 3

- Lógica digital.
- Àlgebra de Boole.
- Circuitos Lógicos Combinacionales
- Circuitos Lógicos Secuenciales
- Registros y memorias

3

- En un circuito digital están presentes dos niveles de tensión (alto y bajo) que se asocian a 2 valores lógicos:
  - ➤ Nivel bajo = 0
  - Nivel alto = 1
- Los circuitos electrónicos que se basan en el uso de señales eléctricas de 2 niveles se llaman <u>circuitos digitales</u>.

4

- La base de los circuitos digitales son las compuertas.
- Las compuertas son dispositivos electrónicos que pueden realizar distintas funciones con estos dos valores lógicos.
- Las compuertas básicas son:
  - **>**AND
  - **≻**OR
  - NOT
  - > NAND
  - **►**NOR

- Cada compuerta tiene un símbolo para representarla, una notación para escribirla, y una lógica que implementa.
  - El símbolo es un gráfico que identifica la compuerta.

Ejemplo:



- La notación es la forma en que se escribe la compuerta.
- Ejemplo: A.B (función AND entre las variables A y B)
- La lógica identifica la operación que implementa la compuerta. Hay distintas formas de identificar la operación, una de ellas es usando una tabla ("tabla de la verdad").
- A continuación presentamos las 5 compuertas elementales que permiten implementar cualquier función combinatoria.

## Compuertas:

## símbolo y descripción funcional

6



| Α | Χ |
|---|---|
| 0 | 1 |
| 1 | 0 |

| Α | В | Χ |
|---|---|---|
| 0 | 0 | 1 |
| 0 | 1 | 1 |
| 1 | 0 | 1 |
| 1 | 1 | 0 |

| Α | В | Χ |
|---|---|---|
| 0 | 0 | 1 |
| 0 | 1 | 0 |
| 1 | 0 | 0 |
| 1 | 1 | 0 |

| Α | В | Χ |
|---|---|---|
| 0 | 0 | 0 |
| 0 | 1 | 0 |
| 1 | 0 | 0 |
| 1 | 1 | 1 |

| Α | В | Χ |
|---|---|---|
| 0 | 0 | 0 |
| 0 | 1 | 1 |
| 1 | 0 | 1 |
| 1 | 1 | 1 |

$$X = A$$

$$X = A \cdot B$$

$$X = A + B$$

$$X = A \cdot B$$

$$X = A + B$$

- Para describir el comportamiento (análisis) o hacer el diseño (síntesis) de circuitos digitales, se pueden usar herramientas matemáticas que faciliten el trabajo.
- Se requiere definir un conjunto de reglas algebraicas donde las variables y funciones sólo puedan adoptar valores binarios (0 1, verdadero-falso).
- Esa <u>estructura algebraica</u> que trata variables que pueden tener 2 valores se conoce como <u>Algebra de Boole</u>, en honor al matemático que la desarrolló.
- El álgebra de Boole permite analizar desde un punto de vista matemático los circuitos digitales.

## <u>Algebra de Boole</u>

- Usa las funciones: AND, OR y NEGACIÓN.
- La tabla siguiente contiene las propiedades básicas del álgebra de Boole, donde:
  - La función lógica AND se escribe como un . (PUNTO)
    - Ejemplo: A.B
  - La función lógica OR se escribe con un + (operador de suma)
    - ► Ejemplo: A+B
  - La función lógica NEGACIÓN se escribe como una raya horizontal encima de una variable.
    - Ejemplo: A

## Propiedades básicas del álgebra booleana

|              | AND                                            | UK                   |
|--------------|------------------------------------------------|----------------------|
| Identidad    | 1.A=A                                          | 0+A=A                |
| Nula         | 0.A=0                                          | 1+A=1                |
| Idempotencia | A.A=A                                          | A+A=A                |
| Inversa      | $A.\overline{A}=0$                             | $A+\overline{A}=1$   |
| Conmutativa  | A.B=B.A                                        | A+B=B+A              |
| Asociativa   | (A.B).C=A.(B.C)                                | (A+B)+C=A+(B+C)      |
| Distributiva | A+(B.C) =<br>(A+B).(A+C)                       | A.(B+C) =<br>A.B+A.C |
| Absorción    | A.(A+B)=A                                      | A+(A.B)=A            |
| De Morgan    | $\overline{A.B} = \overline{A} + \overline{B}$ | A+B=A.B              |

## <u>Propiedades básicas del álgebra</u> <u>de booleana – Ejemplo</u>

- Ejemplo: Identidad 1 . A = A
  - Considerando la tabla de la verdad de la AND tenemos:



si: 
$$B = 1$$

entonces : 
$$X = 0$$
 si  $A = 0$ 

$$X = 1 \text{ si } A = 1$$

es decir: 
$$X = A$$

## Aplicación Leyes de De Morgan

11

Una de las propiedades más importantes es la <u>ley de De</u> <u>Morgan</u>, porque es útil para resolver problemas.

$$A \cdot B = A + B \quad y \quad A + B = A \cdot B$$

Ejemplo: construir una NOT con NAND

Por definición de NAND: F = A.B

si hacemos: B = A (unimos la entrada A a la entrada B)

Entonces: F = A . A

por de Morgan: F = A + A = A

Quedando:



| Α | В | Χ |  |
|---|---|---|--|
| 0 | 0 | 1 |  |
| 0 | 1 | 1 |  |
| 1 | 0 | 1 |  |
| 1 | 1 | 0 |  |

Conclusión: si una compuerta NAND tiene las 2 entradas unidas, se comporta como un INVERSOR (NOT)

## Aplicación Leyes de De Morgan

Ejemplo: construir un OR con NAND

Por definición de OR: F=A+B=A+B

aplicando De Morgan :  $A + B = A \cdot B$ 

por lo tanto:

Del ejemplo anterior  $(\overline{A})$  y  $(\overline{B})$ 



13

### **Combinatorios**

- Un circuito combinatorio es aquel en el que la (o las) salida(o salidas) sólo depende (o dependen) de los valores presentes en las entradas.
- Si cambian las entradas, pueden cambiar las salidas.
- Los valores previos de las entradas no influyen en los valores de las salidas, solo importan los actuales.

## <u>Circuitos combinatorios - Tabla de</u>

## la verdad

- El comportamiento de un circuito combinatorio se puede describir mediante una tabla binaria denominada <u>Tabla de la verdad</u>.
- Es una tabla donde:
  - En las columnas se representan las entrada(s) y salida(s).
  - En las filas se indican las diferentes combinaciones de las entradas y los valores que toma la salida para cada combinación de las entradas.
- Es obligatorio que se indiquen <u>todas</u> las combinaciones de las entradas.



## Circuitos combinatorios - Tabla de

### la verdad

2 variables binarias pueden tener 4 posibles combinaciones:

00

01 10 11

- En general, n variables binarias pueden tener 2<sup>n</sup> combinaciones distintas
- Quiere decir que si una función depende de n entradas, la función puede describirse totalmente con una tabla de 2<sup>n</sup> renglones o filas (2<sup>n</sup> combinaciones distintas), y n+1 columnas
- Para cada fila (o combinación de las entradas) se debe definir el valor de la función (0 o 1).

## <u>Diseño o síntesis de circuitos</u> <u>combinatorios</u>

- El diseño o síntesis es el proceso de obtención de un circuito combinatorio que cumpla las reglas para las que es diseñado.
- Hay varias formas de diseñar o sintetizar circuitos combinatorios.
- Una estrategia (sistemática) se basa en el uso de la tabla de la verdad.

17

Supongamos que tenemos que diseñar un circuito combinatorio como el siguiente:



Para el proceso de síntesis usando la tabla de la verdad debemos realizar los siguientes pasos.

- ➤ 1) Escribir la tabla de verdad para la función a diseñar (deben estar <u>todas</u> las posibles combinaciones de las entradas y <u>definidos los valores de la salida</u> para cada combinación).
- 2) "Unir" con AND cada término (combinación de las entradas) que tiene un 1 en la columna de la salida con:
  - las entradas en 1 sin invertir, y
  - las entradas en 0 invertidas .
- ≥3) "Sumar" con OR todas las AND.

#### Problema:

Construir la tabla de verdad e implementar el circuito de una función booleana M, de tres entradas A, B y C, tal que M=1 cuando la cantidad de '1' en A, B y C es  $\geq$  2 y M=0 en otro caso.



#### 1°: Construir la tabla de la verdad

| Α | В | С | M   |      |
|---|---|---|-----|------|
| 0 | 0 | 0 | 0   |      |
| 0 | 0 | 1 | 0   |      |
| 0 | 1 | 0 | 0   |      |
| 0 | 1 |   | 1   | 1er  |
| 1 | 0 | 0 | 0   | 2-1- |
| 1 | 0 | 1 | 1   | 2do  |
| 1 | 1 | 0 | (1) | 3er  |
| 1 | 1 |   |     | 4to  |

2°: Unir con AND todas las filas con la función de salida en 1

Términos en 1:

1er término: A.B.C

2do término: A.B.C

3er término: A.B.C

4to término: A.B.C



### Síntesis de circuitos combinatorios

3°: Sumar con OR todas las AND

$$M = A.B.C + A.B.C + A.B.C + A.B.C$$

#### Observar:

- Hay tantos términos como 1s en la tabla
- Cada término vale 1 para una única combinación de A, B y C
- En cada término, las variables que valen 0 en la tabla, se deben negar (es decir, invertir).

$$M = \overline{A}.B.C + A.\overline{B}.C + A.B.\overline{C} + A.B.C$$



24

dada la siguiente tabla de la verdad, identificar la función

Esta función se llama OR Exclusivo. Es una compuerta nueva

| alle | tione of | l siguiente  | címbolo    |
|------|----------|--------------|------------|
| que  | tiche e  | i siguiciite | Sillibolo. |

| Α | В | M |
|---|---|---|
| 0 | 0 | 0 |
| 0 | 1 |   |
| 1 | 0 |   |
| 1 | 1 | 0 |

$$M = \overline{AB} + A\overline{B}$$

$$M = \overline{AB} + A\overline{B} \Rightarrow M = A XOR B$$



## Propiedades de las compuertas AND, OR y XOR

- En un AND, basta que una de sus entradas sea 0 para que la función valga 0.
- En un OR, basta que una de sus entradas sea 1 para que la función valga 1.
- ➤ Hacer el XOR de una variable A con 1 invierte el valor de la variable.
- Hacer el XOR de una variable A con 0 deja el valor de la variable como estaba.

Ejemplo: analizar el siguiente circuito combinatorio



| АВ  | S | C |
|-----|---|---|
| 0 0 | 0 | 0 |
| 0 1 | 1 | 0 |
| 1 0 | 1 | 0 |
| 11  | 0 | 1 |

- Resultado:
  - > S representa la suma aritmética de 1 bit
  - C es el acarreo
  - Circuito semisumador (Half adder)

Compuertas NAND en un circuito integrado (de baja escala

de integración):



## Ejemplo circuito combinatorio 1: Multiplexor de 8 entradas

| Α | В | С | F     |
|---|---|---|-------|
| 0 | 0 | 0 | $D_0$ |
| 0 | 0 | 1 | $D_1$ |
| 0 | 1 | 0 | $D_2$ |
| 0 | 1 | 1 | $D_3$ |
| 1 | 0 | 0 | $D_4$ |
| 1 | 0 | 1 | $D_5$ |
| 1 | 1 | 0 | $D_6$ |
| 1 | 1 | 1 | D     |



Según valor de entradas A, B y C  $F=D_x$ 

## Ejemplo circuito combinatorio 2: Decodificador 3 a 8

Para cada combinación de las entradas A, B y C sólo UNA de las salidas D<sub>x</sub> vale '1'



## Ejemplo circuito combinatorio 3: Comparador de 4 bits

#### La salida es 1 si:

$$A_0 = B_0 y$$

$$A_1 = B_1 y$$

$$A_2 = B_2 y$$

$$A_3 = B_3$$

Es decir :  $A_i = B_i$ 



## Ejemplo circuito combinatorio 4: Desplazador de 1 bit

#### Si:

C = 0, entonces las entradas Di se desplazan un lugar a izquierda

#### y si:

➤C = 1, entonces las entradas Di se desplazan un lugar a derecha



## Ejemplo circuito combinatorio 5:

### ALU de 1 bit

Según F<sub>1</sub>F<sub>0</sub> será la función que se realizará sobre A y B.

| F0 | F1 | Output   |  |
|----|----|----------|--|
| 0  | 0  | A.B      |  |
| 0  | 1  | A+B      |  |
| 1  | 0  | B        |  |
| 1  | 1  | suma     |  |
|    |    | con carr |  |



## Respuesta temporal de circuitos digitales



| a | b | С | d |
|---|---|---|---|
| 0 | 1 | 0 | 0 |
| 1 | 0 | 1 | 0 |



 $\Delta t$ : Retardo de compuerta

Suponemos que:

- 1)Los retardos en los cables son 0
- 2)Los retardos en las compuerta son todos iguales a  $\Delta t$

- Los circuitos secuenciales son circuitos donde las <u>salidas</u> <u>dependen</u> tanto de las <u>entradas</u> como del "<u>estado interno</u>" del circuito.
  - ¿Qué es el estado interno del circuito?
- Los circuitos secuenciales tienen la característica de <u>retener</u> ("almacenar") internamente valores.
- Estos valores internos pueden mantenerse aunque las entradas se hayan modificado: concepto de "almacenamiento".

## Circuito secuencial elemental

Para ver como se comporta un circuito secuencial, consideremos un circuito combinatorio con la salida conectada a una de las entradas.



La ecuación lógica de este circuito es:

$$M = M + P$$

Notar que en ningún circuito combinatorio una salida transportaba información hacia la entrada.

## Respuesta del circuito secuencial elemental

Para analizar la respuesta de un circuito secuencial se debe hacer lo siguiente:

<u>1er PASO</u>: Partir de un estado cualquiera, usualmente uno fácil. Supongamos, por ejemplo: P=0 y M=0

entonces: 
$$M = M + P = 0 + 0 = 0$$

El resultado es consistente con la suposición inicial.



Cumple con las condiciones de partida.

## Respuesta del circuito secuencial elemental

<u>2do PASO</u>: cambiar alguna variable de entrada, y determinar los demás estados.

Si P=1 
$$M=M+P=1+1=1$$

El resultado es consistente con la suposición inicial. Cumple con las condiciones de partida.



## Respuesta del circuito secuencial elemental

<u>3er PASO</u>: volver a cambiar alguna variable de entrada, y determinar los demás estados.

Si 
$$P=0$$
  $M=M+P=1+0=1$ 

El resultado es consistente con la suposición inicial. Cumple con las condiciones de partida.



## Respuesta del circuito secuencial elemental

- Podríamos volver a cambiar alguna variable de entrada, y determinar los demás estados, pero el resultado siempre va a ser el mismo: M = 1
  - independientemente del valor de P.
- La salida queda en 1, porque no depende únicamente de P sino que también del valor que tenía M anteriormente.
- Conclusión: quedó "almacenado" el estado anterior (P=1).
- Inconveniente: una vez que la salida M toma el valor 1 no hay forma de volver a 0.

Veamos el circuito secuencial básico siguiente:



Ecuación lógica:

$$M=(M+P).B$$

Para el análisis del comportamiento del circuito secuencial básico aplicamos la misma metodología de antes.

1er paso: supongamos que P=0, B=0, y M=0

$$M=(M+P).B=(0+0).1=0$$

Igual que en el circuito elemental, al principio si P = 0, M = 0.



2do paso: cambiamos una variable de entrada, por ejemplo P.

(es decir cambiamos P, pero no cambiamos B) M=(M+P).B=(1+1).1=1

igual que en el circuito elemental, si P cambia a 1, M cambia a

1.



<u>3er paso</u>: cambiamos nuevamente la variable de entrada P.

(es decir cambiamos nuevamente P, pero no cambiamos B) M=(M+P).B = (1+0).1=1

igual que en el circuito elemental, si P vuelve a 0, M se



4to paso: ahora cambiamos la otra variable de entrada B.

$$M = (M+P).B = (1+0).0=0$$

al cambiar B = 1, M vuelve a 0.



5to paso: cambiamos nuevamente la variable de entrada B.

► Conclusión: el circuito quedó con P=0, B=0, M=0, que es el estado inicial.



# Circuito secuencial básico con un solo tipo de compuerta

- El circuito secuencial básico que usamos tiene 3 tipos de compuertas: NOT, OR y AND.
- Es mejor si el circuito básico usara un solo tipo de compuerta.



## Circuito secuencial básico con un solo tipo de compuerta

Podemos modificar el circuito lógico anterior, sin alterar su funcionamiento, de la siguiente manera:

1)Invertimos 2 veces, una a la salida de la OR (queda como NOR) y otra a la entrada de la AND.

2)El inversor lo pasamos a la entrada de la AND, quedando

como NOR.



# Circuito secuencial básico con un solo tipo de compuerta

El circuito anterior entonces queda:



O bien, dibujado de una forma más estándar:



### Flip Flop SR (FF SR)

El circuito anterior se conoce como FF tipo SR:



#### Donde:

- Entrada P = entrada S (Set)
- Entrada B = entrada R (Reset)
- ► Salida Q = salida normal
- ➤ Salida Q = salida invertida

El FF SR tiene una tabla de verdad que describe su comportamiento:



 $Q = Q_n$ : Valor anterior

#### Comentarios sobre el FF SR

- El FF SR tiene 2 salidas Q y Q, que son complementarias, eso significa que : si Q=0 entonces Q=1, y visceversa.
- La entrada S (Set) pone la salida Q en 1
- La entrada R (Reset) pone la salida Q en 0
- La combinación S=1 y R=1 está prohibida, es decir no se puede hacer (en realidad significa que el FF SR queda en un estado impredecible).
- ightharpoonup Salida Q = Q<sub>n+1</sub> significa próximo estado
- Salida  $Q = Q_n$  significa estado anterior, es decir la salida retiene el estado previo.

Para el análisis del comportamiento del circuito FF SR aplicamos la misma metodología de antes.

1er paso: si suponemos S=0, R=0

si 
$$Q_n = 0$$
 (es decir si Q estaba en 0)

 $Q_{n+1} = 0$  (es decir Q mantiene el 0)





### Análisis del Flip Flop SR (FF SR)

#### 1er paso (continuación)

y si  $Q_n = 1$  (es decir si Q estaba en 1)

 $Q_{n+1} = 1$  (es decir Q mantiene el 1)

CONCLUSIÓN: Si S y R están en 0, la salida Q mantiene ("recuerda") el estado que tenía antes.





### Análisis del Flip Flop SR (FF SR)

2do paso: si suponemos S=1, R=0

 $Q_{n+1} = 1$  (es decir la salida Q queda en 1, independientemente del estado que estaba antes)

<u>3er paso</u>: si volviéramos al estado inicial S=0 , R=0, Q<sub>n</sub> = 1



55

### Análisis del Flip Flop SR (FF SR)

4to paso: si suponemos S=0, R=1

 $Q_{n+1} = 0$  (es decir la salida Q queda en 1, independientemente del estado que estaba antes)

<u>5to paso</u>: si volvemos a la condición inicial S=0, R=0,  $Q_n=0$ 



- ➢ El circuito mantiene la salida Q en 1 o en 0 aún cuando las entradas vuelven a 0.
- La salida Q no solo depende de la entrada sino también de Q<sub>n</sub>, es decir del estado en que se encontraba anteriormente.
- La combinación S=1 y R=1 está prohibida.



57

- Es decir, el circuito "memoriza" el estado en que se encontraba antes (0 o 1).
- Se puede decir que un flip-flop es una "memoria de 1 bit" (hay otros circuitos capaces de memorizar 1 bit).
- Se llama bi-estable porque el circuito posee sólo 2 estados posibles de funcionamiento, se queda en cada uno de ellos, salvo que las entradas provoquen un cambio.

### <u>Circuitos secuenciales sincrónicos</u> <u>y asincrónicos</u>

- Los circuitos secuenciales pueden ser:
  - Asincrónicos: las salidas cambian cuando cambian las entradas (si corresponde).
  - Sincrónicos: las salidas cambian cuando cambian las entradas y una señal (de sincronización) lo habilita.

- La señal de sincronización es una referencia temporal llamada "reloj".
- Permite definir el instante en el que ocurren los sucesos.
- En especial si los sucesos deben ocurrir simultáneamente.

60

El reloj es una señal que cambia periódicamente entre 1 y
 0 a intervalos regulares de tiempo.



- La señal de reloj se repite cada intervalo de tiempo T.
- T es el período del reloj siendo T=1/f y f, frecuencia del reloj.
- ightharpoonup Si f= 2GHz => T = 1/2x10<sup>9</sup>=0.5x10<sup>-9</sup> = 0.5nseg

### Flip-Flop SR sincrónico

- S y R son las mismas entradas de antes.
- Se agrega la entrada de reloj (CK).
- Solo pueden haber cambios si CK =1.
- Si CK=0, entonces las salidas no cambian.



### Tabla de la verdad del FF SR

### <u>sincrónico</u>

- La tabla del FF SR sincrónico es similar a las anteriores con el agregado de la señal CK.
- ➤ Si CK=0, no importan los valores de S y R (indicado con x en la tabla) la salida retiene el valor anterior. Cuando CK=1 el FF opera como se vio anteriormente.

| CK | S | R | $Q_{n+1}$ |
|----|---|---|-----------|
| 1  | 0 | 0 | $Q_n$     |
| 1  | 0 | 1 | þ         |
| 1  | 1 | 0 | 1         |
| 1  | 1 | 1 | Prohibido |
| 0  | X | X | $Q_n$     |

### Tipos de FF

- Existen diferentes tipos de FF, de acuerdo a como están conectadas sus entradas, y como actúan sus salidas.
- Los FF más comunes son:
  - Tipo S-R
  - Tipo D
  - Tipo J-K
  - > Tipo T

- Es el FF que hemos usado hasta ahora.
- En el FF S-R hay que actuar sobre 2 entradas diferentes (S y R) para cambiar de estado.
- Hay un estado "prohibido" que dificulta su uso.





- Se puede modificar el FF SR para simplificar su uso.
- Por ejemplo, el FF tipo D es un FF con una sola entrada de datos.
- Se puede pensar como un FF tipo S-R en el que la segunda entrada es la invertida de la primera.
- La ventaja que tiene es que se requiere una sola señal para cambiar la salida (y por lo tanto para almacenar 1 bit).
- El circuito es:



66

- > Como se puede apreciar de la tabla de la verdad del FF D, dado que tiene una sola entrada, no es posible que ocurra un situación de estado prohibido.
  - D Qn+1
  - 0 0
  - 1 1

SIMBOLO Tabla de la verdad

- Comparar con la tabla de la verdad del FF S-R.
- ► El FF tipo D solo usa los S=0 R=1, y S=1 R=0.





- El FF tipo J-K es un FF con 2 entradas de datos.
- Se puede pensar como un FF tipo S-R en el que se ha eliminado el estado prohibido de las entradas.
- La ventaja que tiene es que no tiene estados prohibidos.
- El circuito es:



Como se puede apreciar de la tabla de la verdad, el estado J=K=1 invierte el estado previo de la salida.

CIRCUITO

SIMBOLO TABLA DE LA

VERDAD

Comparar circuito y tabla con el FF S-R.





- Es un FF sin entradas de datos.
- Se puede pensar como un FF J-K con las 2 entradas conectadas a 1.
- La salida Q cambiará de 0 a 1, y de 1 a 0, en cada cambio de 0 a 1 de la entrada T (entrada de reloj).



$$\frac{J}{K} = \frac{J}{Q_{n+1}}$$
1 1  $Q_n$ 

- La salida Q cambiará de 0 a 1 y de 1 a 0 en cada pulso de la entrada T.
- ► El nombre de FF tipo T proviene de que la salida cambia ("Toggle") alternativamente entre 1 y 0.



## Registro de 1 bit básico ("Memoria" de 1 bit)

Consideremos un FF D:



- Con la señal CK=1, la salida Q "copia" el valor D de la entrada. Con la señal CK=0, la salida "retiene" el valor que tenía previamente. Es decir, "memoriza" el valor de la entrada.
- Se puede decir que un FF D es un <u>registro (o memoria) de 1</u> <u>bit</u>, porque puede almacenar solo 1 bit.

72

Consideremos un arregio de n FF tipo D como los del ejemplo anterior, cada uno con su entrada D, y su salida Q, con una sola entrada de reloj CK actuando sobre los n FF tipo D simultáneamente.

Este arregio es un <u>registro de n bits</u>



## Ejemplo de "registro de 8 bits" - Chip con 8 FF-D (74374)

60 5010 20  $\delta D$ 7D Clock **5**D 10 2D Output Control



#### Registro con entrada de selección

#### Problema del registro básico

- En los registros básicos analizados, la señal CK está conectada a un reloj que <u>siempre</u> cambia de 0 a 1 y de 1 a 0 (con un período T, como se vió).
- ➤Por la tabla de la verdad del FF D, cada vez que la señal CK cambia, la salida copia la entrada, "refrescando" el valor almacenado en cada FF D.
- Eso significa que si cambia alguna entrada, cambia la salida.
- Sería más deseable que cambie sólo cuando se quiere modificar su contenido, es decir cuando se lo quiere "escribir".
- Para resolver esto se requieren 1 señal adicional, que permita controlar si se modifica el registro o no.

# Registro de n bits con entrada de selección

### Ejemplo circuito secuencial 1:

#### Registro con desplazamiento

- Es un circuito compuesto por 2 bloques funcionales:
  - El circuito de desplazamiento (parte superior)
  - El circuito de registro (parte inferior)
- En la parte inferior izquierda hay una tabla que indica las funciones del circuito, de acuerdo a las entradas de control.

| C1 | CO | Función                                          |
|----|----|--------------------------------------------------|
| 0  | O  | sin cambios                                      |
| 0  | 1  | carga de registro con desplazamiento a izquierda |
| 1  | 0  | carga de registro con desplazamiento a derecha   |
| 1  | 1  | carga de registro sin desplazamiento             |

En la parte inferior derecha de la filmina está el símbolo del circuito.

### Ejemplo circuito secuencial 1: Registro con desplazamiento





#### Ejemplo circuito secuencial 2:

Contador módulo 8

Es un circuito secuencial que cuenta en 3 bits (módulo 8), en binario, desde 0 (000) hasta 7 (111).

| Q2 | Q1 | Q0 |
|----|----|----|
| 0  | 0  | 0  |
| 0  | 0  | 1  |
| 0  | 1  | 0  |
| 0  | 1  | 1  |
| 1  | 0  | 0  |
| 1  | 0  | 1  |
| 1  | 1  | 0  |
| 1  | 1  | 1  |
|    |    |    |

- El contador avanza cada vez que el reloj cambia de 1 a 0.
- La entrada de Reset none el contador en 0 (000)

### Ejemplo circuito secuencial 2: Contador módulo 8



## Registro con entradas de selección y de control del tipo de operación

- En general en un registro se pueden realizar 2 acciones:
  - Lectura: leer los n bits del registro (leer todas las salidas Qi simultáneamente).
  - Escritura: escribir los n bits del registros (cargar, en los n registros
     D simultáneamente, a través de sus entradas Di)
- Para resolver estas 2 acciones se requiere una señal adicional, que indique el tipo de operación a realizar: lectura (L) cuando está en 1, o escritura (E) cuando está en 0.
- Al registro con entrada de selección le agregamos una entrada de control de operación L/E.

## Registro con entradas de selección y de control del tipo de operación



#### <u>Modelo elemental de registro de n</u> bits

El modelo de un registro de n bits se representa como un bloque que contiene n elementos de almacenamiento (n FF D), n entradas de datos, n salidas de datos, una entrada de reloj, una entrada de selección, y una entrada de función.



### Modelo elemental de memoria de 4 palabras de n bits por palabra

- Una memoria de 4 palabras de n bits por palabra se puede pensar como un arreglo bidimensional de 4 registros de n bits, al que se puede acceder de a uno a la vez.
- Cada palabra es un registro de n bits.
- Las 4 palabras tienen:
  - n entradas de datos comunes a las 4 palabras.
  - r n salidas de datos comunes a las 4 palabras.
  - > 1 reloj común a las 4 palabras.
  - 1 entrada de función (Lectura/escritura) común a las 4 palabras.
  - 2 entradas para la selección de 1 de las 4 palabras.

84

Una memoria de 4 palabras de n bits por palabra (es decir 4xn) se puede representar de la siguiente manera:



#### 85

- Observar que se proveen 2 señales A0 y A1 para la selección de 1 de los 4 registros (o palabras).
- Con 2 señales de selección se tienen 4 posibles combinaciones:

| A1 | A0 | Sel_0 | Sel_1 | Sel_2 | Sel_3 |
|----|----|-------|-------|-------|-------|
| 0  | 0  | 1     | 0     | 0     | 0     |
| 0  | 1  | 0     | 1     | 0     | 0     |
| 1  | 0  | 0     | 0     | 1     | 0     |
| 1  | 1  | 0     | 0     | 0     | 1     |

Se usa un decodificador 2 a 4 para decodificar las 2 señales de selección A0 y A1 en las 4 Sel\_0, Sel\_1, Sel\_2 y Sel\_3 requeridas para seleccionar 1 de los 4 registros.

#### Mayor información ...

- Operaciones Lógicas
  - Apunte 3 de Cátedra
- Circuitos Secuenciales
  - Apunte 5 de Cátedra
- Apéndice A: Lógica digital (A.3., A.4.)
  - Stallings, 5ta Ed.
- Capítulo 3: Lógica digital y representación numérica
  - Apuntes COC Ingreso 2013