### Arquitectura software x86-16bits Índice

- 1. Organización interna
- 2. Segmentación de memoria
- 3. Modos de direccionamiento
- 4. Formato de instrucciones

Rafael Rico Lópe.

1/47

#### Arquitectura software x86-16bits

#### ¿Qué es arquitectura software?

- Es el conjunto de atributos que ve el programador
  - ...o que ve el compilador, como generador automático de código
- Es el "contrato" entre en fabricante del procesador y el programador
- No requiere correspondencia real con la capa física
- La arquitectura software x86-16bits data de 1978
  - Típico repertorio CISC

2/47



# **Arquitectura** *software* x86-16bits 1. Organización interna

#### Registros de propósito general:

- Almacenamiento temporal de datos
- Algunos se acceden como palabra (16 bits) o como byte
  - → Registro X
  - → Registro L y H
- Usos dedicados y limitaciones
- Modelo híbrido (acumulador y banco de registros)
  - → Heredado de arquitecturas anteriores

4/47

Rafael Rico I ónez

Segmento de código
Segmento de datos
Segmento de pila
Segmento extra (datos)

**0 REGISTROS DE SEGMENTO** 

- Los programas manejan diferentes áreas de memoria:
  - → Código (texto)
  - → Datos
  - → Pila
  - → Heap
- Estos registros apuntan a dichas áreas de memoria

5/47

### **Arquitectura** *software* x86-16bits 1. Organización interna

#### Registros de segmento:

- Todas las direcciones son relativas a alguno de los registros de segmento (por defecto)
- CS: la memoria de este segmento contiene instrucciones
- DS: datos declarados por el programa
- ss: es la pila

• ES: datos extra; datos de cadenas

6/47





- Acarreo:
  - **⇒** Es 1 si el resultado de una operación genera acarreo
- Paridad:
  - ⇒ Es 1 si el resultado contiene un número par de bits a 1
- Acarreo auxiliar:
  - ➡ Es 1 si el resultado genera un acarreo en los 4 bits de menor peso. Se usa en aritmética BCD
- Cero:
  - ⇒ Es 1 si el resultado es cero
- Signo:
  - → Copia el bit de mayor peso del resultado
    - → (independientemente de la interpretación del resultado)

9/47

© Rafael Rico

### **Arquitectura** *software* x86-16bits 1. Organización interna

- Trap:
  - ➡ Si es 1 el procesador genera una interrupción de paso a paso después de ejecutar cada instrucción
- Interrupción:
  - ⇒ Si es 1 las interrupciones serán reconocidas
- Dirección:
  - ➡ Si es 1 las operaciones con cadenas se realizan de las posiciones altas a las bajas

Rafael Rico I ónez

- Desbordamiento:
  - **⇒** Es 1 si el resultado es demasiado grande (o pequeño) para los límites de representación con signo (en C-2)

$$\mathsf{OF} = c_{\scriptscriptstyle n-1} \oplus c_{\scriptscriptstyle n-2}$$

Rafael Rico Lópe

11/47

#### **Arquitectura software** x86-16bits 1. Organización interna

- Flags de estado
  - → Acarreo, paridad, acarreo auxiliar, cero, signo y desbordamiento
    - → Describen el resultado
    - Se aplican a operaciones de tamaño byte (n=8) -ya sea la parte alta o la baja- o palabra (n=16)
    - → Proporcionan códigos de condición por separado o en conjunto
- Flags de control
  - → *Trap*, interrupción y dirección
    - → Afectan al modo de funcionamiento del procesador

12/47



- El mapa de memoria que "ve" el x86-16bits NO es "plano"
- Los registros de 16 bits sólo pueden direccionar
   2<sup>16</sup> posiciones de memoria (65.635 posiciones = 64K)
- ¿Cómo alcanzar un espacio de direcciones mayor?
- El acceso a memoria se realiza en segmentos de 64K

© Rafael Rico López

- La memoria está organizada en bytes (B)
- La capacidad de direccionamiento es de 1MB (2<sup>20</sup> B)
- La dirección completa se consigue mediante la combinación de dos punteros: base y desplazamiento (offset):

base:desplazamiento

· La dirección física se calcula:

base x 16 + desplazamiento

15/47

### Arquitectura software x86-16bits 2. Segmentación de memoria

#### **Ejemplos:**

• La dirección 53C2:107A es:

53C20 h x16 (x10 h) +107A h

54C9A h dirección física

• La dirección B100:046C es:

B1000 h x16 (x10 h)

+046C h

B146C h dirección física

16/47

© Pafael Biro Long

 La misma dirección física puede ser accedida con diferentes combinaciones base:desplazamiento

#### **Ejemplo:**

- La dirección física 7A26B h puede ser:
  - →7A26:000B
  - →7A00:026B
  - →751C:50AB
- Problemas de seguridad
- La base (segmento) apunta a párrafos (de 16 posiciones)

17/47

# Arquitectura software x86-16bits 2. Segmentación de memoria

- En ensamblador no se representan las direcciones como base:desplazamiento aunque si lo admiten los depuradores
- Los desplazamientos llevan asociada una base por defecto
- Cuando es necesario especificar la base se hace de manera simbólica (usando el nombre del registro de segmento como prefijo de la instrucción)

18/47

|             |         | Arquitectul<br>2. Seg | gmentación  |             |
|-------------|---------|-----------------------|-------------|-------------|
| base offset | CS      | SS                    | DS          | ES          |
| IP          | SÍ      | no                    | no          | no          |
| SP          | no      | SÍ                    | no          | no          |
| BP          | prefijo | por defecto           | prefijo     | prefijo     |
| вх          | prefijo | prefijo               | por defecto | prefijo     |
| sı          | prefijo | prefijo               | por defecto | prefijo     |
| DI          | prefijo | prefijo               | por defecto | por defecto |

- Las direcciones pueden ser:
  - → Near
  - → Far
- Near: sólo el desplazamiento; la base toma el valor en curso de la dada por defecto
- Far: se requiere la especificación de la base y del desplazamiento

afael Rico I ónez





# Arquitectura software x86-16bits 3. Modos de direccionamiento

- Determinan la ubicación de los operandos
- Tres posibles ubicaciones:
  - →Inmediatos (en la propia instrucción)
  - →En registros
  - →En memoria
  - → (Implícitos) → no se identifican, son sobreentendidos

23/47

Rafael Rico L

### Arquitectura software x86-16bits 3. Modos de direccionamiento

- Momento en el que se actualiza el modo de direccionamiento:
  - →Inmediatos → tiempo de ensamblado
  - →En registros → tiempo de programación o compilación
  - →En memoria
    - Absolutos → tiempo de carga
    - Relativos → tiempo de ejecución

interviene el SO

24/47

# Arquitectura software x86-16bits 3. Modos de direccionamiento

25/47

• Clasificación de estructura de computadores:

| inmediato |          |                                                                                                          |
|-----------|----------|----------------------------------------------------------------------------------------------------------|
| directo   | absoluto | a registro<br>a memoria<br>a página base                                                                 |
|           | relativo | a registro  base + desplazamiento  base + índice + desplazamiento  contador de programa  puntero de pila |
| indirecto |          |                                                                                                          |
| implícito |          |                                                                                                          |

© Rafael Rico López



13











- Es la codificación binaria de las instrucciones
- Debe proporcionar información acerca de:
  - Operación a realizar
  - **→** Operandos y resultado
  - → Siguiente instrucción (secuencia implícita)
- El x86-16bits cuenta con dos formatos:
  - **→** Formato general
  - → Formato especial (campo de extensión y/o prefijo)
- Está diseñado para minimizar el espacio de representación

32/47

Rafael Rico Lóne:



#### 4.1. Formato general

- El primer byte contiene 3 clases de información:
  - Código de operación: los 6 primeros bits contienen el código de la operación a realizar
  - ➡ El bit de dirección de registro (D): especifica si el operando dado por el campo de registro operando REG en el segundo byte es el operando fuente o destino:
    - si D = 1 tengo que REG = operando destino
    - si D = 0 tengo que REG = operando fuente
  - ➡ El bit de tamaño del dato (W): especifica si la operación será realizada sobre datos de 8 o de 16 bits:
    - si w = 0 los datos son de 8 bits
    - si w = 1 los datos son de 16 bits

34/47

Rafael Rico I ónez

#### 4.1. Formato general

- El segundo byte contiene los operandos:
  - → Uno siempre es un registro
    - → Viene dado por REG
  - **➡** El otro puede ser registro o memoria
    - ⇒Viene dado por MOD y R/M
  - NO se admiten las operaciones entre dos operandos ubicados en memoria

Rico Lópe

35/47

# Arquitectura software x86-16bits 4. Formato de instrucciones

#### 4.1. Formato general

• Campo REG:

| REG | w = 0 | w = 1          |  |  |
|-----|-------|----------------|--|--|
| 000 | AL    | AX             |  |  |
| 001 | CL    | СХ             |  |  |
| 010 | DL    | DX             |  |  |
| 011 | BL    | BX<br>SP<br>BP |  |  |
| 100 | AH    |                |  |  |
| 101 | СН    |                |  |  |
| 110 | DH    | SI             |  |  |
| 111 | вн    | DI             |  |  |

afael Rico I ónez

#### 4.1. Formato general

• Campo MOD y R/M:

|     | MOD           | = 11 | Cálculo de la dirección efectiva |              |               |  |  |  |
|-----|---------------|------|----------------------------------|--------------|---------------|--|--|--|
| R/M | w = 0   w = 1 |      | MOD = 00                         | MOD = 01     | MOD = 10      |  |  |  |
| 000 | AL            | AX   | [BX]+[SI]                        | [BX]+[SI]+D8 | [BX]+[SI]+D16 |  |  |  |
| 001 | CL            | CX   | [BX]+[DI]                        | [BX]+[DI]+D8 | [BX]+[DI]+D16 |  |  |  |
| 010 | DL            | DX   | [BP]+[SI]                        | [BP]+[SI]+D8 | [BP]+[SI]+D16 |  |  |  |
| 011 | BL            | BX   | BX [BP]+[DI] [BP]+[DI]+D8        |              | [BP]+[DI]+D16 |  |  |  |
| 100 | AH            | SP   | [SI]                             | [SI]+D8      | [SI]+D16      |  |  |  |
| 101 | СН            | BP   | [DI]                             | [DI]+D8      | [DI]+D16      |  |  |  |
| 110 | DH            | SI   | dirección                        | [BP]+D8      | [BP]+D16      |  |  |  |
| 111 | вн            | DI   | [BX]                             | [BX]+D8      | [BX]+D16      |  |  |  |

37/47

# Arquitectura software x86-16bits 4. Formato de instrucciones

#### 4.1. Formato general

→ Registros implicados en el cálculo de direcciones (se incluye el registro de segmento por defecto):

| R/M | Dirección efectiva | Reg. de segmento |  |
|-----|--------------------|------------------|--|
| 000 | DSx16+[BX]+[SI]    | D.C.             |  |
| 001 | DSx16+[BX]+[DI]    | DS               |  |
| 010 | SSx16+[BP]+[SI]    | aa               |  |
| 011 | SSx16+[BP]+[DI]    | SS               |  |
| 100 | DSx16+[SI]         | DC               |  |
| 101 | DSx16+[DI]         | DS               |  |
| 110 | SSx16+[BP]         | ss               |  |
| 111 | DSx16+[BX]         | DS               |  |

38/47

Rafael Rico I ónez

|     |          |                       |                  | A               | rquit            | ectur            | a soi             | tware            | e x86-10          | BIIG           |
|-----|----------|-----------------------|------------------|-----------------|------------------|------------------|-------------------|------------------|-------------------|----------------|
|     |          |                       |                  |                 |                  | 4. Fo            | rmato             | de ins           | struccio          | ones           |
| dec |          | 0                     | 16               | 32<br>2         | 48<br>3          | 64<br>4          | 80<br>5           | 96<br>6          | 112<br>7          |                |
| 0   | hex<br>0 | υ<br>ADD<br>reg8 →r/m | ADD<br>reg16→r/m | ADD<br>r/m→reg8 | ADD<br>r/m→reg16 | ADD<br>inm8→AL   | ADD<br>inm16→AX   | PUSH<br>ES       | POP<br>ES         |                |
| 1   | 1        | ADC<br>reg8 →r/m      | ADC<br>reg16→r/m | ADC<br>r/m→reg8 | ADC<br>r/m→reg16 | ADC<br>inm8→AL   | ADC<br>inm16→AX   | PUSH<br>SS       | POP<br>SS         | <u>a</u>       |
| 2   | 2        | AND<br>reg8 →r/m      | AND<br>reg16→r/m | AND<br>r/m→reg8 | AND<br>r/m→reg16 | AND<br>inm8→AL   | AND<br>inm16→AX   | ES:              | DAA               | genera         |
| 3   | 3        | XOR<br>reg8 →r/m      | XOR<br>reg16→r/m | XOR<br>r/m→reg8 | XOR<br>r/m→reg16 | XOR<br>inm8→AL   | XOR<br>inm16→AX   | SS:              | AAA               | g              |
| 4   | 4        | INC<br>AX             | INC              | INC<br>DX       | INC<br>BX        | INC<br>SP        | INC<br>BP         | INC<br>SI        | INC<br>DI         |                |
| 5   | 5        | PUSH<br>AX            | PUSH<br>CX       | PUSH<br>DX      | PUSH<br>BX       | PUSH<br>SP       | PUSH<br>BP        | PUSH<br>SI       | PUSH<br>DI        | ormato         |
| 6   | 6        |                       |                  |                 |                  |                  |                   |                  |                   | Ę              |
| 7   | 7        | 98<br>70              | 98<br>NO         | JB/JNAE<br>d8   | JNB/JAE<br>d8    | JE/JZ<br>d8      | JNE/JNZ<br>d8     | JBE/JNA<br>d8    | JNBE/JA<br>d8     | R              |
| 8   | 8        |                       | INME<br>inm(8-1  | 6)→r/m          |                  | TEST<br>reg8:r/m | TEST<br>reg16:r/m | XCHG<br>reg8:r/m | XCHG<br>reg16:r/m | <del>-</del> : |
| 9   | 9        | NOP                   | XCHG<br>AX:CX    | XCHG<br>AX:DX   | XCHG<br>AX:BX    | XCHG<br>AX:SP    | XCHG<br>AX:BP     | XCHG<br>AX:SI    | XCHG<br>AX:DI     | 4.             |
| 10  | Α        | M0∨<br>m→AL           | M0∨<br>m→AX      | M0∨<br>AL→m     | M0∨<br>AX→m      | MOVSB            | MOVSW             | CMPSB            | CMPSW             |                |
| 11  | В        | M0∨<br>inm8→AL        | M0∨<br>inm8→CL   | M0∨<br>inm8→DL  | M0∨<br>inm8→BL   | M0∨<br>inm8→AH   | MOV<br>inm8→CH    | M0∨<br>inm8→DH   | MO∨<br>inm8→BH    |                |
| 12  | С        |                       |                  | RET<br>inm16    | RET              | LES<br>m→reg16   | LDS<br>m→reg16    | M0∨<br>inm8→r/m  | MO∨<br>inm16→r/m  |                |
| 13  | D<br>_   | 1→                    | ZAMIENTO<br>+r/m | CL-             | ZAMIENTO<br>→r/m | AAM              | AAD               |                  | XLAT              |                |
| 14  | E        | LOOPNE<br>d8          | LOOPE<br>d8      | LOOP<br>d8      | JCXZ<br>d8       | IN<br>inm8→AL    | IN<br>inm8→AX     | OUT<br>AL→inm8   | OUT<br>AX→inm16   |                |
| 15  | F        | LC                    | оск              | REP             | REPZ             | HLT              | CMC               | GRU              | IPO 1             | 39/47          |

|     |     |                  |                  | A               | rquit            | ectur           | a sof           | tware           | e x86-16b                        | its      |
|-----|-----|------------------|------------------|-----------------|------------------|-----------------|-----------------|-----------------|----------------------------------|----------|
|     |     |                  |                  |                 |                  | 4. Fo           | rmato           | de ins          | struccion                        | es       |
| dec | hex | 128<br>8         | 144<br>9         | 160<br>A        | 176<br>B         | 192<br>C        | 208<br>D        | 224<br>E        | 240<br>F                         |          |
| 0   | 0   | OR<br>reg8 →r/m  | OR<br>reg16→r/m  | OR<br>r/m→reg8  | OR<br>r/m→reg16  | OR<br>inm8→AL   | OR<br>inm16→AX  | PUSH<br>CS      |                                  |          |
| 1   | 1   | SBB<br>reg8→r/m  | SBB<br>reg16→r/m | SBB<br>r/m→reg8 | SBB<br>r/m→reg16 | SBB<br>inm8→AL  | SBB<br>inm16→AX | PUSH<br>DS      | POP<br>DS                        | 5        |
| 2   | 2   | SUB<br>reg8 →r/m | SUB<br>reg16→r/m | SUB<br>r/m→reg8 | SUB<br>r/m→reg16 | SUB<br>inm8→AL  | SUB<br>inm16→AX | CS:             | DAS                              | שמוומומ  |
| 3   | 3   | CMP<br>reg8:r/m  | CMP<br>reg16:r/m | CMP<br>r/m:reg8 | CMP<br>r/m:reg16 | CMP<br>inm8:AL  | CMP<br>inm16:AX | DS:             | AAS                              |          |
| 4   | 4   | DEC<br>AX        | DEC<br>CX        | DEC<br>DX       | DEC<br>BX        | DEC<br>SP       | DEC<br>BP       | DEC<br>SI       | DEC                              |          |
| 5   | 5   | POP<br>AX        | POP<br>CX        | POP<br>DX       | POP<br>BX        | POP<br>SP       | POP<br>BP       | POP<br>SI       | DI<br>POP<br>DI<br>JNLE/JG<br>d8 | <u> </u> |
| 6   | 6   |                  |                  |                 |                  |                 |                 |                 |                                  |          |
| 7   | 7   | q8<br>n          | JNS<br>d8        | JP/JPE<br>d8    | JNP/JPO<br>d8    | JL/JNGE<br>d8   | JNL/JGE<br>d8   | JLE/JNG<br>d8   | JNLE/JG<br>d8                    | 5        |
| 8   | 8   | MOV<br>reg8 →r/m | M0∨<br>reg16→r/m | M0∨<br>r/m→reg8 | MOV<br>r/m→reg16 | M0∨<br>r/m→seg  | LEA<br>m→reg16  | M0∨<br>seg→r/m  | r/m                              |          |
| 9   | 9   | CBW              | CWD              | CALL<br>b:d16   | WAIT             | PUSHF           | POPF            | SAHF            | LAHF                             | Ė        |
| 10  | Α   | TEST<br>AL:inm8  | TEST<br>AX:inm16 | STOSB           | STOSW            | LODSB           | LODSW           | SCASB           | SCASW                            |          |
| 11  | В   | M0∨<br>inm16→AX  | M0∨<br>inm16→CX  | MOV<br>inm16→DX | MOV<br>inm16→BX  | MOV<br>inm16→SP | MOV<br>inm16→BP | M0∨<br>inm16→SI | MOV<br>inm16→DI                  |          |
| 12  | С   |                  |                  | RETF<br>inm16   | RETF             | INT 3           | INT<br>inm8     | INTO            | IRET                             |          |
| 13  | D   | ESC<br>0         | ESC<br>1         | ESC<br>2        | ESC<br>3         | ESC<br>4        | ESC<br>5        | ESC<br>6        | ESC<br>7                         |          |
| 14  | Е   | CALL<br>d16      | JMP<br>d16       | JMP<br>b:d16    | JMP<br>d8        | IN<br>DX→AL     | IN<br>DX→AX     | OUT<br>AL→DX    | OUT<br>AX→DX                     |          |
| 15  | F   | CLC              | STC              | CLI             | STI              | CLD             | STD             | GRU             | PO 2                             | 40/47    |

- · Leyenda:
  - → reg8, reg16: registros de tamaño byte o palabra
  - ⇒ inm8, inm16: inmediatos de tamaño byte o palabra
  - ⇒ r/m: operando registro o memoria
  - → m: operando memoria
  - → d8, d16: desplazamiento
  - b: base
  - ⇒ b:d16 es una dirección completa de memoria
  - → '→': se escribe
  - → ':': no se escribe

© Rafael Rico López

41/47

# Arquitectura software x86-16bits 4. Formato de instrucciones 4.2. Formato especial con campo de extensión • Se necesitan 2 bytes para determinar la operación

byte 1 byte 2 byte 3 byte 4 byte 5 byte 6

desplazamiento y/o dato inmediato

código de operación
(determina la operación)
operando registro o memoria

no determina la operación

42/47

- 4.2. Formato especial con campo de extensión
  - **→** Los campos MOD y R/M dan lugar al operando
  - ➡ El campo REG da el código de operación completando el campo de extensión

| CAMPO DE EXTENSIÓN | GRUPO           |
|--------------------|-----------------|
| 80, 81, 82, 83     | Inmediatos      |
| D0, D1, D2, D3     | Desplazamientos |
| F6, F7             | Grupo I         |
| FE, FF             | Grupo II        |

| moa rym 👡          | _ |
|--------------------|---|
| INMEDIATO          | Γ |
| DESPLAZA<br>MIENTO |   |
| GRUPO 1            |   |
| GRUPO 2            |   |
|                    |   |

|                 |               |                   | re                | g                |                  |                |                |
|-----------------|---------------|-------------------|-------------------|------------------|------------------|----------------|----------------|
| 000             | 001           | 010               | 011               | 100              | 101              | 110            | 111            |
| ADD<br>inm→r/m  | OR<br>inm→r/m | ADC<br>inm→r/m    | SBB<br>inm→r/m    | AND<br>inm→r/m   | SUB<br>inm→r/m   | XOR<br>inm→r/m | CMP<br>inm:r/m |
| ROL             | ROR           | RCL               | RCR               | SHL/SAL          | SHR              |                | SAR            |
| TEST<br>inm:r/m |               | NOT<br>r/m        | NEG<br>r/m        | MUL<br>r/m       | IMUL<br>r/m      | DI∨<br>r/m     | IDIV<br>r/m    |
| INC<br>r/m      | DEC<br>r/m    | CALL<br>indirecto | CALL<br>indirecto | JMP<br>indirecto | JMP<br>indirecto | PUSH<br>m      |                |

43/47

# Arquitectura software x86-16bits 4. Formato de instrucciones

#### 4.3. Formato especial con prefijo

byte 0 byte 1 byte 2

prefijo

| Prefijo     | Efecto                              |  |  |  |  |
|-------------|-------------------------------------|--|--|--|--|
| Cs          |                                     |  |  |  |  |
| DS          | Modifican la base por defecto       |  |  |  |  |
| ss          | mounican la base poi delecto        |  |  |  |  |
| ES          |                                     |  |  |  |  |
| REP         |                                     |  |  |  |  |
| REPZ/REPE   | Repetición de instrucción de cadena |  |  |  |  |
| REPNZ/REPNE |                                     |  |  |  |  |
| LOCK        | Sincronización con coprocesador     |  |  |  |  |

- Ejemplo:
  - → MOV AX,[BX][SI]
    - **→**DS**x**16+[BX][SI]
  - ⇒ CS:MOV AX,[BX][SI]
    - →CS**x**16+[BX][SI]

afael Rico Lópe.

45/47

#### Arquitectura software x86-16bits 4. Formato de instrucciones

- EJEMPLO: La instrucción MOV BL, AL mueve el byte contenido en el registro fuente AL al registro destino BL. ¿Cuál es el código máquina de la instrucción sabiendo que el código de operación es 100010<sub>2</sub>?
  - → SOLUCION: En el primer byte los primeros 6 bits especifican la operación y deben ser:

**CODIGO DE OPERACION = 100010<sub>2</sub>** 

- ➡ El bit D indica si el registro que señala el campo REG del 2º byte es el operando fuente o el destino. Codificaremos el registro AL en el campo REG y, por tanto, D será 0
- ⇒ El bit W será 0 para indicar una operación de tamaño byte
- **⇒** PRIMER BYTE = 1000 1000<sub>2</sub> = 88h

46/47

Safael Rico I ópez

- ➡ En el segundo byte, REG indica el operando fuente que es AL. Su código es: REG = 000
- → Como el segundo operando es también un registro, MOD debe valer 11. El campo R/M debe especificar que el registro destino es BL y su códificación es 011. Esto da:

MOD = 11 R/M = 011

- **⇒** SEGUNDO BYTE = 1100 0011<sub>2</sub> = C3h
- → Y el código hexadecimal completo para la instrucción

MOV BL,AL = 88 C3h

47/47