

# Informe Taller 1 - Diseño de circuitos Aritmeticos

Juan Pablo Conrado Molina Febrero 2025

#### I. INTRODUCCIÓN

El presente informe se realizará la implementación de circuitos digitales por medio del software Quartus en conjunto con el lenguaje VHDL(Very High Speed Integrated Circuits) Hardware Description Language) y la introducción al concepto de ALU (Unidad Lógica Aritmética) que gestiona las operaciones aritméticas.

## II. MARCO TEÓRICO

## II-A. Compuertas Lógicas

Las compuertas lógicas son los bloques fundamentales de los circuitos digitales. Se utilizan para realizar operaciones booleanas básicas como AND, OR, NOT, XOR, entre otras. Estas compuertas permiten construir circuitos más complejos como sumadores y unidades de procesamiento.

#### II-B. Sumador Completo (Full Adder)

Un sumador completo es un circuito digital que suma tres bits de entrada: dos operandos y un bit de acarreo (carry-in). Sus ecuaciones de salida son:

$$S = A \oplus B \oplus C_{in} \tag{1}$$

$$C_{out} = (A \cdot B) + (C_{in} \cdot (A \oplus B)) \tag{2}$$

Este módulo se utiliza como bloque básico para construir sumadores de múltiples bits.

## II-C. Sumador de N Bits

Un sumador de N bits se construye encadenando múltiples sumadores completos, propagando el acarreo de un bit al siguiente. Esto permite sumar números binarios de tamaño arbitrario.

#### II-D. Complemento a 2

El complemento a 2 es una técnica utilizada en la representación de números negativos en binario. Se obtiene invirtiendo todos los bits de un número y sumando 1:

$$-X = \overline{X} + 1 \tag{3}$$

Esta operación permite realizar restas mediante sumas, facilitando el diseño de circuitos aritméticos.

# II-E. Unidad de Procesamiento

La unidad de procesamiento es un componente de hardware que ejecuta diversas operaciones aritméticas y lógicas sobre datos de entrada. En este taller, se diseñó una unidad capaz de realizar suma, resta, negación en complemento a 2 e incremento de valores de entrada, controlada por una señal de selección.

#### III. DESARROLLO E IMPLEMENTACIÓN

#### III-A. Descripción del Diseño en VHDL

Se implementaron los siguientes módulos en VHDL:

- Sumador Completo: Implementado a nivel de compuertas.
- Sumador de N Bits: Basado en la interconexión de sumadores completos.
- Sumador-Restador: Utiliza el complemento a 2 para realizar sumas y restas con una señal de control.
- Unidad de Procesamiento: Incluye cuatro módulos de suma/resta y un multiplexor para seleccionar la operación.
- Testbench: Verifica la correcta operación de cada módulo con diferentes casos de prueba.



# IV. CÓDIGOS IMPLEMENTADOS Y RTL **VIEWER**

#### IV-A. Códigos del sistema

# Código del fulladder c

El sumador completo es un circuito digital que permite sumar dos bits de entrada y un bit de acarreo de entrada, produciendo una suma y un acarreo de salida. Su implementación se basa en compuertas lógicas XOR y AND. El resultado de la suma se obtiene aplicando la operación XOR a las entradas, mientras que el acarreo de salida se calcula mediante una combinación de operaciones AND y OR.



Figura 1. Rtl del full adder

```
1 LIBRARY IEEE;
2 USE IEEE.STD_LOGIC_1164.ALL;
4 ENTITY full_adder IS
    PORT (
        x : IN STD_LOGIC;
y : IN STD_LOGIC;
cin : IN STD_LOGIC;
          s : OUT STD_LOGIC;
          cout : OUT STD_LOGIC
10
11
12 END ENTITY full_adder;
13
14 ARCHITECTURE gate_level OF full_adder IS
15 BEGIN
     -- Implementacin a nivel de
      compuertas
      s <= x XOR y XOR cin;
    cout <= (x AND y) OR (x AND cin) OR (y
      AND cin);
19 END ARCHITECTURE gate_level;
```

#### Código nbit adder

El sumador de N bits se construye enca-26 denando múltiples sumadores completos. Este 27 END ARCHITECTURE; diseño permite sumar dos números binarios de N bits propagando el acarreo a través de las

diferentes posiciones. Se emplea un generador de instancias que permite iterar sobre cada bit del vector de entrada, conectando los sumadores completos de manera secuencial.



Figura 2. N bit adder

```
1 library IEEE;
2 use IEEE.STD_LOGIC_1164.ALL;
3 ENTITY nbit_adder IS
    GENERIC (N : INTEGER :=8);
    PORT (
      a, b : IN STD_LOGIC_VECTOR (N-1 DOWNTO
       0);
           : IN STD_LOGIC;
      cin
      S : OUT STD_LOGIC_VECTOR (N-1 DOWNTO
8
       0):
      cout : OUT STD_LOGIC);
9
10
11 END ENTITY nbit_adder;
12
13 ARCHITECTURE rtl OF nbit_adder IS
14
    SIGNAL carry: STD_LOGIC_VECTOR (N-1
      DOWNTO 0);
16 BEGIN
17 adder: FOR i in N-1 DOWNTO 0 GENERATE
18
    BITO: IF i=0 GENERATE
          BO: ENTITY work.full_adder PORT MAP
19
       (a(i), b(i), cin, s(i), carry(i));
       END GENERATE;
21
     BITN: IF i/=0 GENERATE
         BN: ENTITY work.full_adder PORT MAP
       (a(i),b(i),carry(i-1),s(i),carry(i));
        END GENERATE;
    END GENERATE;
25 cout <= carry (carry'LEFT);</pre>
```

#### Código adder substractor



Figura 3. Adder substractor

```
2 -- add_sub.vhd (component):
3 LIBRARY ieee;
4 USE ieee.std_logic_1164.ALL;
6 ENTITY add_sub IS
      GENERIC (N
                        : INTEGER :=8);
      PORT (

a : IN STD_LOGIC_VECTOR (N
8
      -1 DOWNTO 0);
        b
                   : IN STD_LOGIC_VECTOR (N
      -1 DOWNTO 0);
       addn_sub : IN STD_LOGIC;
                   : OUT STD_LOGIC_VECTOR (N
12
      -1 DOWNTO 0);
         cout : OUT STD_LOGIC
14
15 END ENTITY add_sub;
16
17 ARCHITECTURE rtl OF add_sub IS
    SIGNAL bxor
      STD_LOGIC_VECTOR (N-1 DOWNTO 0);
      SIGNAL addn_sub_vector :
      STD_LOGIC_VECTOR (N-1 DOWNTO 0);
20 BEGIN
      -- Create a vector with the value of
21
      addn sub input
      vector_generation: FOR i IN N-1 DOWNTO
      0 GENERATE
       addn_sub_vector(i) <= addn_sub;
23
    END GENERATE;
24
25
     bxor <= b XOR addn_sub_vector;</pre>
26
      -- Adder instantiation
28
                                             15
29
      Adder: ENTITY work.nbit_adder
        GENERIC MAP (N => N)
30
         PORT MAP (
31
             a => a,
b => bxor,
32
33
             cin => addn_sub,
35
              s => s,
              cout => cout
          );
39 END ARCHITECTURE;
```

# CÓDIGO DE LA UNIDAD DE PROCESA-

La unidad de procesamiento es un módulo que permite realizar múltiples operaciones aritméticas, como suma, resta, negación en complemento a 2 e incremento. Se compone de cuatro instancias del módulo sumador/restador y un multiplexor que selecciona la operación a ejecutar en función de una señal de control.



Figura 4. Unidad de Procesamiento

```
1 LIBRARY ieee;
2 USE ieee.std_logic_1164.ALL;
3 USE ieee.std_logic_unsigned.ALL;
5 ENTITY processing_unit IS
GENERIC ( N : INTEGER := 8 );
      PORT (
       Dataa
                   : IN STD_LOGIC_VECTOR(N-1
       DOWNTO 0);
                   : IN STD_LOGIC_VECTOR(N-1
        Datab
       DOWNTO 0);
         sel
                   : IN STD_LOGIC_VECTOR(1
      DOWNTO 0);
          result
                   : OUT STD_LOGIC_VECTOR(N-1
       DOWNTO 0);
                   : OUT STD_LOGIC
13
14 END ENTITY processing_unit;
16 ARCHITECTURE behavior OF processing_unit IS
      SIGNAL res_0, res_1, res_2, res_3 : STD_LOGIC_VECTOR(N-1 DOWNTO 0);
      SIGNAL cout_0, cout_1, cout_2, cout_3:
       STD LOGIC:
19 BEGIN
      -- Instancia del sumador (Dataa + Datab
      ADDER_0: ENTITY work.add_sub
21
         GENERIC MAP (N => N)
          PORT MAP (
             a => Datab,
              addn_sub \Rightarrow '0',
```



```
s => res_0,
27
28
              cout
                       => cout_0
29
30
      -- Instancia del restador (Dataa -
31
32
      SUBTRACTOR_1: ENTITY work.add_sub
          GENERIC MAP (N => N)
33
          PORT MAP (
34
            a => Datab,
36
              addn_sub => '1',
37
             s => res_1,
38
                      => cout_1
39
              cout.
40
41
      -- Instancia de negaci n en
42
                                              10
      complemento a 2 (-Datab)
      NEGATE_2: ENTITY work.add_sub
43
          GENERIC MAP (N => N)
45
          PORT MAP (
                       => (OTHERS => '0'), -- 12
             a
       Se usa 0 como entrada A
           b => Datab,
47
                                             14
              addn_sub => '1',
48
              s => res_2,
                                             15
49
              cout => cout_2
                                              16
50
51
          );
52
      -- Instancia del incremento (Datab + 1) 18
      INCREMENT_3: ENTITY work.add_sub
54
      GENERIC MAP (N => N)
55
      PORT MAP (
56
         а
                  => Datab.
57
      Usamos Datab como entrada A 22 b => "00000001", -- Vector 23
      con solo el bit menos significativo en 24 begin
         addn_sub => '0',
                                     -- Modo 26
59
      suma
                  => res_3,
60
          S
          cout
                 => cout_3
                                              27
61
                                              28
62
                                              29
63
      -- Multiplexor para seleccionar la
                                              30
64
      salida
      WITH sel SELECT
65
          result <= res_0 WHEN "00",
                                              32
                    res_1 WHEN "01",
67
                    res_2 WHEN "10",
68
                                              34
69
                    res_3 WHEN "11",
                     (OTHERS => '0') WHEN
                                              35
70
      OTHERS;
                                              36
71
      WITH sel SELECT
                                              37
72
        cout <= cout_0 WHEN "00",
73
                 cout_1 WHEN "01",
                                              38
74
                  cout_2 WHEN "10",
                                              39
75
                  cout 3 WHEN "11",
76
                  '0' WHEN OTHERS;
                                              40
                                              41
79 END ARCHITECTURE behavior;
                                               42
```

IV-B. Testbench de cada código y explicación

TestBench del  $n_bit_adder$ 

El código de testeo del n bit adder utiliza 10 vectores para evaluar los casos de overflow y de suma normal

```
1 library IEEE;
2 use IEEE.STD_LOGIC_1164.ALL;
3 use IEEE.STD_LOGIC_ARITH.ALL;
4 use IEEE.STD_LOGIC_UNSIGNED.ALL;
6 entity tb_nbit_adder is
7 end tb_nbit_adder;
9 architecture testbench of tb_nbit_adder is
     constant N : integer := 4;
      signal a_tb, b_tb, s_tb :
      STD_LOGIC_VECTOR (N-1 downto 0) := (
      others => '0');
      signal cin_tb, cout_tb : STD_LOGIC :=
      101;
      component nbit_adder
          generic (N : integer := 4);
          port (
             a, b : in STD_LOGIC_VECTOR (N
      -1 downto 0);
          cin : in STD_LOGIC;
                    : out STD_LOGIC_VECTOR (N
              S
      -1 downto 0);
              cout : out STD_LOGIC
      end component;
      UUT: \ nbit\_adder \ generic \ map \ (N => 4)
         port map (a => a_tb, b => b_tb, cin
       => cin_tb, s => s_tb, cout => cout_tb)
      process
          -- Test vector 1: 0 + 0
          a_tb <= "0000"; b_tb <= "0000";
      cin_tb <= '0'; wait for 10 ns;
          -- Test vector 2: 1 + 1
          a_tb <= "0001"; b_tb <= "0001";</pre>
      cin_tb <= '0'; wait for 10 ns;</pre>
          -- Test vector 3: 4 + 13 (overflow)
          a_tb <= "0100"; b_tb <= "1101";</pre>
      cin_tb <= '0'; wait for 10 ns;
           -- Test vector 4: 7 + 8(overflow)
          a_tb <= "0111"; b_tb <= "1000";
      cin_tb <= '0'; wait for 10 ns;
           -- Test vector 5: 15 + 1 (overflow)
          a_tb <= "1111"; b_tb <= "0001";</pre>
      cin_tb <= '0'; wait for 10 ns;
           -- Test vector 6: 10 + 10
          a_tb <= "1010"; b_tb <= "1010";
      cin_tb <= '0'; wait for 10 ns;
          -- Test vector 7: 6 + 9
          a_tb <= "0110"; b_tb <= "1001";
43
      cin_tb <= '0'; wait for 10 ns;
```

-- Test vector 8: 14 + 2



```
a_tb <= "1110"; b_tb <= "0010";</pre>
                                                   48
45
       cin_tb <= '0'; wait for 10 ns;</pre>
             - Test vector 9: 5 + 5
                                                    50
           a_tb <= "0101"; b_tb <= "0101";</pre>
47
                                                    51
       cin_tb <= '0'; wait for 10 ns;</pre>
           -- Test vector 10: 12 + 3
48
           a_tb <= "1100"; b_tb <= "0011";</pre>
49
       cin_tb <= '0'; wait for 10 ns;</pre>
           wait:
50
       end process;
52 end testbench;
```

49

52

53

55

56

58

59

### Código Unidad de Procesamiento

```
60
LIBRARY ieee:
                                                61
2 USE ieee.std_logic_1164.ALL;
                                                62
3 USE ieee.std_logic_arith.ALL;
4 USE ieee.std_logic_unsigned.ALL;
                                                63
                                                64
6 ENTITY processing_unit_tb IS
7 END ENTITY processing_unit_tb;
                                                66
9 ARCHITECTURE behavior OF processing_unit_tb 68
       - Par metro de tama o de datos
10
      CONSTANT N : INTEGER := 8;
11
                                                71
12
      -- Se ales de prueba con sufijo _tb
13
                                                73
      SIGNAL dataa_tb, datab_tb, result_tb : 74
14
      STD_LOGIC_VECTOR(N-1 DOWNTO 0);
15
      SIGNAL sel_tb : STD_LOGIC_VECTOR(1
                                                76
      DOWNTO 0);
                                                77
      SIGNAL cout_tb : STD_LOGIC;
16
      -- Instancia del DUT (Device Under Test 80
18
                                                81
19 BEGIN
    DUT: ENTITY work.processing_unit
20
                                                83
         GENERIC MAP (N \Rightarrow N)
          PORT MAP (
22
              Dataa => dataa_tb,
23
                                               85
              Datab => datab_tb,
24
                                               86
              sel => sel_tb,
25
              result => result_tb,
26
                                               88
               cout => cout_tb
27
                                                89
28
                                                90
29
                                                91
      -- Proceso de est mulo
30
      STIMULUS: PROCESS
31
32
      BEGIN
33
           -- Caso 1: Suma (5 + 3)
          dataa_tb <= "00000101"; -- 5
34
          datab_tb <= "00000011"; -- 3
35
          sel_tb <= "00";
36
37
          WAIT FOR 20 ns;
           -- Caso 2: Suma (-4 + 7)
39
          dataa_tb <= "111111100"; -- -4 (Comp
40
       . A2)
          datab_tb <= "00000111"; -- 7
41
          sel_tb <= "00";
42
          WAIT FOR 20 ns;
43
44
           -- Caso 3: Resta (10 - 6)
45
          dataa_tb <= "00001010"; -- 10
46
          datab_tb <= "00000110"; -- 6
```

```
sel tb <= "01";
          WAIT FOR 20 ns;
           -- Caso 4: Resta (-5 - 3)
           dataa_tb <= "11111011"; -- -5</pre>
          datab_tb <= "00000011"; -- 3
          sel_tb <= "01";
          WAIT FOR 20 ns;
           -- Caso 5: Negaci n complemento a
      2 (-7)
          datab_tb <= "00000111"; -- 7
          sel_tb <= "10";
          WAIT FOR 20 ns;
           -- Caso 6: Negaci n complemento a
      2 (-(-10))
          datab_tb <= "11110110"; -- -10
          sel_tb <= "10";
           WAIT FOR 20 ns;
           -- Caso 7: Incremento (4 + 1)
          datab_tb <= "00000100"; -- 4
          sel_tb <= "11";
          WAIT FOR 20 ns;
          -- Caso 8: Incremento (-1 + 1)
          datab_tb <= "111111111"; -- -1</pre>
          sel tb <= "11";
          WAIT FOR 20 ns;
          -- Caso 9: Suma con carry (127 + 1)
          dataa_tb <= "011111111"; -- 127
          datab_tb <= "00000001"; -- 1
           sel_tb <= "00";
           WAIT FOR 20 ns;
            -- Caso 10: Resta con carry (-128 -
           dataa_tb <= "10000000"; -- -128
           datab_tb <= "00000001"; -- 1</pre>
           sel_tb <= "01";
           WAIT FOR 20 ns;
           -- Finaliza la simulaci n
           WAIT;
      END PROCESS STIMULUS:
93 END ARCHITECTURE behavior;
```

# V. RESULTADOS DE SIMULACIÓN Y **ANÁLISIS**

#### Full Adder / N bit adder



Figura 5. Full Adder en binario



Figura 8. Adder substractor fig 2



Figura 6. Full Adder Hex

Al analizar el comportamiento del N bit adder las sumas se realizan perfectamente mientras los números no tengan posibilidad de Overflow; Además, los números en quartus son representados en decimal como signed numbers en complemento a 2 por lo que se recomienda ver los números en Hexadecimal o en su defecto en binario.

Simulación Adder Substractor El adder substractor contiene 3 puntos importantes a la hora de simularlo

- Las restas de resultado negativo son representadas en su complemento a 2 pero se efectúan correctamente
- Al igual que con las sumas, si se presenta overflow no se hará evidente ya sea un número negativo o positivo



Figura 7. AdderSubstractor

#### Procesamiento

En las simulaciones de procesamiento se puede apreciar el trabajo del selector y como al tener 8 bits de valencia con signo se pueden tener representaciones más amplias. Al funcionar de base con los sumadores anteriores solo se debia verificar que la importación de los espacios de trabajo funcionaran correctamente.



Figura 9. Unidad de Procesamiento

#### VI. CONCLUSIONES

En este informe se ha detallado la implementación de distintos módulos aritméticos en VHDL, incluyendo un sumador completo, un sumador de N bits y una unidad de procesamiento. Estos circuitos forman la base del diseño de sistemas digitales más complejos y permiten la ejecución de operaciones fundamentales en arquitecturas computacionales.

El uso de la estructura 'WITH SELECT' en VHDL ha demostrado ser una herramienta clave en la simplificación de la selección de señales. En la unidad de procesamiento, esta estructura permitió implementar un multiplexor eficiente para elegir la operación aritmética correspondiente según la señal de selección 'sel'. Esto facilita la legibilidad del código y optimiza la ejecución de las operaciones, eliminando la necesidad de múltiples estructuras condicionales anidadas.

En general, la implementación de estos circuitos en VHDL ha permitido una mejor comprensión del diseño de hardware digital y su optimización, sentando las bases para desarrollos más avanzados en sistemas de procesamiento de datos.

- Si se tiene un Overflow no se hara evidente si este sobrepasa los bits usables del número
- Todos los numeros son representados con signo y por consiguiente hay que interpretarlos como complemento a 2
- El uso de señales para trasladar las señales de los buses entre modulos es fundamental para poder controlar cada uno.