# Trabajo Práctico Nro 2 Organización de Computadoras

Lambre, Juan Manuel 95978 juanmlambre@gmail.com Israel, Pablo 95849 pabloisrael94@gmail.com

#### Resumen

El siguiente informe explica y detalla el trabajo práctico número 2 de la materia.

# Índice

| 1.         | Objetivo                                                                                                                          | 2                          |
|------------|-----------------------------------------------------------------------------------------------------------------------------------|----------------------------|
| 2.         | Introducción  2.1. Memoria Cache                                                                                                  | 2<br>2<br>2<br>2           |
| 3.         | Código 3.1. Diseño del código                                                                                                     | 3<br>3<br>4<br>4<br>4<br>4 |
| 4.         | Casos de prueba         4.1. Prueba 1          4.2. Prueba 2          4.3. Prueba 3          4.4. Prueba 4          4.5. Prueba 5 | 4<br>4<br>5<br>6<br>7<br>8 |
| <b>5</b> . | Conclusiones                                                                                                                      | 8                          |
| 6.         | Anexo - Código fuente                                                                                                             | 9                          |

## 1. Objetivo

Familiarizarse con el funcionamiento de la memoria cache implementando una simulación de una cache dada.

#### 2. Introducción

#### 2.1. Memoria Cache

Una caché es un componente de hardware o software que almacena datos para que las solicitudes futuras de esos datos se puedan atender con mayor rapidez, los datos almacenados en un caché pueden ser el resultado de un cálculo anterior o el duplicado de datos almacenados en otro lugar, generalmente, de velocidad de acceso más rápido. Se produce un acierto de caché cuando los datos solicitados se pueden encontrar en esta, mientras que un error de caché ocurre cuando no están dichos datos y se debe ir a buscar el dato a memoria principal. La lectura de la caché es más rápido que volver a calcular un resultado o leer desde un almacén de datos más lento. Por lo tanto, cuantas más solicitudes se puedan atender desde la memoria caché, más rápido funcionará el sistema.

#### 2.1.1. Política de ubicación

Decide dónde debe colocarse un bloque de memoria principal que entra en la memoria caché. Las más utilizadas son:

**Directa** Al bloque i-ésimo de memoria principal le corresponde la posición i módulo n, donde n es el número de bloques de la memoria caché. Cada bloque de la memoria principal tiene su posición en la caché y siempre en el mismo sitio. Su inconveniente es que cada bloque tiene asignada una posición fija en la memoria caché y ante continuas referencias a palabras de dos bloques con la misma localización en caché, hay continuos fallos habiendo sitio libre en la caché

Asociativa Los bloques de la memoria principal se alojan en cualquier bloque de la memoria caché, comprobando solamente la etiqueta de todos y cada uno de los bloques para verificar acierto. Su principal inconveniente es la cantidad de comparaciones que realiza.

Asociativa por conjuntos Cada bloque de la memoria principal tiene asignado un conjunto de la caché, pero se puede ubicar en cualquiera de los bloques que pertenecen a dicho conjunto. Ello permite mayor flexibilidad que la correspondencia directa y menor cantidad de comparaciones que la totalmente asociativa.

#### 2.1.2. Política de reemplazo

Aleatoria el bloque es reemplazado de forma aleatoria.

**Fifo** se usa el algoritmo First In First Out (FIFO) (primero en entrar primero en salir) para determinar qué bloque debe abandonar la caché. Este algoritmo generalmente es poco eficiente.

Usado menos recientemente (LRU) Sustituye el bloque que hace más tiempo que no se ha usado en la caché, traeremos a caché el bloque en cuestión y lo modificaremos ahí.

Usado con menor frecuencia (LFU) Sustituye el bloque que ha experimentado menos referencias.

## 3. Código

### 3.1. Diseño del código

La memoria a simular es una cache asociativa por conjuntos de cuatro vías, de 4KB de capacidad, bloques de 64 bytes, política de reemplazo LRU y política de escritura WB/WA. Se asume que el espacio de direcciones es de 16 bits, y hay entonces una memoria principal a simular con un tamaño de 64KB. Estas memorias pueden ser implementadas como variables globales. Cada bloque de la memoria cache deber a contar con su metadata, incluyendo el bit D, el tag, y un campo que permita implementar la política de LRU.

El diseño del código fue realizado orientado a pseudo objetos mediante la utilización de structs dado que C no soporta el uso de objetos. Se modelo el dominio del problema con las siguientes entidades:

- Command: Esta entidad es la encargada de parsear las instrucciones que provienen del archivo de entrada.
- Cache: Esta entidad es el cache que simulamos, el cual contiene cuatro vías (cuatros vectores), un contador de la cantidad de accesos, otro de cantidad de misses y por último una referencia a la memoria para que pueda acceder a ella cuando lo necesite.
- Block: Esta entidad es simplemente un bloque de la memoria cache. Cuando se tiene que ir a buscar un dato al cache se busca mediante el índice en las 4 vías y se obtiene el bloque el cual es un vector y para obtener finalmente el dato en cuestión se utiliza el offset.
- Memory: Esta entidad simula la memoria principal a la cuál se accede directamente con la dirección del dato. También contiene un vector para almacenar la información.

#### 3.2. Especificaciones del cache

Las especificaciones del cache se definen en el archivo config.h como macros del preprocesador. Estas son:

■ Tamaño de cache: 4KB

■ Tamaño de bloque: 64B

■ Cantidad de vías: 4

■ Tamaño de la memoria ppal: 64KB

De estas especificaciones se desprenden algunas propiedades tenidas en cuenta:

■ Bits de dirección: 16

■ Bits para el tag: 6

■ Bits para el índice: 4

■ Bits para el offset: 6

## 3.3. Repositorio

https://github.com/JuanmaLambre/6620-tp2

## 3.4. Instructivo de instalación

#### 3.4.1. Cómo compilar el código

Ejecutar

\$ bash build

Esto compila el código y genera el ejecutable cache. Se puede agregar el parámetro debug para compilar con flags de debugging

#### 3.4.2. Cómo utilizar el programa

Uso:

\$ ./cache direccion/del/archivo.mem

# 4. Casos de prueba

## 4.1. Prueba 1

```
1 W 0, 255
2 W 1024, 254
3 W 2048, 248
4 W 4096, 096
5 W 8192, 192
6 R 0
7 R 1024
8 R 2048
9 R 8192
10 MR
```

prueba 1.mem

```
~/6620-tp2 $ ./cache test/inputs/prueba1.mem
   255
3
   254
4
   248
5
   96
   192
   255
   254
   248
10
   192
   MissRate 88%
11
12 ~/6620-tp2 $
```

Output para prueba1.mem

Para la ejecución del programa com prueba1.mem, todos los comandos de *write* son misses compulsivos, dado que cada bloque es de 64B. Además, para todas las direcciones los bits de index (6-9) son 0, por lo que los bloques se almacenarán en el mismo set. Cuando el programa llegue a la escritura en 8192 el set 0 ya estará lleno, y el último bloque usado sera el bloque 0 en la vía 0, que será reemplazado.

Debido a este reemplazo, la primera lectura dará miss, pero reemplazará al último bloque usado, que será el de la vía 1 (bloque que comienza en 1024). Consecuentemente, la siguiente lectura dará miss, y reemplazará al bloque de la dirección 2048 en la vía 2. Lo mismo sucederá con la lectura de dirección 2048, que se ubicará en la vía 3. Sin embargo, la última lectura de la dirección 8192 dará hit dado que se encontrará en la vía 0.

En total se tienen entonces 9 accesos de los cuales 8 son misses, lo que resulta en un  $88\,\%$  de miss rate.

#### 4.2. Prueba 2

```
1 R 0 R 31 8 W 64, 10 R 64 W 64, 20 R 64 MR
```

prueba2.mem

Output para prueba2.mem

La primer lectura en la dirección 0 será un miss compulsivo, pero traerá a cache los primeros 64B de memoria. Por esta razón, la siguiente lectura en la dirección 31 será hit. Ambas devuelven 0 porque así se inicializa la memoria.

La primera escritura es en la dirección 64, por lo que será otro miss compulsivo. Sin embargo, todas las siguientes operaciones se hacen sobre esta misma dirección, por lo que serán hits.

En definitiva, hay 2 misses en 6 accesos, resultando en un 33 % de miss rate.

#### 4.3. Prueba 3

```
W 128, 1
2
      129, 2
    W
3
      130, 3
    W
4
    W 131, 4
5
   R 1152
6
      2176
   R 3200
8
   R 4224
9
    R 128
10
   R. 129
11
   R 130
12
    R 131
13
   MR
```

prueba3.mem

```
~/6620-tp2 $ ./cache test/inputs/prueba3.mem
2
    1
3
    2
4
    3
5
    4
6
    0
7
    0
8
    0
9
    0
10
    1
11
    2
12
    3
13
    4
14
    MissRate 50%
15
   ~/6620-tp2 $
```

Output para prueba3.mem

En esta prueba todas las direcciones comparten en mismo set (index=2), por lo que compiten constantemente por el espacio en la cache.

La primera escritura es un miss compulsivo y se almacena en la vía 0. Sin embargo las siguientes tres perteneces al mismo bloque y son hit.

Las primeras cuatro lecturas son misses compulsivos también, y se van almacenando en las vías libres. Para la lectura en la dirección 4224, todas las vías están ocupadas, y la menos recientemente usada será la primera de todas (vía 0).

Cuando llega la lectura de la dirección 128, el bloque no estará presente en la vía 0 porque acaba de ser reemplazada, lo que provoca un miss. Pero, al igual que al principio, las siguientes y últimas tres lecturas perteneces al mismo bloque, resultando en hit.

En total, de 12 accesos a memoria hay 6 que son hit, y el miss rate es de  $50\,\%$ 

#### 4.4. Prueba 4

```
W 0, 256
2
         2
    W 1,
   W 2,
         3
4
    W 3, 4
5
    W 4,
         5
   R O
    R 1
8
   R 2
    R 3
10
    R. 4
    R 4096
11
12
    R 8192
13
   R O
    R 1
15
    R 2
   R 3
16
17
   R 4
18
   MR
```

prueba4.mem

```
~/6620-tp2 $ ./cache test/inputs/prueba4.mem
2
    0
3
   2
4
    3
5
    4
    5
7
    0
    2
9
    3
10
    4
11
    5
12
    0
13
    0
14
    0
15
    2
16
    3
17
18
19
    MissRate 17%
   ~/6620-tp2 $
```

Output para prueba4.mem

La primera escritura de la prueba 4 inevitablemente es un miss compulsivo, pero tanto las escrituras que le siguen como las primeras 5 lecturas se realizan sobre el mismo bloque, por lo que son hits.

Las lecturas sobre las direcciones 4096 y 8192 son misses compulsivos y se guardan en el mismo conjunto que el bloque 0, pero habiendo 4 vías disponibles no se reemplaza ningún bloque en cache. Esto permite que las últimas cinco lecturas sean hits, dado que el bloque 0 ya estaba almacenado en cache.

Se tienen entonces 17 lecturas, de las cuales sólo 3 son misses, por lo que el miss rate es de  $17\,\%.$ 

#### 4.5. Prueba 5

```
1 R 131072
R 4096
3 R 8192
4 R 4096
5 R 0
6 R 4096
7 MR
```

prueba5.mem

```
7/6620-tp2 $ ./cache test/inputs/prueba5.mem
Address 131072 overflows
0
4 0
5 0
6 0
7 0
8 MissRate 60%
9 ~/6620-tp2 $
```

Output para prueba5.mem

En estas pruebas, la primera lectura es en una dirección que excede el tamaño de la memoria principal, por lo que se imprime por stderr un mensaje de error y se descarta el comando. Vale aclarar que no cuenta como un acceso a memoria.

Las direcciones de los comandos siguientes son sólo tres, por lo que entran en la cache aunque pertenezcan al mismo conjunto (cosa que sucede). Los misses a las direcciones 0, 4096 y 8192 son compulsivos, y las demás lecturas son a la dirección 4096, que está en cache.

En definitiva, hay 5 accesos a memoria de los cuales sólo 2 son hits. El miss rate para estas pruebas es de  $60\,\%$ 

#### 5. Conclusiones

El trabajo realizado nos permitió conocer y estudiar en un nivel práctico como funciona una memoria cache y el proceso necesario para obtener la información requerida. Pudimos reproducir todo el proceso que se realiza desde que llega una dirección de memoria para obtener hasta obtenerlo pasando por el cache y yendo a memoria principal de ser necesario (Miss).

Al ser una simulación en vez de ser un cache real, no se obtiene el resultado que uno busca cuando agrega una memoria cache el cuál es reducir los tiempos significativamente. En esta simulación tanto cuando se va a buscar un dato al cache o cuando se va a buscar a memoria principal siempre accede al mismo lugar físico (no hay dos tipos de memorias). Y si bien existe un tiempo de miss penalty cuando se quiere traer un bloque de memoria (dado que se copian los datos), la simulación no imita el proceso físico que el hardware realiza. Es por esto que la simulación no es fiel a la hora de medir tiempos.

Lo que sí permite la simulación es poder comparar los miss rates de diferentes arquitecturas que tienen especificaciones diferentes, aunque dicha medición y comparación escape al alcance del trabajo.

# 6. Anexo - Código fuente

```
#include <stdlib.h>
2
    #include <stdio.h>
    #include "Cache.c"
4
    #include "Memory.c"
#include "Command.c"
5
6
8
9
    char* read_line(FILE* input) {
10
        char* str = (char*) malloc(sizeof(char));
        *str = '\0';
11
12
        int len = 0;
13
        char c;
14
15
        if (feof(input)) return NULL;
16
        while (EOF != (c=fgetc(input)) && c != '\n') {
17
            ++len;
18
19
            str = (char*) realloc(str, sizeof(char)*(len+1));
20
             str[len-1] = c;
             str[len] = '\0';
21
22
23
        if (c == EOF && len == 0) {
24
25
            free(str);
26
            return NULL;
27
28
29
        return str;
30
    }
31
    int load_commands(FILE* input, Command** ptr) {
32
33
        Command* cmds = NULL;
        int count = 0;
34
35
        char* line = NULL;
36
37
        while (line = read_line(input)) {
38
39
             cmds = (Command*) realloc(cmds, sizeof(Command)*count);
             Command_init(&cmds[count-1], line);
40
41
            free(line);
42
43
44
        *ptr = cmds;
45
        return count;
46
    }
47
48
    int main(int argc, char** argv) {
   if (argc < 2) {</pre>
49
50
            fprintf(stderr, "No file specified\n");
51
52
            return 1;
53
54
55
        init();
56
        // Get commands
57
        Command* commands;
58
59
        int cmd_count = 0;
```

```
FILE* input = fopen(argv[1], "r");
60
61
              fprintf(stderr, "Error opening file %s", argv[1]);
62
63
64
         cmd_count = load_commands(input, &commands);
65
66
         // Execute commands
for (int i = 0; i < cmd_count; ++i) {</pre>
67
68
              Command_execute(commands+i);
69
70
71
         for (int i = 0; i < cmd_count; ++i) {
    Command_destroy(commands+i);</pre>
72
73
74
75
         return 0;
76
77 }
```

 $\rm src/main.c$ 

```
#ifndef COMMAND_C
2
    #define COMMAND_C
3
    #include <string.h>
4
5
6
    typedef unsigned int uint;
    typedef unsigned char uchar;
8
9
    typedef struct {
        char* op;
uint* argv;
10
11
        int argc;
12
13
    } Command;
14
15
16
    int is_eoarg_char(char c) {
17
        return c == ' ' || c == '\n' || c == '\t' || c == ',';
    }
18
19
20
    void Command_init(Command* self, char* cmdstr) {
21
22
        int start = 0, end = 0, cmdlen = strlen(cmdstr);
23
24
        // Default values
25
        self->op = NULL;
26
        self -> argv = NULL;
        self->argc = 0;
2.7
28
29
        // Get the operation
30
        int eoarg = 0;
31
        while (end < cmdlen && !eoarg) {</pre>
32
             eoarg = is_eoarg_char(cmdstr[++end]);
33
34
        self -> op = malloc(end-start+1);
35
        strncpy(self->op, cmdstr, end-start);
36
        self -> op[end-start] = '\0';
37
38
        // Now we get the arguments
39
        while (end < cmdlen) {</pre>
40
             start = end;
41
             while (start < cmdlen && eoarg) {
42
                 eoarg = is_eoarg_char(cmdstr[++start]);
43
            }
44
             end = start;
            while (end < cmdlen && !eoarg) {</pre>
45
46
                 eoarg = is_eoarg_char(cmdstr[++end]);
47
             if (start < cmdlen) {</pre>
48
49
                 ++self->argc;
                 self->argv = (uint*) realloc(self->argv, sizeof(uint)*self->argc);
50
51
                 char buffer[16];
                 memset(buffer, ' \setminus 0', 16);
52
53
                 strncpy(buffer, cmdstr+start, end-start);
54
                 self->argv[self->argc-1] = atoi(buffer);
            }
55
56
        }
57
58
    void Command_execute(Command* self) {
59
60
        if (strcmp(self->op, "R") == 0) {
            int value = (uchar) read_byte(self->argv[0]);
61
```

```
62
              if (value >= 0)
         printf("%d\n", value);
} else if (strcmp(self->op, "W") == 0) {
63
64
              int res = write_byte(self->argv[0], self->argv[1]);
65
         printf("%d\n", res);
} else if (strcmp(self->op, "MR") == 0) {
    printf("MissRate %d%%\n", get_miss_rate());
66
67
68
         } else {
69
70
              fprintf(stderr, "Unknown command: %s\n", self->op);
71
72
    }
73
74
    void Command_destroy(Command* self) {
75
         free(self->op);
76
         if (self->argc > 0)
              free(self->argv);
77
78
    }
79
80
81
   #endif
```

src/Command.c

```
#include "config.h"
    #include "Block.c"
2
    #include "Memory.c"
3
4
5
    #include "math.h"
6
    #define NO_BLOCKS (CACHE_SIZE/NO_WAYS/BLOCK_SIZE)
8
    #define INDEX_SIZE (log(NO_BLOCKS)/log(2))
9
    #define OFFSET_SIZE (log(BLOCK_SIZE)/log(2))
    #define TAG_SIZE ((int)(log(MEMORY_SIZE)/log(2))-INDEX_SIZE-OFFSET_SIZE)
10
11
12
13
    typedef unsigned char uchar;
14
15
    typedef struct {
16
        Memory memory;
17
        Block blocks[NO_WAYS][NO_BLOCKS];
18
        int access_count;
19
        int misses_count;
20
   } Cache;
21
22
    Cache self;
23
24
25
    void init() {
26
        self.access_count = 0;
27
        self.misses_count = 0;
28
        for (int w = 0; w < NO_WAYS; ++w) {</pre>
            for (int b = 0; b < NO_BLOCKS; ++b) {</pre>
29
30
                Block_init(&self.blocks[w][b]);
31
32
33
        Memory_init(&self.memory);
   }
34
35
36
    int get_index(int addr) {
        return (int)(addr / pow(2, OFFSET_SIZE)) % (int)(pow(2, INDEX_SIZE));
37
38
    }
39
40
    int get_offset(int addr) {
41
        return addr % BLOCK_SIZE;
42
    }
43
44
    int get_tag(int addr) {
        return (int)(addr / pow(2, INDEX_SIZE + OFFSET_SIZE));
45
46
    }
47
48
    void read_block(int blocknum) {
49
        // Doesnt check if block is dirty
        int tag = get_tag(blocknum * BLOCK_SIZE);
50
        int set = get_index(blocknum * BLOCK_SIZE);
51
        int way = find_lru(set);
52
53
        Block_read(&self.blocks[way][set], &self.memory.blocks[blocknum], tag);
    }
54
55
56
    Block* cache_address(int addr) {
57
        int set = find_set(addr);
        int way = find_lru(set);
58
        if (is_valid(way, set) && is_dirty(way, set)) {
59
60
            write_block(way, set);
61
```

```
62
63
         read_block(get_blocknum(addr));
64
         return &self.blocks[way][set];
65
    }
66
    int read_byte(int address) {
67
68
         if (address >= MEMORY_SIZE) {
69
             fprintf(stderr, "Address %d overflows\n", address);
70
             return -1:
 71
 72
         int tag = get_tag(address);
 73
         int offset = get_offset(address);
 74
         ++self.access_count;
 75
         int set = find_set(address);
 76
         for (int way = 0; way < NO_WAYS; ++way) {</pre>
             Block block = self.blocks[way][set];
 77
 78
             if (block.valid && block.tag == tag) {
 79
                 Block_update_lru(&block);
80
                 return block.data[offset];
81
             }
82
83
         // Miss in cache
84
         ++self.misses_count;
85
         Block *b = cache_address(address); // This updates lru
         return b->data[offset];
86
87
    }
88
89
     int find_lru(int setnum) {
         int minway = 0;
         for (int w = 0; w < NO_WAYS; ++w) {</pre>
91
92
             Block b = self.blocks[w][setnum];
93
             if (!b.valid)
94
                 return w;
95
             else if (b.last_used < self.blocks[minway][setnum].last_used)</pre>
96
                 minwav = w;
97
98
         return minway;
99
    }
100
101
    int is_valid(int way, int set) {
         return self.blocks[way][set].valid;
102
103
    }
104
    int is_dirty(int way, int set) {
105
106
         return self.blocks[way][set].bit_D;
107
    }
108
109
    int get_blocknum(int address) {
         return (int)(address/BLOCK_SIZE);
110
111
112
113
     void write_block(int way, int set) {
114
         Block block = self.blocks[way][set];
         int block_num = (int)(block.tag * pow(2, INDEX_SIZE) + set);
115
         Memory_write_block(&self.memory, &block, block_num);
116
117
    }
118
119
    int write_byte(int address, char value) {
120
         // Write-Allocate\ politic\ =>\ update\ cache\ to\ write
         if (address >= MEMORY_SIZE) {
121
             fprintf(stderr, "Address \% d overflows \n", address);\\
122
123
             return -1:
```

```
124
         }
125
         Block* block = NULL;
126
         int tag = get_tag(address);
         int offset = get_offset(address);
127
128
         int set = find_set(address);
         int way = 0;
129
130
         ++self.access_count;
131
         for (; way < NO_WAYS && !block; ++way) {</pre>
132
133
             Block *b = &self.blocks[way][set];
134
             if (b->valid && b->tag == tag)
135
                 block = b;
136
137
138
         if (!block) {
             ++self.misses_count;
139
140
             block = cache_address(address);
141
142
143
         block->data[offset] = value;
144
         block -> bit_D = 1;
145
         Block_update_lru(&block);
146
         return (unsigned char) value;
147
    }
148
149
    int find_set(int addr) {
150
         return get_index(addr);
    }
151
152
153
    int get_miss_rate() {
154
         return (int)(100.0*self.misses_count/self.access_count);
155 }
                                           src/Cache.c
     #define CACHE_SIZE (4*1024)
    #define NO_WAYS 4
    #define BLOCK_SIZE 64
 3
 4 #define MEMORY_SIZE (64*1024)
```

src/config.h

```
#include "config.h"
 2
 3
    int LRU_COUNT = 1;
 4
 5
    typedef struct {
 6
        int last_used;
 7
        char valid;
 8
        char data[BLOCK_SIZE];
 9
        int tag;
        char bit_D;
10
11
    } Block;
12
13
    void Block_init(Block *self) {
14
        self->last_used = 0;
15
        self \rightarrow tag = -1;
        self->bit_D = 0;
16
        self->valid = 0;
for (int i = 0; i < BLOCK_SIZE; ++i) {</pre>
17
18
19
             self->data[i] = 0;
20
21
    }
22
23
    void Block_update_lru(Block *self) {
24
        self->last_used = LRU_COUNT++;
25
26
    void Block_read(Block *self, Block *src, int tag) {
27
28
        Block_init(self);
        self->valid = 1;
29
30
        Block_update_lru(self);
31
        self->tag = tag;
        memcpy(self->data, src->data, BLOCK_SIZE);
32
33 }
                                             src/Block.c
    #ifndef MEMORY_C
    #define MEMORY_C
 3
    #include "config.h"
 5
    #define BLOCKS_COUNT MEMORY_SIZE/BLOCK_SIZE
 6
    typedef struct {
8
        Block blocks[BLOCKS_COUNT];
9
10
    } Memory;
11
    void Memory_init(Memory *self) {
   for (int b = 0; b < BLOCKS_COUNT; ++b) {</pre>
12
13
             Block_init(&self->blocks[b]);
14
15
16
    }
17
18
    void Memory_write_block(Memory *self, Block *src, int blockNo) {
19
        Block *memblock = self->blocks + blockNo;
20
        memcpy(memblock->data, src->data, BLOCK_SIZE);
21
    }
22
   #endif
```