# FUNDAMENTOS DE COMPUTADORES. Examen 08/01/2013 SOLUCIONES

P1 (2 ptos).- Dado el número de 16 bits escrito en hexadecimal A = 0x80A0, se pide:

- a) Señalar el valor en decimal que representa como suma de potencias binarias, suponiendo que:
  - a1. Es un número entero escrito en binario natural:

$$A = 0x80A0 = 1000000010100000 = 1*2^{15} + 1*2^{7} + 1*2^{5} = 32.928_{10}$$

a2. Es un número entero con signo escrito en el formato signo-magnitud:

$$A = 0x80A0 = 1000000010100000 = - (1*2^7 + 1*2^5) = - 160_{10}$$

a3. Es un número entero con signo escrito en complemento a 2:

$$A = 0x80A0 = 1000000010100000 = -1^{215} + 1^{27} + 1^{25} = -32.608_{10}$$

**b)** Dado el número B = 0xB648, se pide el resultado de la resta R = A - B, sabiendo que ambos números son enteros con signo escritos en complemento a 2. Indique el resultado en <u>hexadecimal</u> con 16 bits señalando, <u>justificando necesariamente la respuesta</u>, si el resultado de la operación es correcto o no.

$$R = A - B = A + C2(B)$$
  
 $B = 0xB648 = 1011011001001000$   $A => 1000 0000 1010 0000$   
 $C2(B) = 0100100110111000$   $C2(B) => + 0100 1001 1011 1000$   
 $1100 1010 0101 1000$ 

$$R = A - B = 0x80A0 - 0xB648 = 0xCA58$$

El resultado es correcto, sumar un número negativo (A) con otro positivo (-B) nunca puede exceder la capacidad de representación del sistema.

- c) Se tiene el número real escrito en decimal, N = 4.100,375, se pide (sin usar calculadora):
  - **c1.** Escribir el número N en un formato de coma fija para 24 bits (16b la parte entera y 8b la parte fraccionaria). **Indique el resultado en hexadecimal**.

$$N = 4.100,375_{10} = 1*2^{12} + 1*2^{2} + 1*2^{2} + 1*2^{2} + 1*2^{3} = 000100000000100,01100000_{2} = 1004,60_{16}$$

c2. Escribir el número N en un formato de coma flotante según el estándar IEEE-754 de 32 bits. Indique el resultado en hexadecimal, <u>señalando necesariamente</u> los pasos dados en la resolución del problema.

```
N = 000100000000100,01100000 = 1,0000000001100001* 2^{12} Signo positivo => 0  
   Exponente => 12, con sesgo 12 +127 = 139 => 10001011  
   Mantisa 1,000 0000 00100011000000 => eliminando el '1' implícito y completando hasta 23 bits...  
N = 4.100,375_{10} = 01000101100000000110001100000000 = 45802300_{16}
```

**P2** (1,5 ptos).- Un sistema electrónico de alarma está constituido por cuatro detectores A, B, C y D. La alarma debe dispararse cuando se activen como mínimo tres de los cuatro detectores. Si se activan sólo dos detectores su disparo es indiferente. La alarma nunca debe dispararse si se activa uno o ningún detector. Por último y por razones de seguridad, también se deberá activar si A = 0, B = 0, C = 0 y D = 1. Diseñe e implemente (dibuje) un circuito de control para esta alarma utilizando para ello el menor número posible de puertas lógicas.

## **SOLUCIÓN**

| CD<br>AB | 00 | 01 | 11 | 10 |
|----------|----|----|----|----|
| 00       | 0  | 1  | X  | 0  |
| 01       | 0  | X  | 1  | X  |
| 11       | X  | 1  | 1  | 1  |
| 10       | 0  | Χ  | 1  | Χ  |

 $Alarma = D + A \cdot C$ 



**P3 (1,5 ptos).-** La tabla adjunta representa de forma conjunta la tabla de transición de una FSM configurada con 4 estados representados por  $Q_1Q_0$ , una única salida Z y dos entrada  $X_1$  y  $X_0$ .

| ES<br>ACT |         | ESTADO SIGUIENTE: Q <sub>1</sub> <sup>n+1</sup> Q <sub>0</sub> <sup>n+1</sup> // SALIDA Z |                |               |               |  |  |  |
|-----------|---------|-------------------------------------------------------------------------------------------|----------------|---------------|---------------|--|--|--|
| $Q_1^n$   | $Q_0^n$ | $X_1X_0 = 0 0$                                                                            | $X_1X_0 = 0.1$ | $X_1X_0 = 10$ | $X_1X_0 = 11$ |  |  |  |
| 0         | 0       | 0 1 // 0                                                                                  | 1 1 // 0       | 0 1 // 0      | 0 1 // 0      |  |  |  |
| 0         | 1       | 1 0 // 0                                                                                  | 0 0 // 0       | 0 1 // 0      | 1 1 // 0      |  |  |  |
| 1         | 0       | 1 0 // 1                                                                                  | 1 1 // 1       | 1 1 // 1      | 1 0 // 1      |  |  |  |
| 1         | 1       | 0 1 // 0                                                                                  | 1 1 // 0       | 0 1 // 0      | 1 0 // 0      |  |  |  |

Se pide:

a) Señalar justificando necesariamente la respuesta si es una FSM de Moore o de Mealy.

Es una FSM de Moore, porque la salida ( $Z = Q_1 \overline{Q_0}$ ) no depende de ninguna de las entradas.

**b)** Escriba las ecuaciones para la transición de estado (ec. de excitación), para el biestable Q<sub>1</sub>, suponiendo que es un FF-JK

| $X_1X_0$ $Q_1Q_0$ | 00 | 01 | 11 | 10 |
|-------------------|----|----|----|----|
| 00                | 0  | 1  | 0  | 0  |
| 01                | 1  | 0  | 1  | 0  |
| 11                | X  | X  | X  | X  |
| 10                | Χ  | Χ  | Χ  | Χ  |

$$J_1 = Q_0 \overline{X_1} \overline{X_0} + Q_0 X_1 X_0 + \overline{Q_0} \overline{X_1} X_0$$

$$K_1 = Q_0 \overline{X_0}$$

c) Escriba I ecuación para la transición de estado (ec. de excitación), para el biestable Q<sub>0</sub>, suponiendo que es un FF-D. Dibuje (implemente) dicha ecuación utilizando el multiplexor 4-1 de la figura adjunta y el mínimo nú mero de puertas lógicas necesarias escogidas entre las señaladas en el esquema.

| X <sub>1</sub> X <sub>0</sub><br><sub>1</sub> Q <sub>0</sub> | 00 | 01 | 11 | 10 |                   |                                                                                                                                     |
|--------------------------------------------------------------|----|----|----|----|-------------------|-------------------------------------------------------------------------------------------------------------------------------------|
| 00                                                           | 1  | 1  | 1  | 1  | $\rightarrow I_0$ |                                                                                                                                     |
| 01                                                           | 0  | 0  | 1  | 1  | $\rightarrow I_1$ |                                                                                                                                     |
| 11                                                           | 1  | 1  | 0  | 1  | $\rightarrow I_3$ | $D_0 = \overline{Q_1} \overline{Q_0} + \overline{Q_1} X_1 + X_1 \overline{X_0} + Q_1 \overline{X_1} X_0 + Q_1 Q_0 \overline{X_1} =$ |
| 10                                                           | 0  | 1  | 0  | 1  | $\rightarrow I_2$ | $= (\overline{Q_1} + Q_0 + X_1 + X_0) (Q_1 + \overline{Q_0} + X_1) (\overline{Q_1} + \overline{X_1} + \overline{X_0})$              |



P4 (1,5 ptos).- Se pide diseñar un circuito, utilizando un autómata de Mealy, que compare entradas serie de paquetes de cuatro bits en dos canales y que proporcione una salida 1 cuando los cuatro bits de cada paquete coincidan. Por tanto, tendremos dos entradas  $X_1$  y  $X_0$  que van aceptando los bits uno a uno en cada ciclo de reloj y cuando se llega al cuarto bit el sistema produce una salida Y = 1 si los cuatro bits recibidos en los dos canales coinciden, siendo la salida Y = 0 en los restantes casos. Una vez completada la lectura de los cuatro bits se comienza con otros cuatro y así sucesivamente. Por ejemplo:

**Estado** 

 $X_1X_0/Y$ 

 $\begin{array}{l} X_1 \to 0111 \ 0101 \ 1110... \\ X_0 \to 0101 \ 0101 \ 1000... \end{array}$ Y → 0000 0001 0000...

La nomenclatura a seguir es la mostrada. Utilizad los estados del diagrama adjunto, añadiendo más si fuera necesario o dejando en blanco los que no se necesiten.

## SOLUCIÓN



Inic: Estado inicial sin memoria, esperando el 1er bit de 4

**S1:** Recibido 1<sup>er</sup> bit, ambos son iguales.

**S2:** Recibido 1<sup>er</sup> bit, ya son números distintos.

**S3:** Recibido 2º bit, hasta ahora son números iguales.

**S4:** Recibido 2º bit, ya son números distintos.

S5: Recibido 3<sup>er</sup> bit, hasta ahora son números iguales.
S6: Recibido 3<sup>er</sup> bit, ya son números distintos.

**P5.** (2 ptos.).- Se pretende diseñar un contador cíclico de números de 3 bits con las siguientes características:

- Sólo cuenta números primos. (Con tres bits serán 2, 3, 5 y 7)
- Tiene una entrada síncrona, denominada U/D, que permite seleccionar si cuenta de forma ascendente (U/D=1) o descendente (U/D=0)
- La salida se actualiza únicamente con los flancos de subida del reloj
- Si se encontrara en un estado que no pertenece a la secuencia, el siguiente estado sería el número primo más próximo, en función del valor de U/D.

#### Se pide:

- a) Representar el diagrama de estados (se valorará el uso del menor número de estados posible).
- b) Diseñar el contador, utilizando el menor número de FF tipo D posible. Sólo es necesario indicar las ecuaciones de estado de cada biestable y las ecuaciones de salida, no hace falta dibujar el esquema resultante.



## **SOLUCIÓN:**

La secuencia de números a contar, es decir, los números primos, son 2, 3, 5 y 7. Dado que los estados diferentes son 4, uno por cada número, se pueden codificar con sólo 2 FF. Con 2 FF, sólo hay cuadro combinaciones posibles, por tanto el sistema nunca puede caer en un estado que represente un número que no sea primo, es decir no es necesario diseñar un sistema antibloqueo. Por contra, para generar la salida del contador habrá que decodificar los estados.



### Asignación y codificación de estados:

## Nombre Codificación Valor de la salida

| E0        | 00 | 010 (2) |
|-----------|----|---------|
| E1        | 01 | 011 (3) |
| <b>E2</b> | 10 | 101 (5) |
| <b>E3</b> | 11 | 111 (7) |
|           |    |         |

|     | trada<br>. Act              | ual     | Sigu        | st.<br>iente | Salidas |    |    |  |
|-----|-----------------------------|---------|-------------|--------------|---------|----|----|--|
| U/D | Q <sub>1</sub> <sup>n</sup> | $Q_0^n$ | $Q_1^{n+1}$ | $Q_0^{n+1}$  | C2      | C1 | C0 |  |
| 0   | 0                           | 0       | 1           | 1            | 0       | 1  | 0  |  |
| 0   | 0                           | 1       | 0           | 0            | 0       | 1  | 1  |  |
| 0   | 1                           | 0       | 0           | 1            | 1       | 0  | 1  |  |
| 0   | 1                           | 1       | 1           | 0            | 1       | 1  | 1  |  |
| 1   | 0                           | 0       | 0           | 1            | 0       | 1  | 0  |  |
| 1   | 0                           | 1       | 1           | 0            | 0       | 1  | 1  |  |
| 1   | 1                           | 0       | 1           | 1            | 1       | 0  | 1  |  |
| 1   | 1                           | 1       | 0           | 0            | 1       | 1  | 1  |  |

Dado que el contador se implementa con FF tipo D, las ecuaciones de estado coinciden con las del estado siguiente:

$$\begin{split} D_1 &= \, Q_1^{\,\, n+1} = \sum \! m \,\, (0,3,5,6) = \,\, \overline{U/D} \,\, . \,\, \overline{Q_1} \,\, . \,\, \overline{Q_0} \, + \,\, \overline{U/D} \,\, . Q_1.Q_0 \, + \\ &+ \,\, U/D.Q_1. \,\, \overline{Q_0} \, + U/D. \,\, \overline{Q_1} \,\, Q_0 \end{split}$$

$$D_0 = Q_0^{n+1} = \overline{Q_0}$$
 $C_2 = Q_1^n$ 
 $C_1 = \overline{Q_1^n} + Q_0^n$ 
 $C_0 = Q_1^n + Q_0^n$ 

#### **NOTA:**

Este ejercicio también se puede hacer usando tres FF y enviando los estados que no pertenecen a la secuencia al número primo más próximo, según dice el enunciado. En este caso no habría que decodificar el estado, pues podría ser directamente la salida del contador. Esta solución no sería la óptima, pues no usa el mínimo número de biestables, aunque también se ha tenido en cuenta en la corrección.

**P6 (1,5 puntos).-** Para la realización de cierto circuito combinacional complejo, con múltiples funciones de salida, se han utilizado una serie de memorias conectadas tal y como muestra la figura. El contenido de cada memoria se muestra en las tablas de la derecha.



| Memoria 1 |      |  |      |      |  |  |  |  |
|-----------|------|--|------|------|--|--|--|--|
| Dir.      | Dato |  | Dir. | Dato |  |  |  |  |
| 00        | A5   |  | 08   | B0   |  |  |  |  |
| 01        | 47   |  | 09   | B0   |  |  |  |  |
| 02        | 8C   |  | 0A   | CA   |  |  |  |  |
| 03        | 9C   |  | 0B   | FE   |  |  |  |  |
| 04        | FF   |  | 0C   | C0   |  |  |  |  |
| 05        | 3F   |  | 0D   | A1   |  |  |  |  |
| 06        | 7E   |  | 0E   | AA   |  |  |  |  |
| 07        | C1   |  | 0F   | AB   |  |  |  |  |

| <br>      |      |  |  |  |  |  |  |  |  |
|-----------|------|--|--|--|--|--|--|--|--|
| Memoria 2 |      |  |  |  |  |  |  |  |  |
| Dir.      | Dato |  |  |  |  |  |  |  |  |
| 00        | F    |  |  |  |  |  |  |  |  |
| 01        | В    |  |  |  |  |  |  |  |  |
| 02        | D    |  |  |  |  |  |  |  |  |
| 03        | 3    |  |  |  |  |  |  |  |  |
| 04        | 1    |  |  |  |  |  |  |  |  |
| 05        | 0    |  |  |  |  |  |  |  |  |
| 06        | С    |  |  |  |  |  |  |  |  |
| 07        | 3    |  |  |  |  |  |  |  |  |

| Memoria 3 |      |  |  |  |  |  |  |  |
|-----------|------|--|--|--|--|--|--|--|
| Dir.      | Dato |  |  |  |  |  |  |  |
| 00        | Α    |  |  |  |  |  |  |  |
| 01        | В    |  |  |  |  |  |  |  |
| 02        | В    |  |  |  |  |  |  |  |
| 03        | F    |  |  |  |  |  |  |  |
| 04        | D    |  |  |  |  |  |  |  |
| 05        | Е    |  |  |  |  |  |  |  |
| 06        | 5    |  |  |  |  |  |  |  |
| 07        | 5    |  |  |  |  |  |  |  |

Se pide, justificando la respuesta:

- a. Expresión canónica de la función F6
- b. Expresión minimizada de la función F1

## SOLUCIÓN

| Α | В | С | DATO | $D_6$ | $D_5$ | $D_4$ | DATO | F <sub>6</sub> | $D_2$ | $D_1$ | $D_0$ | DATO | F <sub>1</sub> |
|---|---|---|------|-------|-------|-------|------|----------------|-------|-------|-------|------|----------------|
| 0 | 0 | 0 | A5   | 0     | 1     | 0     | D    | 0              | 1     | 0     | 1     | Е    | 0              |
| 0 | 0 | 1 | 47   | 1     | 0     | 0     | 1    | 0              | 1     | 1     | 1     | 5    | 1              |
| 0 | 1 | 0 | 8C   | 0     | 0     | 0     | F    | 1              | 1     | 0     | 0     | D    | 1              |
| 0 | 1 | 1 | 9C   | 0     | 0     | 1     | В    | 1              | 1     | 0     | 0     | D    | 1              |
| 1 | 0 | 0 | FF   | 1     | 1     | 1     | 3    | 1              | 1     | 1     | 1     | 5    | 1              |
| 1 | 0 | 1 | 3F   | 0     | 1     | 1     | 3    | 1              | 1     | 1     | 1     | 5    | 1              |
| 1 | 1 | 0 | 7E   | 1     | 1     | 1     | 3    | 1              | 1     | 1     | 0     | 5    | 1              |
| 1 | 1 | 1 | C1   | 1     | 0     | 0     | 1    | 0              | 0     | 0     | 1     | В    | 1              |

**a)** 
$$F(A,B,C) = \Sigma m(2, 3, 4, 5, 6) = \Pi M(0, 1, 7)$$

**b)** 
$$F(A,B,C) = \prod M(0) => F(A,B,C) = (A + B + C)$$