#### **Estructura de Computadores**

#### Unidad 2: La Unidad Aritmético Lógica (ALU)

Escuela Politécnica Superior - UAM

#### Índice

- Estructura básica de un ordenador (sumador)
- Circuitos lógicos y aritméticos
  - ✓ Operadores lógicos
  - √ Sumadores y Restadores
  - ✓ Desplazadores y Multiplicadores
- Diseño de una ALU

#### Introducción

- Para diseñar un microprocesador, inicialmente se hace un diseño jerárquico reutilizando bloques.
- Bloques que usaremos:
  - ✓ Multiplexores, decodificadores, registros y memorias, circuitos lógicos y aritméticos, etc...
- Nos planteamos realizar un circuito ordenador muy simple para sumar un número cualquiera de operandos.

## Circuito sumador genérico

Nos planteamos realizar un circuito para sumar un número cualquiera de operandos de 32 bits (un sumador de un número fijo de operandos no sirve):



Sirve un sumador de dos entradas si almacenamos resultados parciales en registros => banco de registros

$$\checkmark$$
 R<sub>1</sub> = R<sub>0</sub> + F;  
 $\checkmark$  R<sub>2</sub> = R<sub>1</sub> + G;  
 $\checkmark$  R<sub>3</sub> = R<sub>2</sub> + H;  
 $\checkmark$  R<sub>4</sub> = R<sub>3</sub> + I;  
 $\checkmark$  R<sub>4</sub> = R<sub>3</sub> + I;  
 $\checkmark$  R<sub>4</sub> = R<sub>3</sub> + I;

Equivalente a:  $R_{\Delta} = F + G + H + I$ ; siempre 0)

#### Circuito sumador genérico

Por tanto, necesitamos un circuito capaz de realizar la siguiente "instrucción" (es un microprocesador muy simplificado):

$$\checkmark$$
 R<sub>t</sub> <= R<sub>s</sub> + Dato;

En cada "instrucción", necesitamos darle la siguiente información:

- ✓ Número del registro destino ( $R_t$ ), del 0 al 31 => 5 bits
- ✓ Número del registro fuente ( $R_s$ ), del 0 al 31 => 5 bits
- ✓ Dato (dato inmediato) => 16 bits



#### Circuito sumador genérico

- ¿Cómo recibe el micro las instrucciones?
  - √ Se almacenan en una memoria (de programa)
  - ✓ El micro tiene que ser capaz de ir leyendo la memoria, instrucción tras instrucción
- Cada instrucción necesita como mínimo 5+5+16 = 26 bits
  - ✓ Se ajusta a 32 bits (potencia de 2), por una decisión de diseño.
  - $\sqrt{32}$  bits => 4 bytes.

Cada dirección se guarda en un dirección de memoria 4 bytes más adelante



#### Ejemplo de funcionamiento

Sumar 8 + 21 + 14. Se hace con un programa que tiene tres instrucciones:

$$\checkmark R_1 = R_0 + 8;$$
 $\checkmark R_2 = R_1 + 21;$ 
 $\checkmark R_3 = R_2 + 14;$ 

El contador de programa (*program counter*, pc) indica la dirección de memoria de la instrucción actual.

✓ Empieza en 0 y sube 4 cada instrucción



#### Memoria de programa (instrucciones)

En cada posición de memoria se almacena una instrucción de 32 bits:

- ✓ 5 bits para el registro destino, R<sub>t</sub>
- ✓ 5 bits para el registro fuente, R<sub>s</sub>
- √ 16 bits para el dato inmediato
- ✓ Resto de bits no se usan. En los micros reales sirven para indicar el código de instrucción, operation code (op), ya que hay más de una instrucción de este mismo tipo



```
Ejemplo: R3 = R2 + 14; 31 \quad 26 \ 25 \quad 21 \ 20 \quad 16 \ 15 \qquad 0 \\ \hline XXXXXXX \quad 0 \ 0 \ 0 \ 1 \ 0 \quad 0 \ 0 \ 0 \ 0 \ 0 \ 1 \ 1 \ 0 \\ \hline \text{Ejemplo: R3 = R2 - 14;}
```

| 31 26  | 25 21 | 20 16 | 615             | ) |
|--------|-------|-------|-----------------|---|
| XXXXXX | 00010 | 00011 | 111111111110010 |   |

#### Ancho de palabra

Nuestro microprocesador utilizará datos de 32 bits:

- ✓ Las entradas y salida del sumador (ALU) son de 32 bits
- ✓ Los registros del banco de registros son de 32 bits
- ✓ Como el dato inmediato es de 16 bits, se extiende (con signo) a 32 bits



#### **Banco de Registros (GPR)**

¿Cómo se realiza el banco de registros?

✓ Básicamente, multiplexando 32 registros (cada uno de 32 bits)



#### **Microprocesador Completo**

¿Qué le falta para ser un microprocesador completo?

- ✓ Poder realizar otras operaciones (instrucciones aritmético-lógicas)
- ✓ Poder usar más de 32 datos, y para ello se añade la memoria de datos (instrucciones con acceso a memoria de datos)
- ✓ Poder variar la secuencia de ejecución para realizar bucles o control de flujo, como for, if, etc... (saltos condicionales e incondicionales)

#### Arquitectura clásica Von Neumann



#### **Arquitectura Harvard MEMORIA DE INSTRUCCIONES BUS DE DIRECCIONES PARA INSTRUCCIONES (IAB) BUS DE INSTRUCCIONES (IB)** CACHÉ **INSTRUCCIONES BANCO ALU** UC DE **REGISTROS CPU** CACHÉ **DATOS BUS DE CONTROL (CB) BUS DE DIRECCIONES PARA DATOS (DAB) BUS DE DATOS (DB) MEMORIA DE** 1/0 **PERIFERICOS DATOS**

#### Índice

- Estructura básica de un ordenador (sumador)
- Circuitos lógicos y aritméticos
  - ✓ Operadores lógicos
  - √ Sumadores y Restadores
  - ✓ Desplazadores y Multiplicadores
- Diseño de una ALU

#### Sumadores de 1 bit

Half Adder



| Α | В | C <sub>out</sub> | S |
|---|---|------------------|---|
| 0 | 0 | 0                | 0 |
| 0 | 1 | 0                | 1 |
| 1 | 0 | 0                | 1 |
| 1 | 1 | 1                | 0 |

$$S = A \oplus B$$
  
 $C_{out} = AB$ 

# Full Adder



| C <sub>in</sub> | Α | В | $C_{out}$ | S |
|-----------------|---|---|-----------|---|
| 0               | 0 | 0 | 0         | 0 |
| 0               | 0 | 1 | 0         | 1 |
| 0               | 1 | 0 | 0         | 1 |
| 0               | 1 | 1 | 1         | 0 |
| 1               | 0 | 0 | 0         | 1 |
| 1               | 0 | 1 | 1         | 0 |
| 1               | 1 | 0 | 1         | 0 |
| 1               | 1 | 1 | 1         | 1 |

$$S = A \oplus B \oplus C_{in}$$
  
 $C_{out} = AB+BC_{in}+AC_{in}$ 

#### **Sumadores multibit**

- Sumadores multibit por propagación del acarreo (*carry propagate adders, CPA*) de tres tipos:
  - Sumadores ripple-carry, RCA (lento)
  - Sumadores carry-lookahead, CLA (rápido)
  - Sumadores prefijo-paralelo, PPA (+ rápido)
- Los sumadores CLA y PPA son más rápidos, pero requieren más hardware.

#### **Symbol**



Restador: Y = A - B

**Symbol** 



#### Recuerda

(Circuitos Electrónicos Digitales)

$$Y = A-B = A + (-B)$$

¿Cómo calcular el inverso aditivo de un número en complemento a 2? Haciendo la operación NOT, y después sumarle 1.

Ej: 
$$Y=8_{10}-5_{10}=3_{10}=01000_2-00101_2=?$$

Inverso(
$$00101_2$$
)= NOT( $00101$ )+1 =  $11010+1 = 11011$ 

$$Y=A+(-B) = 01000_2+11011_2 = 00011_2$$

Restador: Y = A - B

# **Symbol**



# **Implementation**



Comparador igualdad (*Equal*): ¿ A = B?

Symbol Implementation





Dos números son iguales cuando todos sus bits son iguales

**XNOR** 

Comparador menor que (Less Than): ¿A < B?



Para comprobar si un número es mayor/menor que otro, sólo hace falta restarlos y comprobar el signo del resultado (MSB)

#### **Desplazadores**

 Desplazador lógico (logical shifter): desplaza el valor a izquierda o derecha y rellena con 0's.

```
\checkmark Ex: 11001 >> 2 = 00110 \checkmark Ex: 11001 << 2 = 00100
```

 Desplazador aritmético (arithmetic shifter): igual que el lógico, salvo que hacia la derecha rellena con el bit de signo (msb).

```
✓ Ex: 11001 >>> 2 = 11110
✓ Ex: 11001 <<< 2 = 00100
```

• Rotador (rotator): rota a izquierda o derecha los bits en círculo, lo que sale por un lado entra por el otro.

```
✓ Ex: 11001 ROR 2 = 01110
✓ Ex: 11001 ROL 2 = 00111
```

#### Desplazar para multiplicar o dividir

• Un desplazamiento a izquierda de N bits equivale a multiplicar por  $2^N$ 

$$\checkmark$$
 Ex: 00001 << 2 = 00100 (1 × 2<sup>2</sup> = 4)

✓ Ex: 11101 << 2 = 10100 (-3 × 
$$2^2$$
 = -12)

 Un desplazamiento aritmético a derecha de N bits equivale a dividir entre 2<sup>N</sup>

$$\checkmark$$
 Ex: 01000 >>> 2 = 00010 (8 ÷ 2<sup>2</sup> = 2)

$$\checkmark$$
 Ex: 10000 >>> 2 = 11100 (-16 ÷ 2<sup>2</sup> = -4)

## Desplazador en barril ( Barrel Shifter )

- ¿Cómo desplazar un número variable de posiciones, de 0 a 31?
  - ✓ En MIPS, dicha cantidad se codifica en  $shamt_{4:0}$
- Usando desplazadores fijos 2<sup>N</sup> en cadena
  - ✓ Cada desplazador se activa o no dependiendo de un bit en sham $t_{4\cdot0}$



#### Desplazador en barril ( *Barrel Shifter* )

#### Ejemplo:

```
shamt_{4.0} = 01001 (9)
           = 0000.0000.0000.0000.0000.1000.0000 (128)
Data_in 32 bits
                                               0000.0000.0000.0000.0000.1000.0000
                     Desplaza16 (2<sup>4</sup>)
                                               0000.0000.0000.0000.0000.1000.0000
                     Desplaza 8 (23)
      S
               ΕN
      Н
                                               0000.0000.0000.0000.1000.0000.0000.0000
                     Desplaza 4 (2<sup>2</sup>)
               ΕN
      M
                                               0000.0000.0000.0000.1000.0000.0000.0000
                     Desplaza 2 (21)
               ΕN
                                               0000.0000.0000.0000.1000.0000.0000.0000
                     Desplaza 1 (2<sup>0</sup>)
               ΕN
         shamt<sub>o</sub>
                                               0000.0000.0000.0001.0000.0000.0000.0000
                               Data_out 32 bits (desplazado shamt bits)
                                                                             24
```

#### **Multiplicadores**

- Pasos para multiplicar (en decimal o binario):
  - Los productos parciales se forman multiplicando un dígito del multiplicador por el multiplicando completo
  - Los productos parciales se desplazan y suman para tener el resultado final

#### **Decimal**

result

$$230 \times 42 = 9660$$

| <u>Sin signo</u> |        | Sin signo | <u>)</u> |
|------------------|--------|-----------|----------|
| 110001           | (49)   | 001001    | (9)      |
| x 11010          | (26)   | x 0110    | (6)      |
| 00000            |        | 00000     |          |
| 110001           |        | 001001    |          |
| 00000            |        | 001001    |          |
| 110001           |        | 00000     |          |
| 110001           |        | 000110110 | (54)     |
| 10011111010      | (1274) |           |          |

- Aritmética sin signo:
  - Calcular el signo del resultado:
    - √ Pos\*Pos = Pos, Pos\*Neg = Neg , Neg\*Pos = Neg, Neg\*Neg = Pos.
  - Si algún operando es negativo:
    - ✓ Hacer su complemento a 2 para hacerlo positivo.
  - Multiplicar igual que sin signo.
  - Si el signo del resultado debe ser negativo:
    - ✓ Hacer el complemento a 2 del resultado obtenido.

0010<sub>2</sub> x 1100<sub>2</sub>=2<sub>10</sub>x-4<sub>10</sub>   
P 
$$\rightarrow$$
 0010 (2)  
P  $\rightarrow$  x 0100 (4)  
0000 0 000  
0010 (8)  
1111000 (8)

- Aritmética con signo:
  - Hacer las multiplicaciones parciales igual que sin signo, pero extender en signo los resultados.
  - Si el MSB del multiplicador es -1, el multiplicador es negativo, por lo que el resultado parcial último no será el multiplicando, sino el complemento a 2 del mismo.
  - El producto final es la suma de los productos parciales.

11111000

(-8)

11110110

 $0010_2 \times 1100_2 = 2_{10} \times -4_{10} \quad 1011_2 \times 0010_2 = -5_{10} \times 2_{10}$ 

(-10)

| <u>Sin signo</u> |        | Con signo                |        |
|------------------|--------|--------------------------|--------|
| 110001           | (49)   | 110001                   | (- 15) |
| x 11010          | (26)   | x 11010                  | (- 6)  |
| 00000            |        | 00000000000              |        |
| 110001           |        | 1111110001               |        |
| 00000            |        | $0\ 0\ 0\ 0\ 0\ 0\ 0\ 0$ |        |
| 110001           |        | 11110001                 |        |
| 110001           |        | 0001111                  |        |
| 10011111010      | (1274) | 00001011010              | (+ 90) |

#### Multiplicador 4 x 4 (sin signo)



#### Índice

- Estructura básica de un ordenador (sumador)
- Circuitos lógicos y aritméticos
  - ✓ Operadores lógicos
  - √ Sumadores y Restadores
  - ✓ Desplazadores y Multiplicadores
- Diseño de una ALU

## **Arithmetic Logic Unit (ALU)**

F<sub>2:0</sub> = Selector de función



| F <sub>2:0</sub> | Función  |
|------------------|----------|
| 000              | A and B  |
| 001              | A or B   |
| 010              | A + B    |
| 011              | Sin usar |
| 100              | A and /B |
| 101              | A or /B  |
| 110              | A - B    |
| 111              | SLT      |

#### Diseño de la ALU



| F <sub>2:0</sub> | Función  |
|------------------|----------|
| 000              | A and B  |
| 001              | A or B   |
| 010              | A + B    |
| 011              | Sin usar |
| 100              | A and /B |
| 101              | A or /B  |
| 110              | A - B    |
| 111              | SLT      |

#### Diseño de la ALU



| F <sub>2:0</sub> | Función  |
|------------------|----------|
| 000              | A and B  |
| 001              | A or B   |
| 010              | A + B    |
| 011              | Sin usar |
| 100              | A and /B |
| 101              | A or /B  |
| 110              | A - B    |
| 111              | SLT      |



| F <sub>2:0</sub> | Función  |
|------------------|----------|
| 000              | A and B  |
| 001              | A or B   |
| 010              | A + B    |
| 011              | Sin usar |
| 100              | A and /B |
| 101              | A or /B  |
| 110              | A - B    |
| 111              | SLT      |



| F <sub>2:0</sub> | Función  |
|------------------|----------|
| 000              | A and B  |
| 001              | A or B   |
| 010              | A + B    |
| 011              | Sin usar |
| 100              | A and /B |
| 101              | A or /B  |
| 110              | A - B    |
| 111              | SLT      |



| F <sub>2:0</sub> | Función  |
|------------------|----------|
| 000              | A and B  |
| 001              | A or B   |
| 010              | A + B    |
| 011              | Sin usar |
| 100              | A and /B |
| 101              | A or /B  |
| 110              | A - B    |
| 111              | SLT      |



| F <sub>2:0</sub> | Función  |
|------------------|----------|
| 000              | A and B  |
| 001              | A or B   |
| 010              | A + B    |
| 011              | Sin usar |
| 100              | A and /B |
| 101              | A or /B  |
| 110              | A - B    |
| 111              | SLT      |



| F <sub>2:0</sub> | Función  |
|------------------|----------|
| 000              | A and B  |
| 001              | A or B   |
| 010              | A + B    |
| 011              | Sin usar |
| 100              | A and /B |
| 101              | A or /B  |
| 110              | A - B    |
| 111              | SLT      |

# Ejemplo de "Set Less Than" (SLT)



- El resultado es 1 si A<B y 0 en caso contrario. Suponemos A = 25 y B = 32.
- A es menor que B, así que esperamos que Y sea la representación en 32 bits de 1 (0x00000001).
- Para SLT,  $F_{2:0} = 111$ .
- $-F_2 = 1$  hace que el sumador haga la resta. Así que 25 32 = -7.
- La representación en C2 de -7 tiene un 1 en el "most significant bit", así que  $S_{31} = 1$ .
- Los bits  $F_{1:0} = 11$ , así que el mux elige  $Y = S_{31}$  (zero extended) = 0x00000001.

# **Estructura de Computadores**

### Unidad 2: La Unidad Aritmético Lógica (ALU)

Escuela Politécnica Superior - UAM

- 2.1.- Demostrar por medio de una tabla de verdad, que la expresión lógica Cn⊕Cn-1 genera una señal denominada bandera de desbordamiento (overflow, V), para identificar errores que se generan al sumar números enteros con signo en codificación complemento a 2.
- 2.2. Además del resultado, la ALU genera un conjunto de bits que pueden ser utilizados por el sistema o por los usuarios para el control de las operaciones aritmético-lógicas desarrolladas. Entre estos los más conocidos son el bit o bandera de signo (N, N='1' si el resultado es negativo), el bit o bandera de cero (Z, Z='1' si el resultado es cero), el bit o bandera de acarreo (C, C='1' si hay acarreo en la operación de suma entre los bits más significativos de ambos operandos), y el bit de desbordamiento o bandera de overflow (V, V='1' si se supera la capacidad de representación del sistema).

Utilizando números binarios de 8 bits con signo y representados en complemento a 2, realice las operaciones señaladas con dos operandos en decimal y compruebe en cada caso, el valor de estos cuatro bits, N, Z, C y V, señale en cada caso su significado.

2.3.- Utilizando números binarios de 8 bits con signo y representados en complemento a 2, realice en el orden señalado por los paréntesis las operaciones indicadas. Para cada resultado parcial, compruebe si se produce un desbordamiento aritmético y calcule también la validez del resultado final. Analice los resultados obtenidos en relación con el valor de la bandera V del problema 2.1 y observe que, resultados parciales incorrectos, no suponen necesariamente que el resultado final lo sea.

a) 
$$(((((32+100)+70)+24)-62)-50)$$
. b)  $((((43-12)+34)+75)-47)$ . c)  $((((15-77)-43)-38)+32)$ 

**b)** 
$$((((43 - 12) + 34) + 75) - 47).$$

c) 
$$((((15-77)-43)-38)+32)$$

- **2.4.** Multiplicar las parejas de números con signo en complemento a 2 siguientes:

- **a)** 010111<sub>2</sub> x 110110<sub>2</sub> **b)** 110011<sub>2</sub> x 101100<sub>2</sub> **c)** 0011111<sub>2</sub> x 0011111<sub>2</sub>
- **d)** 56<sub>10</sub> x (- 67)<sub>10</sub>
- **e)** 43<sub>10</sub> x (-113) <sub>10</sub> **f)** A4<sub>16</sub> x B8<sub>16</sub>.

**Nota:** Aplicando la propiedad de extensión de signo del complemento a 2, utilizar en todos los casos 8 bits para cada multiplicando

- **2.6.-** Considerar la ALU y los registros que se muestran en la figura. Responder a las siguientes cuestiones escribiendo la(s) palabra(s) de control adecuada(s). Cada palabra de control debe especificarse de acuerdo con el formato  $C_4C_3C_2C_1C_0$ . Por ejemplo, la operación "A+B $\rightarrow$ A" se escribiría 10001.
- a) ¿Cómo se puede poner el valor 0 en el registro A? (sugerir dos métodos).
- b) Sugerir una secuencia de control que intercambie los contenidos de los registros A y B. La interpretación de los distintos puntos de control se resume en las tablas adjuntas.

| C <sub>1</sub> C <sub>0</sub> | $\rightarrow$ R | $\rightarrow$ S |
|-------------------------------|-----------------|-----------------|
| 00                            | Α               | Α               |
| 01                            | Α               | В               |
| 10                            | В               | Α               |
| 11                            | В               | В               |

| $C_3C_2$ | F              |
|----------|----------------|
| 00       | R + S          |
| 01       | R-S            |
| 10       | R <b>AND</b> S |
| 11       | R XOR S        |

| C <sub>4</sub> | ACCION            |
|----------------|-------------------|
| 0              | $F \rightarrow B$ |
| 1              | $F \rightarrow A$ |



**2.7.** Utilizando la ALU de la figura, indique las operaciones a realizar en la ALU para que las salidas representen el módulo del resultado de la diferencia (X - Y), en donde X e Y son números positivos de 4 bits en complemento a 2.

| S₁ S₀ | Operación                   |
|-------|-----------------------------|
| 0 0   | F = AND (A,B)               |
| 1 0   | $F = A + B + C_{IN}$        |
| 0 1   | $F = /A + C_{IN}$           |
| 11    | F= A + /B + C <sub>IN</sub> |



**2.9.** Se tiene la arquitectura de la figura con un banco de dos registros (R0 y R1) de 8 bits y una ALU de 8 bits que realiza cuatro operaciones (ver tabla). La señal de control ALUOp, de 2 bits, sirve para elegir la operación a realizar. Las señales de control Rs1, Rs2 y Rd sirven para indicar cuáles son los 2 registros utilizados en la ALU (Rs1 para Op1 y Rs2 para Op2) y cuál es el registro escrito (Rd para Result). En todas ellas, '0' indica el registro R0 y '1' indica el registro R1.La operación SLT pone la salida a 1 (número entero 1) si Op1 < Op2 y a 0 (número entero 0) en caso contrario, considerando que los operandos tienen signo y están en complemento a 2.

La palabra de control es de 5 bits, (ALUOp,Rs1,Rs2,Rd). Por ejemplo, si la palabra de control es "00011" se realizará la operación R1 <= R0 + R1;

- a) Indique la palabra de control para conseguir que R0 quede a 0
- b) Indique la palabra de control para conseguir que R1 reciba NOT(R0)
- c) Si inicialmente R0=0x08 y R1=0xFF, indique a qué queda el registro R1 tras realizar la siguiente secuencia de instrucciones: 1. "00010" y 2. "11101"
- **d)** Si inicialmente R0=0xFE y R1=0x05, indique a qué queda el registro R1 tras realizar la siguiente secuencia de instrucciones: 1. "11011" y 2. "10011"



| ALUOp | Operación            |
|-------|----------------------|
| 00    | Result=Op1+Op2       |
| 01    | Result=NAND(Op1,Op2) |
| 10    | Result=XOR(Op1,Op2)  |
| 11    | Result=SLT(Op1,Op2)  |

**2.10.** En el circuito de la figura se muestra la arquitectura de un cierto sistema digital en el que se distinguen elementos combinacionales ya conocidos como multiplexores, decodificadores y una unidad aritmético lógica (ALU), y elementos secuenciales como un conjunto de 32 registros, en el que como es habitual, el registro R0 es de sólo lectura y su valor es siempre 0. Considere que todos los registros son de 32 bits y salvo R<sub>0</sub> con valores desconocidos. En la figura se identifican cuatro señales de control con distinto tamaño en bits, R<sub>D</sub>, R<sub>x</sub>, R<sub>y</sub> y ALU<sub>FUN</sub>.



La operación SLT de la ALU, como se ha visto en clase, pone un '1' en el registro destino si el valor de la entrada X es menor que el de la entrada Y.

A la vista del esquema facilitado, se pide:

- a) Señale, <u>justificando necesariamente la respuesta</u>, el tamaño en bits y la función de la señal de control "R<sub>D</sub>".
- b) Señale, <u>justificando necesariamente la respuesta</u>, el tamaño en bits y la función de la señal de control "R<sub>x</sub>".
- c) Describa un algoritmo como desee y asócielo a la palabra o palabras de control correspondientes para su ejecución para conseguir que R<sub>5</sub> <= 0xFFFFFFF.
- d) Diseñe un algoritmo y escriba la palabra o palabras de control necesarias para su ejecución para calcular la operación R<sub>4</sub> <= Complemento a 2 de R<sub>3</sub>.

**NOTA:** Para <u>considerar válida una palabra de control</u>, debe señalar la secuencia de bits que corresponda en el orden de las variables R<sub>D.</sub> R<sub>X</sub>, R<sub>Y.</sub> ALU<sub>FUN</sub>. Utilice una coma para separar cada señal.