# 컴퓨터 공학 기초 실험 2

Assignment 7. Shifter & Counter

## 1. Shifter

이번 실습에서는 flip-flop 과 combinational logic 을 이용하여 sequential logic 인 shifter 와 counter 를 설계하여 보도록 한다.

#### Description

- ✓ Shifter 는 register 에 저장되어 있는 정보를 단방향이나 양방향으로 이동시킬 수 있는 하드웨어이다.
- ✓ 설계할 shifter 는 8-bit loadable shifter 이고, 다음과 같은 control signal 을 입력으로 받는다.

| Signal  | Description                                                                   |  |  |  |  |  |  |  |  |  |
|---------|-------------------------------------------------------------------------------|--|--|--|--|--|--|--|--|--|
| reset_n | Active low 에 동작하는 reset signal 로 register 값을 0 으로 초기화<br>(Asynchronous reset) |  |  |  |  |  |  |  |  |  |
|         | Shift 를 시키기 위한 명령어로써 다음의 명령어를 가진다.                                            |  |  |  |  |  |  |  |  |  |
|         | - NOP : No operation(현재 register 의 값을 그대로 출력)                                 |  |  |  |  |  |  |  |  |  |
|         | - Load : 입력된 data 를 출력                                                        |  |  |  |  |  |  |  |  |  |
| ор      | - LSL : Logical shift left 를 수행                                               |  |  |  |  |  |  |  |  |  |
|         | - LSR : Logical shift right 를 수행                                              |  |  |  |  |  |  |  |  |  |
|         | - ASR : Arithmetic shift right 를 수행                                           |  |  |  |  |  |  |  |  |  |
|         | (ASL 은 LSL 과 동작이 같기 때문에 구현하지 않는다.)                                            |  |  |  |  |  |  |  |  |  |
| shamt   | Shift amount 로 2 bit 값을 가진다.                                                  |  |  |  |  |  |  |  |  |  |

Table 1 - Control signal of shifter

#### Structural specification



Figure 1 - Example of sequential logic

✓ 위의 그림은 일반적인 순차회로의 그림을 나타낸다. 위의 그림에서 확인할 수 있듯이 순차회로는 게이트뿐만 아니라 플립플롭까지 포함하고 있어 회로에 저장능력이 있는

- 회로를 뜻한다. 즉, 순차회로의 출력은 현재의 입력 값과 현재 플립플롭에 저장되어 있는 값에 의해 결정된다.
- ✓ 실습에서 구현할 shifter 는 위의 그림과 마찬가지로 입력 값과 현재의 register 의 값에 의하여 동작하는 combinational circuit 과 이를 저장하고 있는 register 로 구현한다.

#### Design specification

✓ Module configuration

| 구분         | 이름       | 설명                                                           |
|------------|----------|--------------------------------------------------------------|
| Top module | shifter8 | 8-bit loadable shifter 의 top module                          |
| Sub module | LSL8     | 8-bit logical shift left module(top module 에서 instance)      |
| Sub module | LSR8     | 8-bit logical shift right module(top module 에서 instance)     |
| Sub module | ASR8     | 8-bit arithmetic shift right module(top module 에서 instance)  |
| Sub module | mx4      | 1-bit 4-to-1 multiplexer(_LSL8, _LSR8, _ASR8 에서 각각 instance) |

Table 2 - Module configuration of shifter

### √ I/O configuration

| • I/O corniguration |                   |         |       |                                             |  |  |  |  |
|---------------------|-------------------|---------|-------|---------------------------------------------|--|--|--|--|
| Module<br>이름        | 구분                | 이름      | 비트 수  | 설명                                          |  |  |  |  |
|                     |                   | clk     | 1-bit | Clock                                       |  |  |  |  |
|                     |                   | reset_n | 1-bit | Active low 에 동작하는 reset 신호로 값이 인가되면         |  |  |  |  |
|                     |                   |         |       | register 의 값을 0 으로 초기화 (Asynchronous reset) |  |  |  |  |
|                     |                   |         | 0 F;t | Operation 으로 NOP, LOAD, LSL, LSR, ASR 중     |  |  |  |  |
|                     | input             | op      | 3-bit | 하나를 선택                                      |  |  |  |  |
| shifter8            |                   | abamt   | O hit | Shift amount 로, 2-bit 이기 때문에 0~3 까지 shift 를 |  |  |  |  |
|                     |                   | shamt   | 2-bit | 수행할 수 있음                                    |  |  |  |  |
|                     |                   | d_in    | 8-bit | op 에서 LOAD 가 인가되었을 때, d_in 을 통하여            |  |  |  |  |
|                     |                   |         |       | 들어온 값을 register 에 저장하기 위한 입력                |  |  |  |  |
|                     | output            | d_out   | 8-bit | Register 의 값을 출력                            |  |  |  |  |
| LSL8<br>LSR8        | innut             | d_in    | 8-bit | Data in                                     |  |  |  |  |
|                     | input -           | shamt   | 2-bit | Shift amount                                |  |  |  |  |
| ASR8                | ASR8 output o     |         | 8-bit | Data out                                    |  |  |  |  |
|                     | input -<br>-<br>- | d0      | 1-bit | Multiplexer 의 1 번째 data 입력                  |  |  |  |  |
| mx4                 |                   | d1      | 1-bit | Multiplexer 의 2 번째 data 입력                  |  |  |  |  |
|                     |                   | d2      | 1-bit | Multiplexer 의 3 번째 data 입력                  |  |  |  |  |
|                     |                   | d3      | 1-bit | Multiplexer 의 4 번째 data 입력                  |  |  |  |  |
|                     |                   | s       | 2-bit | Multiplexer 의 선택 신호                         |  |  |  |  |
|                     | output            | у       | 1-bit | Multiplexer 의 결과                            |  |  |  |  |

Table 3 - I/O configuration of shifter

## 2. Counter

#### Description

- ✓ Counter 는 펄스신호에 따라 어떤 정해진 순서대로 상태의 변이가 진행되는 레지스터를 counter 라 한다. Counter 는 어떤 사건이 발생할 때마다 펄스신호를 만들어 그 사건의 발생횟수를 세는 등에 사용된다.
- ✓ 설계할 counter 는 8-bit loadable up/down counter 이고, 다음과 같은 control signal 을 입력으로 받는다.

| Signal  | Description                                                                   |  |  |  |  |  |  |  |
|---------|-------------------------------------------------------------------------------|--|--|--|--|--|--|--|
| reset_n | Active low 에 동작하는 reset signal 로 register 값을 0 으로 초기화<br>(Asynchronous reset) |  |  |  |  |  |  |  |
| load    | 입력된 data 를 register 값으로 load                                                  |  |  |  |  |  |  |  |
| inc     | Counter 의 증가, 감소를 제어하는 신호로, 1 일 경우에는 가산, 0 일 경우에는                             |  |  |  |  |  |  |  |
|         | 감산을 수행                                                                        |  |  |  |  |  |  |  |

Table 2 - Control signal of counter

• Control signal 간의 우선 순위는 reset\_n, load, inc 이다.

#### > Structural specification



Figure 2 - Mealy FSM

- ✓ 위의 그림은 Mealy FSM 모델을 나타낸다. FSM 모델은 시스템의 동작을 상태(state)와 상태간의 천이(transition)로 표현한다. FSM은 동작방식에 따라 Moore machine 과 Mealy machine 으로 구분된다. Moore machine 은 출력이 단지 현재 상태에 의해서 결정되는 회로이며, Mealy machine 은 현재 상태와 입력에 의해 출력이 결정되는 회로이다.
- ✓ 해당 실습에서 구현할 counter 는 위의 그림처럼 Mealy FSM 에 기반한 counter 를 설계하여 보도록 한다.

## Design specification

## ✓ Module configuration

| 구분         | 이름    | 설명                                                |  |  |  |  |
|------------|-------|---------------------------------------------------|--|--|--|--|
| Top module | cntr8 | 8-bit loadable up/down counter 의 top module       |  |  |  |  |
|            |       | 8-bit carry look-ahead adder - top module 에서 두 개를 |  |  |  |  |
| Sub module | cla8  | instance 하여 inc 가 0 일 때와 1 일 때의 결과 값을 계산(top      |  |  |  |  |
|            |       | module 에서 instance)                               |  |  |  |  |

Table 5 - Module configuration of counter

## i. I/O configuration

| Module |        |         | 비트    | 설명                                     |  |  |  |  |
|--------|--------|---------|-------|----------------------------------------|--|--|--|--|
| 이름     | 1 4    | 이름      | 수     | <b>2</b> 0                             |  |  |  |  |
|        |        | clk     | 1-bit | Clock                                  |  |  |  |  |
|        |        | reset_n | 1-bit | Active low 에 동작하는 reset 신호로 값이 인가되면    |  |  |  |  |
|        |        |         |       | count 값을 0 으로 초기화 (Asynchronous reset) |  |  |  |  |
|        |        | load    | 1-bit | 입력으로 들어와 있는 data 를 count 값에 할당         |  |  |  |  |
|        | input  | inc     | 1-bit | Count 값을 1 일 경우엔 증가시키고, 0 일 경우엔        |  |  |  |  |
| cntr8  |        |         |       | 감소시키는 control signal                   |  |  |  |  |
|        |        | d_in    | 8-bit | Load 가 인가되었을 때, 해당 값을 할당하기 위한 data     |  |  |  |  |
|        |        |         |       | 입력                                     |  |  |  |  |
|        | output | d_out   | 8-bit | Count 된 결과 값을 출력                       |  |  |  |  |
|        |        | o_state | 3-bit | 현재 state 의 값을 출력(검증용)                  |  |  |  |  |
|        |        | а       | 8-bit | CLA의 입력 A                              |  |  |  |  |
|        | input  | b       | 8-bit | CLA 의 입력 B                             |  |  |  |  |
| cla8   |        | ci      | 1-bit | CLA 의 입력 carry in                      |  |  |  |  |
| -      | output | S       | 8-bit | CLA 의 출력 S                             |  |  |  |  |
|        |        | со      | 1-bit | CLA 의 출력 carry out(연결하지 않는다)           |  |  |  |  |

Table 6 - I/O configuration of counter

## 3. Verilog 구현

#### Shifter

- ✓ 1-bit 4-to-1 multiplexer1-bit 2-to-1 multiplexer 를 사용하여 1-bit 4-to-1 multiplexer 를 구현한다.
- ✓ 8-bit logical shift left
  Register 를 shift amount 만큼 왼쪽으로 shift 시킨 후, 빈 공간을 0으로 채운다.
  다음은 8-bit logical shift left 의 symbol 과 1-bit 4-to-1 multiplexer 를 이용하여 implementation 한 그림이다. Module 의 이름은 LSL8로 한다.



Figure 3 - Symbol & implementation of 8-bit LSL

#### √ 8-bit logical shift right

Register 를 shift amount 만큼 오른쪽으로 shift 시킨 후, 빈 공간을 0 으로 채운다. 다음은 8-bit logical shift right 의 symbol 과 1-bit 4-to-1 multiplexer 를 이용하여 implementation 한 그림이다. Module 의 이름은 LSR8 이다.



Figure 4 - Symbol & implementation of 8-bit LSR

#### √ 8-bit arithmetic shift right

Register 를 shift amount 만큼 오른쪽으로 shift 시킨 후, 빈 공간을 이전의 MSB 로 채운다. 다음은 8-bit arithmetic shift right 의 symbol 과 1-bit 4-to-1 multiplexer 를 이용하여 implementation 한 그림이다. Module 의 이름은 ASR8 로 한다.



Figure 5 - Symbol & implementation of 8-bit ASR

#### ✓ Top module

Top module(cntr8)의 설계는 sequential logic 설계 단계에 맞추어서 구현하도록 한다. 설계 단계는 다음과 같다.

- Drawing the finite state diagram
  - Define states
  - Define inputs
  - Define outputs
  - Draw the diagram
- Encoding states
- Coding the module header
- Coding state registers(flip-flops) sequential circuits
- Coding combinational circuits

#### 페이지 9 / 11

#### Counter

#### ✓ 8-bit CLA

이전 실습에서 구현하였던 4-bit CLA 를 instance 하여 8-bit CLA 를 구현한다. 해당 module 은 top module 에서 두 개를 instance 하여 각각 값을 증가시키거나 감소하는 데 사용된다.

#### ✓ Design

Sequential logic 설계 단계에 맞추어서 구현하도록 한다. 구현하는 counter 는 Mealy FSM 방식으로 동작하기 때문에 combinational circuit 을 구현할 때, next state logic 부분과 output logic 부분으로 나누어서 구현하여야 함에 주의한다.

## 4. Report

레포트는 공지사항에 올린 보고서 양식에 맞추어 작성하고, 다음의 사항에 대하여서도 추가적으로 작성한다.

- ▶ 원리(배경지식)에 Moore FSM 과 Mealy FSM 의 장단점에 대하여 조사하고 설명한다.
- ▶ 원리(배경지식)에 ring counter 에 대하여 조사하고 설명한다.
- ▶ 고찰 및 결론에 loadable counter 와 ring counter 의 장단점 및 응용분야가 무엇일지 고민하여 작성하여 본다.
- ▶ 고찰 및 결론에 barrel shifter 에 대하여 조사하고, n-bit 의 길이를 가지는 register 를 n-bit 만큼 shift 시키고자 할 때 필요한 multiplexer 의 bandwidth 와 수에 대하여 논의하시오.
- ▶ 새로 구현한 submodule 을 포함한 모든 module 을 검증한다.
  - ✓ 검증을 위한 Testbench 입력을 선정한 이유와 waveform을 설명한다.

#### ▶ 채점기준

| 세부사항              |                                |    | 최상 | 상  | 중  | 하 | 최하 |
|-------------------|--------------------------------|----|----|----|----|---|----|
| 소스코드 -            | Source code 가 잘 작성되었는가?        | 10 | 10 | 8  | 5  | 3 | 0  |
|                   | (Structural design 으로 작성되었는가?) | 10 |    |    |    |   |    |
|                   | 주석을 적절히 달았는가?                  | 20 | 20 | 15 | 10 | 5 | 0  |
|                   | (반드시 영어로 주석 작성)                |    |    |    |    |   |    |
| 설계검증 ·<br>(보고서) · | 보고서를 성실히 작성하였는가?               | 30 | 30 | 20 | 10 | 5 | 0  |
|                   | (보고서 형식에 맞추어 작성)               | 30 |    |    |    |   |    |
|                   | 합성결과를 설명하였는가?                  | 10 | 10 | 8  | 5  | 3 | 0  |
|                   | 검증을 제대로 수행하였는가?                |    | 30 | 20 | 10 | 5 | 0  |
|                   | (모든 입력 조합, waveform 설명)        | 30 | 30 | 20 | 10 |   | U  |
|                   | 총점                             |    |    |    |    |   |    |

#### 5. Submission

- ▶ 제출기한
  - 자세한 제출기한은 KLAS 와 일정을 참고
- ▶ 과제 업로드
  - ✓ Source code 와 report 를 같이 ZIP 파일로 압축하여 KLAS(종합정보서비스) 과제 제출에 해당 과제 upload
  - ✓ 업로드 파일명은 (요일#)\_(학번)\_Assignment\_#.zip
    - 요일번호
      - 실습 미수강은 0
      - 월요일 0, 1, 2 교시 1
      - 화요일 0, 1, 2 교시 2
      - 수요일 0, 1, 2 교시 3
    - Ex) 월요일 반 수강, 2019110609, Assignment 1 제출 시

1\_2019110609\_Assignment\_01.zip 으로 제출

- ✓ Report 명은 (요일#) (학번) Assignment #.pdf
  - 요일 번호는 위의 업로드 파일명과 동일하게 진행
- ✓ Ex) 수요일 반 수강, 2019110609, Assignment 1 제출 시
  3\_2019110609\_Assignment\_01.pdf 으로 제출
- ✓ Report 는 PDF 로 변환해 제출 (미수행시 감점)
- ▶ Source code 압축 시 db, incremental db, simulation 폴더는 삭제 <mark>(미수행시 감점)</mark>
- ▶ Source code 압축 시 ~.bak 파일 삭제 <mark>(미수행시 감점)</mark>
- ▶ 제출할 프로젝트
  - ✓ shifter8, cntr8