

تمرین سری اول درس معماری کامپیوتر پاییز ۱۴۰۳

## توضيحات

- در صورت مشاهده تقلب نمره تمرین برای هر دو نفر صفر در نظر گرفته می شود.
- تمیزی و خوانایی جواب ها از اهمیت بالایی برخوردار میباشد. ممنون میشویم این مورد را رعایت نمایید تا نمره ای از این بابت از شما کم نشود و در صورت امکان تمارین را به شکل تایپ شده آپلود کنید.
- لطفا دقت داشته باشید که نام فایل آپلودی به فرمت HW?\_StudentNumber.pdf باشد برای مثال اگر شماره دانشجویی شما ۴۰۰۳۱۰۶۳ میباشد و تمرین اول را آپلود می کنید نام فایل شما باید ۴۰۰۳۱۰۶۳ میباشد و باشد.

مهلت تحویل این تمرین تا جمعه ۶ مهر میباشد.



## تمرین سری اول درس معماری کامپیوتر پاییز ۱۴۰۳

سوال ۱) برای مدار شکل زیر توضیح دهید که با هربار دیدن لبه کلاک بیتهای خروجی فلیپ فلاپها به چه صورت تغییر می کنند؟ ورودی تهسیم کننده اما را به گونهای تغییر دهید که در صورت ۱ بودن بیت swap فلیپ فلاپها به صورت شمارنده عمل کنند. (در هر دو بخش سوال فرض شده است که فرکانس کلاک به اندازه کافی بزرگ است و هر دو فلیپ فلاپ ها مقدار اولیهای دارند همچنین پایه های مربوط به فعال بودن فیلپ فلاپها ۱ است)



سوال ۲) به سوالات زیر پاسخ دهید:

الف) یک تهسیم کننده با یک رمزگشا و تعدادی گیت منطقی AND و OR بسازید.

 $K^{k}$  بیتی S را به عنوان ورودی می گیرد، از S را به عنوان ورودی می گیرد، از S بیتی S را به عنوان ورودی می گیرد، از S نمایش داده می شود، S خروجی، S را خروجی می دهد و از خروجی S ام که S بیک عدد باینری بدون علامت است که با S نمایش داده می شود، S را خروجی می دهد. یک دی مالتی پلکسر با یک رمزگشا و تعدادی گیت منطقی S بسازید.

<sup>&</sup>lt;sup>1</sup> Multiplexer

<sup>&</sup>lt;sup>2</sup> Counter

<sup>&</sup>lt;sup>3</sup> Selector



## تمرین سری اول درس معماری کامپیوتر پاییز ۱۴۰۳

سوال ۳) یک رمزگذار اولویتدار ۴ به ۲ طراحی کنید که ورودیهای آن از D3 (بالاترین اولویت) تا D0 (پایین ترین اولویت) شماره گذاری شدهاند. این رمزگذار دارای دو خروجی (Y1 بیت با وزن بالاتر (Y) و یک بیت اعتبار (Y) است که زمانی ۱ می شود که یکی از ورودی ها فعال باشد و در غیر این صورت ۱ است.

الف) جدول صحت $^{V}$  رمزگذار اولویتدار را کامل کنید.

ب) روابط منطقی خروجیها ( Y1، Y1 و V) را استخراج کنید.

ج) توضیح دهید که چگونه اولویتها بر خروجی رمزگذار تأثیر میگذارند.

سوال ۴) مدار زیر، شامل یک رمزگشا^ دو به چهار با خروجیهای active high و یک تسهیم کننده با خروجی low می باشد.



الف) یک SOP مینیمم یا یک POS مینیمم برای خروجی (f(A, B, C, D بنویسید.

ب) قسمت الف را این بار با فرض اینکه خروجیهای رمزگشا، active low هستند، انجام دهید.

<sup>&</sup>lt;sup>4</sup> Priority Encoder

<sup>&</sup>lt;sup>5</sup> MSB - Most Significant Bit

<sup>&</sup>lt;sup>6</sup> LSB - Least Significant Bit

<sup>&</sup>lt;sup>7</sup> Truth Table

<sup>&</sup>lt;sup>8</sup> Decoder