## FH-OÖ Hagenberg/ESD Advanced Methods of Verification, SS 2015

Rainer Findenig © 2008

10. Übung: PSL



### 1 LTL vs. CTL vs. PSL

- LTL und CTL haben unterschiedliche M\u00e4chtigkeiten, es k\u00f6nnen also mit jeder der beiden Logiken Ausdr\u00fccke formuliert werden die in der jeweils anderen nicht m\u00f6glich sind. Geben Sie ein Beispiel f\u00fcr eine CTL-Formel an, die in LTL nicht darstellbar ist, und erkl\u00e4ren Sie dieses Beispiel\u00e1!
- Gegeben seien nun die beiden Formeln

$$\varphi_{\rm LTL} = \mathbf{G}(r) \to \mathbf{F}(\neg a \wedge \neg b)$$

und

$$\varphi_{\text{CTL}} = \mathbf{AG}(r) \to \mathbf{AF}(\neg a \wedge \neg b).$$

Geben Sie an, welche der beiden Formeln für die Zähler-Kripke-Struktur aus der Vorlesung gilt! Sind beide Formeln sinnvoll?

 Welche Änderung gegenüber LTL und CTL verhilft PSL zu einer nochmals anderen Mächtigkeit? Geben Sie ein Beispiel für einen Ausdruck an, der in PSL, nicht aber in LTL und/oder CTL darstellbar ist!

#### 2 PSL in Action

Erstellen Sie PSL-Assertions für die folgende Bus-Spezifikation. Schreiben Sie zusätzlich eine Testbench, um Ihre Assertions zu überprüfen.

- Der Bus besteht aus den Signalen clk, request, grant, data\_valid, done und abort\_.
- Wenn der Master den Bus anfordert (request = '1'), dann muss der Arbiter den Bus innerhalb der nächsten fünf Zyklen bereitstellen (grant = '1'). Sollte dies nicht möglich sein, muss der Arbiter dies dem Master mitteilen, indem er innerhalb der gleichen Zeit das Signal abort\_setzt (Abbildung 2).
- Im ersten Zyklus, nachdem der Master den Buszugriff erhält (grant = '1'), muss der Master beginnen, Daten zu übertragen. Der Master kann 8, 16 oder 32 Zyklen

 $<sup>^1</sup>$ Der umgekehrte Weg ist schwieriger zu beweisen, ein Beispiel sei hier aber gegeben: Die Formel  $\mathbf{FG}p$  hat kein Pendant in CTL.

lang Daten übertragen (während dieser Zeit ist data\_valid high). Im ersten Zyklus nach dem Transfer muss der Master durch Setzen des Signals done den Bus wieder freigeben (Abbildung 1).

- Nachdem der Master den Bus angefordert hat, darf grant nur genau einen Zyklus lang high sein, bis der Buszugriff beendet ist.
- Nachdem der Master den Bus angefordert hat, darf er ihn nicht nochmals anfordern, bis der Transfer entweder ordnungsgemäß beendet oder abgebrochen wurde.



Abbildung 1: Erfolgreicher Transfer.



Abbildung 2: Arbiter bricht Transfer ab.

Howard W. Eves

<sup>&</sup>quot;A formal manipulator in mathematics often experiences the discomforting feeling that his pencil surpasses him in intelligence."

# 1 LTL vs. CTL vs. PSL

• Die Formel

$$\varphi_{CTL} = \mathbf{E}\mathbf{G}p$$

ist nur in CTL möglich, da sie eine Aussage über die Existenz eines Pfades ist, was in LTL nicht möglich ist.

- Die LTL-Formel entspricht dem Reset und gilt für die Zähler-Kripke-Struktur aus der Vorlesung. Die CTL-Formel gilt nicht und ist sinnlos.
- Die Erweiterung mit regulären Ausdrücken verhilft PSL zu einer höheren Mächtigkeit.

```
assert always (a \rightarrow {next_a}[3:5](b));
```

Wie man in diesem Beispiel sieht kann die PSL auch zählen, was in CTL und LTL nicht möglich ist.

## 2 PSL in Action

not grant });

```
../../src/SimpleBus-Bhv-ea.vhd
 1 library IEEE;
 2 use IEEE.numeric_std.ALL;
3 use IEEE.STD_LOGIC_1164.ALL;
5 entity SimpleBus is
6 end entity;
7
8 architecture Bhv of SimpleBus is
     signal clk, request, grant, data_valid, done, aborting : std_ulogic :=
         ′0′;
10 begin
11
     clk <= not clk after 10 ns;
     request <= '0' after 0 ns,
12
13
                    '1' after 20 ns,
14
                    '0' after 40 ns,
15
                    '1' after 280 ns,
                    '0' after 300 ns;
16
17
     grant <= '1' after 60 ns,
             '0' after 80 ns;
18
19
     data_valid <= '1' after 80 ns,
                    '0' after 240 ns;
20
21
     done <= '1' after 240 ns,
22
            '0' after 260 ns;
     aborting <= '1' after 300 ns,
                 '0' after 320 ns;
25
26
27 end Bhv;
                                     ../../src/vunit.psl
 1 vunit vSimpleBus(SimpleBus(Bhv)) {
2
     default clock is (clk'event and clk = '1');
 3
 4
     property req is always (rose(request) \rightarrow {[*0 to 4]; (grant or aborting);
```

```
5
     assert req;
6
7
     property data_valid_prop is always ({rose(grant)} |=> {data_valid[*8] |
        data_valid[*16] | data_valid[*32]; not data_valid});
8
     assert data_valid_prop;
9
10
     property isdone is always (fell(data_valid) -> done);
11
     assert isdone;
12
13
     property not_req is always ({request} |=> not request until (done or
        aborting));
14
     assert not_req;
15 }
                                 ../../sim/ComSim.do
1 vlib work
2
3 vcom ../src/SimpleBus-Bhv-ea.vhd -pslfile ../src/vunit.psl
4
5 vsim -novopt SimpleBus
6
7 add wave -position end sim:/simplebus/clk
8 add wave -position end sim:/simplebus/request
9 add wave -position end sim:/simplebus/grant
10 add wave -position end sim:/simplebus/data_valid
11 add wave -position end sim:/simplebus/done
12 add wave -position end sim:/simplebus/aborting
13
14 run 500 ns
```