## Laborversuch 1

## Einführung Laborsystem und Entwurfssoftware / RTL

## Vorbereitungsaufgaben:

V3)

- a) Wie reagiert der Zähler counter4 auf das Taktsignal? Reagiert der Zähler auf den Pegel oder auf eine Flanke des Taktsignals?
  - ⇒ Im Normalfall würde der *counter4* auf eine steigende Flanke und *q* um 2 inkrementiert.

    Jedoch sind syntaktische /semantische Fehler enthalten, wodurch die Funktion nicht gegeben ist.

```
21 🖯
       reg proc:process (clk) -- process for register function
22
       begin
     if reset='l' then
23 🖯
24
              q <= (others => '0');
     elsif ck'event and clk = 'l' then -- rising clock edge
25
26
              q \le q;
27 🖨
          end if;
28 🗀
      end process;
29
      nsd_proc:process (q) -- process for next state decoder
30 🗇
31
       q_ns <= q + 2;
32 1
33 🗀
      end process;
```

Zeile 25 : Stellt sicher dass der counter4 auf eine steigende Flanke reagiert.

Zeile 32 : das Signal *q\_ns* wird um 2 inkrementiert.

- b) Wie reagiert der Zähler counter4 auf das Resetsignal? Reagiert der Zähler auf den Pegel oder auf eine Flanke des Resetsignals?
  - $\Rightarrow$  Sobald Reset auf 1 gesetzt wird (Zeile 23), wird q (4 Bits) auf 0 gesetzt (Ausgänge). Wenn Reset auf 0 ist wird eine andere Bedingung geprüft.

```
21 🖯
       reg proc:process (clk) -- process for register function
22
       begin
         if reset='l' then
23 🗇
24
              q <= (others => '0');
    elsif ck'event and clk = 'l' then -- rising clock edge
25 1
26
      q <-
end if;
               q <= q;
27 🖨
28 🗀
       end process;
29
```

- c) Wie heißen die Signale in der Testbench (nicht die Ports der Komponente counter4!), die an den Taktund Reseteingang des Zählers angeschlossen sind?
  - ⇒ tb clk und tb reset heißen die Signale. (Zeile 33 und 34)

- d) In welchem der Testbench-Prozesse wird das Takt-, in welchem das Resetsignal generiert? Beschreiben Sie die Arbeitsweise der beiden Prozesse!
  - ⇒ Der Takt wird im *clk\_process* generiert: Dort wird zu Beginn der Takt auf 0 gesetzt nach 12.5ns (halbe Periode) wird er auf 1 gesetzt und schließlich wieder 12.5ns gewartet. Danach beginnt der Prozess erneut.

⇒ Reset wird im *stimulus\_process* generiert: Dort wird zu Beginn der Reset auf 0 gesetzt nach 50ns (Periode \* 2) wird er auf den invertierten Wert vom Anfang (1) gesetzt. Danach wartet der Prozess, solange bis die Simulation neu startet.

```
46 .
47 🖨
        stimulus process: process
48 :
49 i
           tb_reset <= reset_active_level;</pre>
50 ;
            wait for reset_active_time;
51
           tb_reset <= not reset_active_level;</pre>
52
             -- ...
53
            wait;
54 🖒
      end process;
55 :
```

e) Das FPGA auf dem Laborsystem kann extern mit einer Frequenz von 100 MHz getaktet werden (siehe Dokumentation zum BASYS3-Board). Welche Periodendauer des Taktes ergibt sich daraus? Wo könnten Sie diese Periodendauer im Quellcode der Testbench einstellen?

```
\Rightarrow T = 1 / f = 1 / 100 MHz = 10 ns
```

Einstellungen: constant clk\_period: time= xxx ns.

Quellcode-Abschnitt: Zeile 25

```
constant clk_period : time := 25 ns; --40 Mhz
constant reset_active_time : time := clk_period * 2;
constant reset_active_level : std_logic := 'l';
constant reset_active_level : std_logic := 'l';
```

- f) Welchen Signalpegel hat das von der Testbench generierte Reset-Signal in seiner aktiven Phase? Passt der Pegel des Reset-Impulses zu den Anforderungen der VHDL Komponente, die Sie testen möchten? Wo können Sie ggf. den Signalpegel des generierten Reset-Signals ändern?
  - ⇒ In seiner aktiven Phase hat das Resetsignal eine 0 (vor Änderung). Nein es passt nicht, da der Reset **High-aktiv** ist, somit soll er in seiner aktiven Phase den Pegel 1 haben und in seiner nicht aktiven Phase 0.

```
reg_proc:process (clk, reset) -- process for register functi
begin

if reset='l' then

q <= (others => '0');

elsif clk'event and clk = 'l' then -- rising clock edge |
 q <= q_ns;
end if;
end process;</pre>
```

Zeile 3+4 (in counter4.vhd) => beweist, dass der Reset High-Aktiv sein muss.

```
constant clk_period : time := 25 ns; --40 Mhz
constant reset_active_time : time := clk_period * 2;
constant reset_active_level : std_logic := '1';

28
29
```

- g) Wie können Sie den Taktgeber des Peripherieboards mit einem FPGAAnschlusspin verbinden?
  - ⇒ Um den Taktgeber des Peripherieboards mit einem FPGAAnschlusspin zu verbinden, kann man die sogenannte *Constraints (Randbedingungen)* festlegen.

V4)



end if