## Projekt Urządzenia cyfrowe i systemy wbudowane 2

Adam Troszczyński 263801, Kamil Pawelski 263795 $20~\mathrm{maja}~2024$ 

# Spis treści

| 1. | Wpro  | wadzenie                      | 2  |
|----|-------|-------------------------------|----|
|    | 11    | Cel i zakres projektu         | 2  |
|    | 12    |                               | 2  |
|    | 13    | Sprzęt                        |    |
| 2. | Proje | kt                            | 4  |
|    | 21    | Hierarchia źródeł             | 4  |
|    | 22    | Najistotniejsze moduły        | -  |
|    | 23    | Symulacje                     |    |
| 3. | Imple | mentacja                      | 14 |
|    | 31    | Raporty                       | 14 |
|    | 32    | Podręcznik obsługi urządzenia | Į  |
| 4. | Podsu | mowanie                       | 17 |
|    | 41    | Ocena krytyczna               | 17 |
|    | 42    | Dalsze prace                  |    |

## 1. Wprowadzenie

#### 1..1 Cel i zakres projektu

Celem projektu było zaprojektowanie oraz implementacja odtwarzacza pliku WAV z karty SD, który będzie generował efekty wizualne na monitorze poprzez interfejs VGA. Projekt miał zostać stworzony na układzie Spartan-3E, z użyciem języka VHDL.

#### 1..2 Zagadnienia teoretyczne

#### Interfejs VGA (Video Graphics Array)

VGA to kontroler wyświetlania wideo i towarzyszący mu standard grafiki, po raz pierwszy wprowadzony wraz z komputerami IBM w 1987r [1]. Główne specyfikacje VGA to:

- Wybieralny zegar pikseli na poziomie 25,175 MHz lub 28,322 MHz.
- Maksymalnie 640 pikseli poziomych
- Tryb planarny do 16 kolorów (4 płaszczyzny bitowe)

#### Synchronizacja sygnałów

Najczęstszy tryb synchronizacji dla VGA to  $640 \times 480$ , 60 Hz. Dla naszego projektu ze względu na zegar 50 MHz, wybraliśmy tryb  $800 \times 600 \text{ oraz } 72 \text{ Hz } [2]$ .

#### Format WAV (Waveform audio format)

Format plików dźwiękowych stworzonych przez Microsoft oraz IBM. Bazuje na formacie RIFF [3], poszerzając go o informacje o strumieniu audio, takie jak użyty kodek, częstotliwość próbkowania czy liczba kanałów. Format zapisu danych jest uzależniony od przyjętej rozdzielczości. Jeśli ta jest równa 8, wówczas zbiór wartości próbki wynosi od -128 do 127, przy czym taką wartość należy powiększyć o 128, otrzymując w ten sposób wartości pomiędzy 0 a 255 [4].

## 1..3 Sprzęt

Zdjęcie użytego sprzętu można zobaczyć na Rysunek 1



Rysunek 1: Spartan-3E, głośnik, karta SD

#### Spartan-3E

Projekt został zaimplementowany na płytce Spartan-3E [5]. Do realizacji projektu użyliśmy układów:

- FPGA XC3S500E [6]
- $\bullet$  Port VGA
- Czytnik kart SD

#### Głośnik analogowy

W celu usłyszenia odczytanych dźwięków, wymagany jest głośnik analogowy, podłączany 2 pinami.

#### Karta SD

Pliki WAV muszą być umieszczone na karcie SD. Nazwy plików w postaci np. 1.wav, 2.wav.

#### Monitor

W celu wizualizacji odczytanych dźwięków, wymagany jest monitor działający w standardzie VGA

## 2. Projekt

#### 2..1 Hierarchia źródeł

Moduły jakich użyliśmy w naszej implementacji to:

- RotaryEnc [7]
- WAVReader [8]
- FSM SendSamples [9]
- DACWrite [10]
- LCD1x64 [11]
- VGA

Główny przepływ danych polega na tym, że WAVReader zczytuje dane z pliku wav, które następnie są używane przez FSM\_SendSamples i DACWriter, które sterują dźwiękiem jaki wydobywa się z głośnika. Dane odczytane przez WAVReader trafiają również do naszego modułu VGA (dokładnie SampL, SampR oraz SRate\_Tick). Następnie wygenerowane na podstawie tych danych sygnały przesyłamy bezpośrednio do portów odpowiadających za interfest VGA. Pełny schemat znajduje się na Rysunek 2



Rysunek 2: Schemat modułów

#### 2..2 Najistotniejsze moduły

#### WAVReader

Moduł WAVReader został pobrany ze strony kursu [8]. W projekcie pełni funkcje odczytywania danych z plików z karty SD. Następnie dane są przesyłane do kolejnych modułów. Pełny schemat modułu znajduje się na Rysunek 3



Rysunek 3: Moduł WAVReader

#### VGA

Moduł VGA jest naszym autorskim modułem, został stworzony w celu generowania fali na monitorze poprzez interfejs VGA. Bazuje on na sygnałach SampL oraz Srate\_Tick, na podstawie których generuje sygnały VGA\_R, VGA\_G, VGA\_B, VGA\_HS, VGA\_VS przekazywane bezpośrednio do interfejsu VGA. Poniżej znajduje sie dokładny opis działania modułu wraz z fragmentami kodu. Schemat modułu znajduje się na Rysunek 4



Rysunek 4: Moduł WAVReader

#### 1. Inicjalizacja wartości poczatkowych

Początkową fazą programu jest inicjalizacja danych wejściowych, oraz ustawienie najistotniejszych rzeczy dla Horizontal timing (H\_PX, H\_BS, H\_AS) oraz dla Vertical timing (V\_PX, V\_BS, V\_AS) [12]. Dodatkowo następuje inicjalizacja liczników i zmiennych pomocniczych. Kod dostępny na listingu listing 1.

Listing 1: Inicjalizacja zmiennych

```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
use IEEE.NUMERIC_STD.ALL;
entity VGA is
    Port ( Clk_50MHz : in STD_LOGIC;
           Res : in STD_LOGIC;
           SampL : in STD_LOGIC_VECTOR (15 downto 0); SampR : in STD_LOGIC_VECTOR (15 downto 0);
           Srate_Tick : in STD_LOGIC;
           VGA_R : out STD_LOGIC;
           VGA_G : out STD_LOGIC;
           VGA_B : out STD_LOGIC;
           VGA_HS : out STD_LOGIC;
           VGA_VS : out STD_LOGIC);
end VGA;
architecture Behavioral of VGA is
    constant H_PX : unsigned(10 downto 0) := to_unsigned(1040, 11);
    constant H_BS : unsigned(10 downto 0) := to_unsigned(856, 11);
    constant H_AS : unsigned(10 downto 0) := to_unsigned(976, 11);
    constant V_PX : unsigned(10 downto 0) := to_unsigned(666, 11);
    constant V_BS : unsigned(10 downto 0) := to_unsigned(637, 11);
    constant V_AS : unsigned(10 downto 0) := to_unsigned(643, 11);
    signal H_COUNTER : unsigned(10 downto 0) := (others => '0');
    signal V_COUNTER : unsigned(10 downto 0) := (others => '0');
    signal WRITE_COUNTER : unsigned(10 downto 0) := (others => '0');
    signal V_ENABLE : std_logic := '0';
    signal VIDEO_ON : std_logic := '0';
```

#### 2. Pamięć ROM

Ważnym elementem naszego programu jest pamieć ROM 800 bitowej, która będzie przechowywać dane pobrane z WAVReadera. Fragment kodu dostepny w listingu listing 2.

#### Listing 2: Pamięć ROM

```
type rom_type is array (799 downto 0) of std_logic_vector (8 downto 0)
;
    signal ROM : rom_type := (others => "011111111");
    signal WRITE_ENABLE : std_logic := '0';
```

#### 3. Proces zapisu do pamięci ROM

Proces ten monitoruje sygnały Clk\_50MHz (zegar) oraz Res (reset). Gdy Res jest aktywny (1), sygnał WRITE\_ENABLE jest ustawiany na 0, co wyłącza zapis do pamięci ROM. Jeśli sygnał Srate\_Tick jest aktywny (1), WRITE\_ENABLE jest ustawiany na 1, co włącza zapis do pamięci ROM. W przeciwnym razie WRITE\_ENABLE pozostaje wyłączony (0). Kod dostępny na listingu listing 3.

Listing 3: Proces zapisu do pamięci ROM

```
process(Clk_50MHz, Res)
begin
   if Res = '1' then
        WRITE_ENABLE <= '0';
   elsif rising_edge(Clk_50MHz) then
        if Srate_Tick = '1' then
            WRITE_ENABLE <= '1';
        else
            WRITE_ENABLE <= '0';
        end if;
   end process;</pre>
```

#### 4. Zapis próbek do pamięci ROM

Proces ten jest wyzwalany sygnałem Clk\_50MHz. Jeśli WRITE\_ENABLE jest aktywny (1), WRITE\_COUNTER jest inkrementowany. Najbardziej znaczące bity (MSB) sygnału SampL (od 15 do 7) są zapisywane do pamięci ROM w pozycji wskazanej przez WRITE\_COUNTER. Kod dostępny na listingu listing 4.

Listing 4: Zapis próbek do pamięci ROM

```
process(Clk_50MHz)
begin
   if rising_edge(Clk_50MHz) and WRITE_ENABLE = '1' then
        WRITE_COUNTER <= WRITE_COUNTER + 1;
        ROM(to_integer(WRITE_COUNTER)) <= SampL(15 downto 7); --
        Zapisanie 9 MSB do ROM
   end if;
end process;</pre>
```

#### 5. Proces synchronizacji poziomej (H COUNTER)

Proces ten monitoruje sygnały Clk\_50MHz i Res. Gdy Res jest aktywny (1), licznik H\_COUNTER jest resetowany do zera. Sygnał Clk\_50MHz powoduje, że H\_COUNTER jest inkrementowany. Jeśli H\_COUNTER osiągnie wartość H\_PX - 1 (1040 - 1), jest resetowany do zera, a sygnał V\_ENABLE jest ustawiany na 1, sygnalizując konieczność inkrementacji licznika pionowego (V\_COUNTER). Kod dostępny na listingu listing 5.

Listing 5: Proces synchronizacji poziomej

#### 6. Proces synchronizacji pionowej (V COUNTER)

Proces ten monitoruje sygnały Clk\_50MHz i Res. Gdy Res jest aktywny (1), licznik V\_COUNTER jest resetowany do zera. Sygnał CLK\_50MHz powoduje, że V\_COUNTER jest inkrementowany, jeśli sygnał V\_ENABLE jest aktywny (1). Jeśli V\_COUNTER osiągnie wartość V PX - 1 (666 - 1), jest resetowany do zera. Kod dostępny na listingu listing 6.

Listing 6: Proces synchronizacji pionowej

7. Generowanie sygnałów synchronizacji poziomej (VGA\_HS) i pionowej (VGA\_VS) Sygnał synchronizacji poziomej (VGA\_HS) jest aktywny (0) gdy H\_COUNTER znajduje się w zakresie od H\_BS (856) do H\_AS (976). Sygnał synchronizacji pionowej (VGA\_VS) jest aktywny (0) gdy V\_COUNTER znajduje się w zakresie od V\_BS (637) do V\_AS (643). Kod dostępny na listingu listing 7.

Listing 7: Generowanie sygnałów synchronizacji poziomej i pionowej

```
VGA_HS <= '0' when (H_COUNTER >= H_BS and H_COUNTER < H_AS) else '1'; VGA_VS <= '0' when (V_COUNTER >= V_BS and V_COUNTER < V_AS) else '1';
```

8. Kontrola sygnału wyjścia wideo (VIDEO ON)

Sygnał VIDEO\_ON jest aktywny (1) gdy H\_COUNTER i V\_COUNTER są w zakresie widocznych pikseli (800x600). Poza tym zakresem VIDEO\_ON jest nieaktywny (0). Kod dostępny na listingu listing 8.

Listing 8: Kontrola sygnału wyjścia wideo

#### 9. Generowanie sygnałów RGB (VGA R, VGA G, VGA B)

Proces ten kontroluje sygnały VGA\_R, VGA\_G i VGA\_B na podstawie wartości H\_COUNTER, V\_COUNTER i VIDEO\_ON. Gdy VIDEO\_ON jest aktywny (1), sygnały RGB są ustawiane na 1 lub 0 w zależności od wartości H\_COUNTER i V\_COUNTER w stosunku do danych zapisanych w pamięci ROM. Gdy VIDEO\_ON jest nieaktywny (0), sygnały RGB są ustawiane na 0. Kod dostępny na listingu listing 9.

Listing 9: Generowanie sygnałów RGB

```
process (H_COUNTER, V_COUNTER, VIDEO_ON)
begin
     if VIDEO_ON = '1' then
          if H_COUNTER < 800 and V_COUNTER < 600 then
                 if V_COUNTER = unsigned(ROM(to_integer(H_COUNTER)))
                      VGA_R <= '1';
                      VGA_G <= '1';
                      VGA_B <= '1';
                 else
                      VGA_R <= '0';
                      VGA_G <= '0';
                      VGA_B <= '0';
                 end if;
          else
                 VGA_R <= '0';
                 VGA_G <= ',0';
                 VGA_B <= '0';
          end if;
     else
          VGA_R <= '0';
          VGA_G <= '0';
          VGA_B <= '0';</pre>
     end if;
end process;
```

## 2..3 Symulacje

Przykładowe symulacje, które pozwoliły nam sprawdzić poprawność działania programu:

 $\bullet\,$ Symulacja przedstawiona na Rysunek 5 sprawdza poprawność generowania sygnału video\_on dla H\_Counter .



Rysunek 5: Symulacja sprawdzająca poprawność generowania sygnału video on dla H Counter

 $\bullet$  Symulacja przedstawiona na Rysunek 6 sprawdzająca poprawność generowania sygnału video\_on dla V\_Counter.



Rysunek 6: Symulacja sprawdzająca poprawność generowania sygnału video\_on dla V\_Counter

 $\bullet$  Symulacja przedstawiona na Rysunek 7 rozpoczyna rysowanie na danej wysokości testowej 255.



Rysunek 7: Symulacja rozpoczynająca rysowanie linii na wysokości 255

 $\bullet$  Symulacja przedstawiona na Rysunek 8 kończy rysowanie przykładowej linii na wysokości 255.



Rysunek 8: Symulacja kończąca rysowanie przykładowej linii na wysokości 255

## 3. Implementacja

## 3..1 Raporty

#### Rozmiar

Najważniejsze dane z raportu to:

- **LUTs** 3216kb
- Slices 1794kb

Pełny raport pamięci można zobaczyć na Rysunek 9

| Device Utilization Summary                     |       |           |             |         |  |
|------------------------------------------------|-------|-----------|-------------|---------|--|
| Logic Utilization                              | Used  | Available | Utilization | Note(s) |  |
| Number of Slice Flip Flops                     | 835   | 9,312     | 8%          |         |  |
| Number of 4 input LUTs                         | 3,032 | 9,312     | 32%         |         |  |
| Number of occupied Slices                      | 1,794 | 4,656     | 38%         |         |  |
| Number of Slices containing only related logic | 1,794 | 1,794     | 100%        |         |  |
| Number of Slices containing unrelated logic    | 0     | 1,794     | 0%          |         |  |
| Total Number of 4 input LUTs                   | 3,216 | 9,312     | 34%         |         |  |
| Number used as logic                           | 2,130 |           |             |         |  |
| Number used as a route-thru                    | 184   |           |             |         |  |
| Number used for Dual Port RAMs                 | 900   |           |             |         |  |
| Number used as Shift registers                 | 2     |           |             |         |  |
| Number of bonded <u>IOBs</u>                   | 40    | 232       | 17%         |         |  |
| Number of RAMB16s                              | 1     | 20        | 5%          |         |  |
| Number of BUFGMUXs                             | 1     | 24        | 4%          |         |  |
| Average Fanout of Non-Clock Nets               | 4.36  |           |             |         |  |

Rysunek 9: Raport rozmiaru użytej pamięci

#### Prędkość

Najważniejsze dane z raportu to:

- Worst Case Slack 8.210ns
- Best Case Achievable 11.790ns

Pełny raport prędkości mozna zobaczyć na Rysunek  $10\,$ 



Rysunek 10: Raport prędkości implementacji

#### 3..2 Podręcznik obsługi urządzenia

#### Podłączenie sprzętu

Pierwszą czynnością jaką należy zrobić, jest podłączenie głośnika analogowego do płyty Spartan-3E. Należy podłączyć przewód sygnałowy do pinu 5 lub 6 znajdującego się na lewej stronie płyty. Przewód masowy należy podłączyć pod pin oznaczony napisem 'GND'. Obrazek podglądowy poprawnego podłączenia znajduje się na Rysunek 11.



Rysunek 11: Poprawne podłączenie głośnika

Następną czynnością, którą należy zrobić w celu poprawnego podłączenia sprzętu, jest umieszczenie karty SD, z wgranymi plikami .wav do czytnika kart SD. Czytnik ten znajduje się z prawej strony płyty. Kartę wkładamy odwrotnie do jej neutralnej pozycji. Obrazek podglądowy poprawnego podłączenia znajduje się na Rysunek 12



Rysunek 12: Poprawne podłączenie karty SD

Ostatnią ważną czynnością jest podłączenie monitora do portu VGA na płycie. Port znajduje się na samej górze płyty. Obrazek podglądowy z poprawnie podłączonymi wszystkimi urządzeniami znajduje się na Rysunek 13



Rysunek 13: Poprawne podłączone urządzenia

#### Obsługa programu

Po poprawnym podłączeniu urządzeń zewnątrznych, można przejść do obsługi programu. W tym celu pierwszą czynnością jest wybór pliku do wczytania z karty SD. Służą do tego cztery przełączniki znajdujące się w prawym dolnym rogu płyty. Wybór pliku polega na włączeniu odpowiedniej ilości przełaczników. Liczenie opiera sie o system binarny, przy czym lewy skrajny przełącznik oznacza najstarszy bit  $2^3$ . Przykładowo włączony przełącznik 1 i 3 binarnie da sumę 5, czyli plik o nazwie 5.way zostanie wybrany do wczytania danych. Zdjęcie podglądowe znajduje się na Rysunek 14



Rysunek 14: Przełączniki do wyboru pliku

Następnie wymagana jest obsługa potencjometru znajdującego się w lewym dolnym rogu płyty. Przesunięcie pokrętła w lewo rozpocznie czytanie danych z pliku oraz uruchomi wyświetlanie fali na monitorze. Natomiast przesunięcie pokrętła w prawo, przerwie działanie programu, co za tym idzie, czytanie pliku oraz wyświetlanie fali. Zdjęcie podglądowe znajduje się na Rysunek 15



Rysunek 15: Potencjometr do sterowania programem

## 4. Podsumowanie

#### 4..1 Ocena krytyczna

Podsumowując naszą pracę, udało nam się zaimplementować większość planowanych funkcjonalności takich jak:

- Obsługa VGA
- Wczytywanie danych z WAV do pamięci ROM
- Generowanie fali na podstawie danych oraz wyświetlanie jej na monitorze

Jeżeli byśmy mogli zacząć projekt jeszcze raz, z aktualną wiedzą, zrobilibyśmy kilka rzeczy lepiej i sprawniej. Dużo czasu zmarnowaliśmy na próbie wyświetlania danych zczytanych z WAV bezpośrednio na port VGA, zamiast skorzystać z pamięci ROM. Dużo czasu zajęło nam też, zrozumienie i opanowanie działania interfejsu VGA.

Efekty naszej pracy można zobaczyć na Rysunek 16, Rysunek 17, Rysunek 18



Rysunek 16: Wyświetlanie fali - Stan bezczynności



Rysunek 17: Wyświetlanie fali - W trakcie



Rysunek 18: Wyświetlanie fali - W trakcie

## 4..2 Dalsze prace

Następną rzeczą do wprowadzenia, na którą zabrakło nam już czasu, jest wyzwalacz zapisu, który pomógłby ustabilizować wyświetlaną falę. Dobrym pomysłem byłoby również wprowadzenie możliwości zapałzowania wyświetlania fali.

Kod źródłowy dostępny na github [13]

# Spis rysunków

| 1  | Spartan-3E, głośnik, karta SD                                                | 3  |
|----|------------------------------------------------------------------------------|----|
| 2  | Schemat modułów                                                              | 4  |
| 3  | Moduł WAVReader                                                              | 5  |
| 4  | Moduł WAVReader                                                              | 5  |
| 5  | Symulacja sprawdzająca poprawność generowania sygnału video_on dla H_Counter | 10 |
| 6  | Symulacja sprawdzająca poprawność generowania sygnału video_on dla V_Counter | 11 |
| 7  | Symulacja rozpoczynająca rysowanie linii na wysokości 255                    | 12 |
| 8  | Symulacja kończąca rysowanie przykładowej linii na wysokości 255             | 13 |
| 9  | Raport rozmiaru użytej pamięci                                               | 14 |
| 10 | Raport prędkości implementacji                                               | 14 |
| 11 | Poprawne podłączenie głośnika                                                | 15 |
| 12 | Poprawne podłączenie karty SD                                                | 15 |
| 13 | Poprawne podłączone urządzenia                                               | 16 |
| 14 | Przełączniki do wyboru pliku                                                 | 16 |
| 15 | Potencjometr do sterowania programem                                         | 17 |
| 16 | Wyświetlanie fali - Stan bezczynności                                        | 17 |
| 17 | Wyświetlanie fali - W trakcie                                                | 18 |
| 18 | Wyświetlanie fali - W trakcie                                                | 18 |

# Listings

| 1 | Inicjalizacja zmiennych                                 |
|---|---------------------------------------------------------|
| 2 | Pamięć ROM                                              |
| 3 | Proces zapisu do pamięci ROM                            |
| 4 | Zapis próbek do pamięci ROM                             |
| 5 | Proces synchronizacji poziomej                          |
| 6 | Proces synchronizacji pionowej                          |
| 7 | Generowanie sygnałów synchronizacji poziomej i pionowej |
| 8 | Kontrola sygnału wyjścia wideo                          |
| 9 | Generowanie sygnałów RGB                                |

## Bibliografia

- [1] Wikipedia. Vga. https://en.wikipedia.org/wiki/Video\_Graphics\_Array, 2024.
- [2] SECONS Ltd. Vga signal timing. http://www.tinyvga.com/vga-timing, 2008.
- [3] Wikipedia. Resource interchange file format. https://en.wikipedia.org/wiki/Resource\_Interchange\_File\_Format, 2024.
- [4] Wikipedia. Wav. https://en.wikipedia.org/wiki/WAV, 2024.
- [5] Xilinx. Spartan-3E FPGA Starter Kit Board User Guide. AMD, 2011. https://docs.amd.com/v/u/en-US/ug230.
- [6] Xilinx. Xc3s500e. https://www.amd.com/en.html, 2008.
- [7] dr. inż. Jarosław Sugier. Rotaryenc. https://fpga.iiar.pwr.edu.pl/Spartan3E/#\_Toc99974101, 2008.
- [8] dr. inż. Jarosław Sugier. Wavreader. https://fpga.iiar.pwr.edu.pl/Spartan3E/#\_Toc99974115, 2008.
- [9] dr. inż. Jarosław Sugier. Fsm sendsamples. https://fpga.iiar.pwr.edu.pl/Spartan3E/#\_Toc99974133, 2008.
- [10] dr. inż. Jarosław Sugier. Dacwrite. https://fpga.iiar.pwr.edu.pl/Spartan3E/#\_Toc99974110, 2008.
- [11] dr. inż. Jarosław Sugier. Lcd1x64. https://fpga.iiar.pwr.edu.pl/Spartan3E/#\_Toc99974107, 2008.
- [12] SECONS Ltd. Vesa signal 800 x 600 @ 72 hz timing. http://www.tinyvga.com/vga-timing/800x600@72Hz, 2008.
- [13] Kamil Pawelski Adam Troszczyński. Kod źródłowy. https://github.com/Kamil-Pawelski/Uk-ady/tree/main, 2024.