

# **Computer Architecture**

강의 #5: Enhancing Performance with Pipelining (1)

2021년 1학기 Young Geun Kim (김영근)

### **Pipelined Instruction Execution**

Sequential Execution



Pipelined Execution



ADD \$3, \$1, \$2

SUB \$4, \$5, \$6

AND \$7, \$8, \$9

#### **Pipelining**

■ Pipelining은 1 Cycle에 여러 명령어가 동시에 수행될 수 있도록 구현하는 기술임

#### ■ 장점

- Functional Unit들의 사용률을 더욱 향상시킴
- 성능을 매우 크게 향상시킴

#### ■ 단점

- 하드웨어 구성 및 Control Logic이 매우 복잡해짐
- "Hazard"라는 실행 결과에 영향을 미칠 수 있는 요소가 발생함

#### **Sequential Processing**

- 새로운 작업은 현재 작업이 끝난 후에만 시작될 수 있음
  - A가 일하는 동안, B는 기다림
  - A가 끝나면, B가 일을 시작함



#### **Pipelined Processing**

- 새로운 작업은 현재 작업 Set 중 첫 번째 작업이 끝나면 시작될 수 있음
  - A가 세탁기를 사용하는 동안 B는 기다림
  - A가 세탁기 사용을 끝내고 건조기를 사용하는 동안 B는 세탁 기를 사용할 수 있음



# **Basic Pipeline**

|                     | Clock number |    |    |     |     |     |     |     |    |
|---------------------|--------------|----|----|-----|-----|-----|-----|-----|----|
| Instruction number  | 1            | 2  | 3  | 4   | 5   | 6   | 7   | 8   | 9  |
| Instruction i       | IF           | ID | EX | MEM | WB  |     |     |     |    |
| Instruction i + 1   |              | IF | ID | EX  | MEM | WB  |     |     |    |
| Instruction $i + 2$ |              |    | IF | ID  | EX  | MEM | WB  |     |    |
| Instruction $i + 3$ |              |    |    | IF  | ID  | EX  | MEM | WB  |    |
| Instruction i + 4   |              |    |    |     | IF  | ID  | EX  | MEM | WB |

#### 간단한 비교

- 다음과 같은 시스템을 구축한다고 가정
  - Register File 접근 시간: 1 ns
  - ALU 연산 시간: 2 ns
  - 메모리 접근 시간: 2 ns

■ Single-Cycle과 Multi-Cycle, 그리고 Pipelined Approach를 비교해보자

# 간단한 비교 (Cont'd)

#### ■ 각 명령어 종류를 고려해보면

| Instruction<br>Class | Instruction<br>Fetch | Register<br>Fetch | Execute<br>(ALU Op) | Memory<br>Access | Register<br>Write | Total time |
|----------------------|----------------------|-------------------|---------------------|------------------|-------------------|------------|
| R-format             | 2 ns                 | 1 ns              | 2 ns                |                  | 1 ns              | 6 ns       |
| Load word            | 2 ns                 | 1 ns              | 2 ns                | 2 ns             | 1 ns              | 8 ns       |
| Store word           | 2 ns                 | 1 ns              | 2 ns                | 2 ns             |                   | 7 ns       |
| Branch               | 2 ns                 | 1 ns              | 2 ns                |                  |                   | 5 ns       |

#### 간단한 비교 (Cont'd)

#### Single-Cycle

가장 Clock Cycle Time이 긴 load 명령어에 전체 Clock Rate가
 맞춰지게 됨 -> 8 ns Clock

#### Multi-Cycle

- 가장 Clock Cycle Time이 긴 Step (또는 Stage)에 Clock Rate가 맞춰지게 됨 -> 2 ns Clock
- 명령어 종류에 따라 Cycle 수가 다음과 같이 달라짐
  - R-format: 4 Cycles
  - Load: 5 Cycles
  - Store: 4 Cycles
  - Branch: 3 Cycles

#### Pipelined Processor

- 복잡한 Control로 인한 Delay 증가를 제외하면, Multi-Cycle 대비 4배 가량 성능을 향상시킬 수 있음

#### **Pipeline Divisions**

- (Multi-Cycle 처럼) Datapath를 각각 1 Cycle의 Stage 로 나눔
- MIPS Pipeline에서 명령어들은 3-5 Stage로 실행됨



### Load 명령어 5 Stages

- IF: Instruction Fetch
  - 명령어를 Memory에서 불러옴
  - PC를 증가시킴
- RF/ID: Register Fetch and Instruction Decode
  - Register에서 Base Address값을 불러옴
- EX: Execute
  - Base Address에 Sign-extended Offset을 더함
- MEM: Memory
  - Data Memory에서 Data를 불러옴
- WB: Write Back
  - 불러온 Data를 Register File에 저장함



### **Pipelining Load**

- Load 명령어는 5 Stage 모두 사용함
  - 다섯 개의 독립적인 Functional Unit이 각 Stage에서 사용됨
    각각의 Functional Unit은 오직 한번만 수행됨
  - 또 다른 Load 명령어가 첫 번째 Load 명령어의 IF Stage가 끝나자마자 실행될 수 있음
  - 각각의 Load는 끝날 때 까지 5 Cycle이 걸림
  - Throughput (= 처리량 = 단위 시간 동안 실행된 명령어의 수)은 매우 커짐



### **Pipelining Load (Cont'd)**

- Functional Unit들은 독립적으로 사용되어야 함!
  - IF Stage를 위한 명령어 Memory, PC + 4 계산
  - RF/ID Stage에 Register File을 읽음
  - EX Stage에 ALU가 사용됨
  - Mem Stage에 Data Memory가 사용됨
  - WB Stage에 Register
- 매 Cycle에 명령어가 하나씩 Pipeline에 들어감
  - 매 Cycle에 명령어가 하나씩 끝남
  - 이상적인 CPI는 결국 1이 됨

### R-Type 명령어 4 Stage

- IF: Instruction Fetch
  - 명령어를 Memory에서 불러옴
  - PC를 증가시킴 (다음 명령어가 바로 다음 Cycle에 실행될 수 있도록)
- RF/ID: Register Fetch and Instruction Decode
  - Register에서 계산할 값들을 불러옴
- EX: Execute
  - Register에서 불러온 값들에 대한 연산을 수행함
- WB: Write Back
  - 연산의 결과물을 Register File에 저장함



#### **Pipelining R-Type**

- R-Type 명령어는 4 Stage를 사용함
  - 네개의 독립적인 Functional Unit이 각 Stage에서 사용됨
    - 각각의 Functional Unit은 오직 한번만 수행됨
  - 또 다른 R-Type 명령어는 첫 번째 명령어의 IF Stage가 끝나자마자 실행될 수 있음
  - 각각의 R-Type 명령어는 끝날 때 까지 4 Cycle이 걸림
  - Throughput (= 처리량)은 Load와 마찬가지로 매우 커짐



#### **Pipeline Datapath**













## 수정된 Pipelined Datapath

#### ■ Write Register의 번호를 유지하기 위해

Load 명령어가 WB Stage에 있을 때, IF/ID Stage에는 다른 명령어가 실행되고 있으므로, Write Register번호를 유지하기 위해서는..



#### **Pipeline Control**

■ Single-Cycle 및 Multi-Cycle 구현처럼, Pipeline을 위해서도 Control 신호를 추가해야함

■ 단, Single-Cycle이나 Multi-Cycle과는 다르게, 하나의 명령어가 다른 명령어의 Control에 영향을 미치지 않아야 함!

#### **Load Control at Execute**



#### **Control Signals**

- RF/ID Stage에서 하나의 Main Control Unit이 해당 명령어를 위해 필요한 Control Signal을 모두 생성함
  - 1 Cycle 후에 EX Stage에서 쓰일 Control 신호 (ExtOp, ALUSrc, ...)
  - 2 Cycles 후에 MEM Stage에서 쓰일 Control 신호 (MemR, Branch, ..)
  - 3 Cycles 후에 WB Stage에서 쓰일 Control 신호 (MemtoReg, MemWr, ..)



#### **Control Signals (Cont'd)**

■ 각 Stage에서 사용되는 Control Signal들



### Pipelined Datapath with Controls



#### 구현 비교

Single-Cycle Implementation



Multi-Cycle Implementation



Pipeline Implementation



#### ■ 다음과 같은 명령어들을 실행한다고 가정

- lw \$10, 20 (\$1)
- sub \$11, \$2, \$3
- and \$12, \$4, \$5
- or \$13, \$6, \$7
- add \$14, \$8, \$9

#### ■ 가정

- Hazard는 없음

#### Hazard

- 다음 명령어가 바로 실행될 수 없는 몇몇 경우가 있음
- 곧 다룰 예정!

















