

# Wydział Elektroniki i Technik Informacyjnych

Systemy Komputerowe (SYKOM)

# Obsługa rejestrów przez AXI-Lite

Kacper Capiga Karol Godlewski 331463 331474

15 maja 2025

# Spis treści

| 1 | Cel | l laboratorium                                   | 2  |
|---|-----|--------------------------------------------------|----|
| 2 | Uży | yte oprogramowanie                               | 3  |
|   | 2.1 | Icarus Verilog                                   | 3  |
|   | 2.2 | GTKWave                                          |    |
| 3 | Oni | is protokołu                                     | 4  |
|   | 3.1 | Operacja zapisu                                  |    |
|   | 0.1 | 3.1.1 Write address channel                      |    |
|   |     | 3.1.2 Write data channel                         |    |
|   |     | 3.1.3 Write response channel                     |    |
|   | 3.2 | Operacja odczytu                                 |    |
|   | 5.4 | 3.2.1 Read address channel                       |    |
|   |     | 3.2.2 Read data channel                          |    |
|   | 3.3 |                                                  |    |
|   | 5.5 | Znaczenie S_AXI_BRESP oraz S_AXI_RRESP           | 6  |
| 4 | Ana | aliza kodu                                       | 7  |
|   | 4.1 | Opis wejść i wyjść modułu AXI-Lite               | 7  |
|   | 4.2 | Wewnętrzne rejestry i kable                      |    |
|   | 4.3 | Operacja zapisu                                  |    |
|   |     | 4.3.1 Write strobe                               |    |
|   |     | 4.3.2 Dekodowanie i zapis                        |    |
|   |     | 4.3.3 Gotowość na zapis                          | 9  |
|   |     | 4.3.4 Odpowiedź na zapis                         |    |
|   | 4.4 |                                                  |    |
|   | 1.1 | 4.4.1 Dekodowanie i wystawianie DWORD z rejestru |    |
|   |     | 4.4.2 Odpowiedź na odczyt                        |    |
|   |     | 4.4.2 Oupowicd2 na odc2y (                       | 11 |
| 5 | Ana | aliza wyników                                    | 12 |
|   | 5.1 | Operacja zapisu                                  | 12 |
|   | 5.2 | Operacja odczytu                                 | 13 |
| 6 | Wn  | nioski                                           | 15 |

# 1 Cel laboratorium

Celem laboratorium jest zrozumienie oraz opanowanie obsługi protokołu AXI-Lite, poprzez napisanie modułu w języku Verilog, który umożliwia zapis i odczyt rejestrów z wykorzystaniem protokołu.

# 2 Użyte oprogramowanie

# 2.1 Icarus Verilog

Symulator języka opisu sprzętu Verilog, używany do symulacji i testowania projektów cyfrowych. Do pobrania ze strony https://bleyer.org/icarus/. Instalator zawiera również maszynę wirtualną vvp uruchamiającą pliki .vvp. Po zainstalowaniu korzysta się z niego za pomocą komendy iverilog -o <file.vvp> <module.v>, przyjmującej wiele argumentów pozycyjnych. Wygenerowany plik pośredni .vvp można następnie uruchomić za pomocą komendy vvp <file.vvp>, wówczas jeśli projekt zawierał instrukcje typu \$display czy \$dumpfile maszyna wirtualna wypisze informacje na standardowe wyjście lub do odpowiedniego pliku.

#### 2.2 GTKWave

Narzędzie do wyświetlania przebiegów czasowych zapisanych w formacie VCD (ang. Value Change Dump) na licencji GNU do pobrania ze strony https://gtkwave.sourceforge.net/. Po zainstalowaniu narzędzia korzysta się z niego za pomocą komendy gtkwave <file.vcd>. Plik .vcd generuje się poprzez wyeksportowanie wszystkich zarejestrowanych sygnałów w module testującym w następujący sposób.

```
initial begin
    $dumpfile("dump.vcd"); // Nazwa pliku wynikowego
    $dumpvars(0, top_module); // Zarejestruj wszystkie sygnały z top_module
end
```

Kod 1: Eksportowanie zarejestrowanych sygnałów w module testującym

W trakcie pracy przydatna jest funkcja zapisywania konfiguracji, w tym wyświetlanych przebiegów, sposobu ich formatowania i kolorowania za pomocą funkcji File > Write Save File As. Zapisany plik konfiguracyjny można użyć jako trzeci argument pozycyjny przy korzystaniu z gtkwave. Plik konfiguracyjny nie zawiera informacji o samym przebiegu, jedynie sposób przedstawiania tych danych przez gtkwave.

# 3 Opis protokołu

Protokół AXI-Lite korzysta z 17 sygnałów podzielonych na 5 kanałów (2 kanały do odczytu i 3 do zapisu) opisanych w poniższych podsekcjach oraz sygnału zegarowego (S\_AXI\_ACLK) i resetu aktywnego w stanie niskim (S\_AXI\_ARESETN).

### 3.1 Operacja zapisu

Wszystkie sygnały zostały opisane z perspektywy urządzenia slave.

#### 3.1.1 Write address channel

Jest to kanał służący do wymiany informacji o adresie, pod który *master* dokonuje zapisu. W skład tego kanału wchodzą następujące sygnały:

- S\_AXI\_AWADDR 32 lub 64 bitowy (w zależności od architektury procesora) sygnał wejściowy oznaczający adres pod jaki *master* zapisuje dane,
- S\_AXI\_AWVALID 1 bitowy sygnał wejściowy oznaczający, że adres wystawiony na szynie S\_AXI\_AWADDR jest prawidłowy,
- S\_AXI\_AWREADY 1 bitowy sygnał wyjściowy oznaczający gotowość slave'a do przyjęcia adresu.

#### 3.1.2 Write data channel

Kanał ten służy do przesyłania danych, które mają zostać zapisane pod adres wskazany w Write address channel. W jego skład wchodzą następujące sygnały:

- S\_AXI\_WDATA 32 lub 64 bitowy (w zależności od architektury procesora) sygnał wejściowy, który zawiera DWORD lub QWORD (odpowiednio liczba 32 lub 64 bitowa) zapisania w rejestrze,
- S\_AXI\_WSTRB 4 lub 8 bitowy (w zależności od architektury procesora) sygnał wejściowy, który oznacza bajty do zmodyfikowania w zapisywanym rejestrze,
- S\_AXI\_WVALID 1 bitowy sygnał wejściowy oznaczający, że DWORD lub QWORD wystawiony na S\_AXI\_WDATA jest prawidłowy,
- S\_AXI\_WREADY 1 bitowy sygnał wyjściowy oznaczający gotowość slave'a na przyjęcie danych do zapisu.

### 3.1.3 Write response channel

Ostatnim kanałem służącym do zapisu z wykorzystaniem AXI-Lite jest kanał odpowiedzi na zapis, który składa się z sygnałów:

- S\_AXI\_BREADY 1 bitowy sygnał wejściowy oznaczający gotowość master'a na przyjęcie odpowiedzi,
- S\_AXI\_BRESP 2 bitowy sygnał wyjściowy, odpowiedź slave'a na zapis,
- S\_AXI\_BVALID 1 bitowy sygnał wyjściowy, oznaczający poprawność sygnału S\_AXI\_BRESP.

Transakcję zapisu można podzielić na 3 kroki:

- 1. *Master* wystawia adres na S\_AXI\_AWADDR, dane do zapisu na S\_AXI\_WDATA oraz oznacza bajty do zapisu na S\_AXI\_WSTRB. Oprócz tego podnosi sygnały kontrolne: S\_AXI\_AWVALID, S\_AXI\_WVALID oraz S\_AXI\_BREADY.
- 2. Slave podnosi sygnały S\_AXI\_AWREADY oraz S\_AXI\_WREADY.
- 3. Handshake został zakończony więc master może opuścić sygnały S\_AXI\_AWVALID oraz S\_AXI\_WVALID (może także zmienić dane na S\_AXI\_WSTRB, S\_AXI\_WDATA i S\_AXI\_AWADDR). Slave wystawia odpowiedź na zapis na S\_AXI\_BRESP oraz podnosi sygnał S\_AXI\_BVALID.

# 3.2 Operacja odczytu

Operacja odczytu wymaga wykorzystania 2 opisanych niżej kanałów.

#### 3.2.1 Read address channel

Kanał ten zawiera analogiczne do Write address channel sygnały:

- S\_AXI\_ARADDR 32 lub 64 bitowy (w zależności od architektury procesora) sygnał wyjściowy oznaczający adres spod jakiego *master* odczytuje dane,
- S\_AXI\_ARVALID 1 bitowy sygnał wejściowy oznaczający, że adres wystawiony na szynie S\_AXI\_ARADDR
  jest prawidłowy,
- S\_AXI\_ARREADY 1 bitowy sygnał wyjściowy oznaczający gotowość slave'a do przyjęcia adresu.

#### 3.2.2 Read data channel

Kanał ten również jest bardzo podobny do Write data channel, z drobnymi różnicami: zawiera on dodatkowo S\_AXI\_RRESP (braku oddzielnego kanału na odpowiedź na odczyt) oraz brak kanału odpowiadającego za strobe. Wszystkie sygnały tego kanału to:

- S\_AXI\_RDATA 32 lub 64 bitowy (w zależności od architektury procesora) sygnał wyjściowy, który zawiera DWORD lub QWORD (odpowiednio liczba 32 lub 64 bitowa) odczytane z rejestru,
- S\_AXI\_RVALID 1 bitowy sygnał wyjściowy oznaczający, że DWORD lub QWORD wystawiony na S\_AXI\_WDATA jest prawidłowy,
- S\_AXI\_RREADY 1 bitowy sygnał wejściowy oznaczający gotowość master'a na przyjęcie danych odczytanych spod wskazanego adresu,
- S\_AXI\_RRESP 2 bitowy sygnał wyjściowy, odpowiedź slave'a na odczyt.

Transakcje odczytu można podzielić na 2 kroki:

- 1. *Master* wystawia adres na S\_AXI\_ARADDR i podnosi sygnały kontrolne S\_AXI\_ARVALID i S\_AXI\_RREADY, do momentu kiedy *slave* podniesie sygnał S\_AXI\_ARREADY.
- 2. Handshake został zakończony więc sygnały S\_AXI\_ARVALID (oraz S\_AXI\_ARADDR) mogą zostać opuszczone. Slave wystawia odczytane spod wskazanego rejestru dane na S\_AXI\_RDATA oraz podnosi S\_AXI\_RVALID i ustawia S\_AXI\_RRESP.

### 3.3 Znaczenie S\_AXI\_BRESP oraz S\_AXI\_RRESP

Sygnał  ${\tt S\_AXI\_BRESP}$ może przyjąć jedną z następujących wartości:

- 00 (OKAY) operacja zakończona sukcesem,
- 01 (EXOKAY) operacja na wyłączność zakończona sukcesem (wartość nie używana w AXI-Lite, wykorzystywana tylko w pełnym AXI),
- 10 (SLVERR) błąd slave'a.
- 11 (DECERR) błąd dekodowania adresu.

### 4 Analiza kodu

# 4.1 Opis wejść i wyjść modułu AXI-Lite

Na listingu 2 widoczny jest kod w języku Verilog, który definiuje interfejs modułu. W skład interfejsu wchodzą sygnały omówione w sekcji 3. Oprócz tego moduł posiada parametr, który zmienia długość adresu, tym samym ograniczając liczbę możliwych do zaadresowania rejestrów do 2<sup>ADDR\_WIDTH-2</sup>.

```
module axil #(
      parameter ADDR_WIDTH = 4 // 4 registers: 0x00, 0x04, 0x08, 0x12
   )(
3
       // Global signals
       input wire S_AXI_ACLK,
       input wire S_AXI_ARESETN,
       // AXI4-Lite slave interface
       // Write address channel
10
       input wire [ADDR_WIDTH-1:0] S_AXI_AWADDR, // Write address
11
       input wire S_AXI_AWVALID, // Write address valid
       output wire S_AXI_AWREADY, // Write address ready (slave is ready for address)
14
       // Write data channel
15
       input wire [31:0] S_AXI_WDATA, // Write data
16
       input wire [3:0] S_AXI_WSTRB, // Strobe (which bytes are valid)
17
       input wire S_AXI_WVALID, // Write data valid
       output wire S_AXI_WREADY, // Write data ready (slave is ready for data)
       // Write response channel
       input wire S_AXI_BREADY, // Response ready (Master can accept the response)
       output wire [1:0] S_AXI_BRESP, // Write response
23
       output wire S_AXI_BVALID, // Write response valid
24
25
       // Read address channel
       input wire [ADDR_WIDTH-1:0] S_AXI_ARADDR, // Read address
       input wire S_AXI_ARVALID, // Read address valid
       output wire S_AXI_ARREADY, // Read address ready (slave is ready for address)
30
       // Read data channel
31
       output wire [31:0] S_AXI_RDATA, // Read data
32
       output wire [1:0] S_AXI_RRESP, // Read response
33
       output wire S_AXI_RVALID, // Read valid (data on bus is valid)
       input wire S_AXI_RREADY // Read ready (master can read from bus)
  );
```

Kod 2: Wejścia i wyjścia modułu

### 4.2 Wewnętrzne rejestry i kable

Listing 3 przedstawia definicję wewnętrznych rejestrów oraz kabli (ang. wire) modułu. Moduł zawiera dwa rejestry 32 bitowowe do odczytu i zapisu przez AXI-Lite (ctrl\_reg oraz in\_angle\_reg) oraz dwa rejestry 32 bitowe tylko do odczytu (out\_cos\_reg i out\_sin\_reg). Oprócz tego zawiera on jeszcze rejestry służące synchronizacji wyjść z sygnałem zegarowym.

```
// Inner wires and registers
wire axil_read_ready, axil_write_ready;
reg axil_read_valid, axil_awready, axil_bvalid, axil_arready;
reg [31:0] axil_read_data;

// Our registers
reg [31:0] ctrl_reg, in_angle_reg, out_cos_reg, out_sin_reg;

// Strobe wires
wire [31:0] ctrl_strb, in_angle_strb;
```

Kod 3: Zdefiniowanie rejestrów i połączeń wewnętrznych

# 4.3 Operacja zapisu

#### 4.3.1 Write strobe

Listing 4 przedstawia funkcję aplikującą S\_AXI\_WSTRB do poszczególnych rejestrów. Generuje ona dla każdego z kabli po 4 przypisania warunkowe (oddzielne dla każdego bajtu), które przypisują każdemu bajtowi wartość zapisaną w rejestrze, jeżeli *strobe* dla tego bajtu jest zerem lub wartość wystawioną na S\_AXI\_WDATA.

```
// Write strobe logic
function [31:0] apply_wstrb;
input [31:0] prior_data;
input [31:0] new_data;
input [3:0] wstrb;

integer k;
for(k = 0; k < 4; k = k+1)
begin
apply_wstrb[k*8 +: 8] = wstrb[k] ? new_data[k*8 +: 8] : prior_data[k*8 +: 8];
end
endfunction

assign ctrl_strb = apply_wstrb(ctrl_reg, S_AXI_WDATA, S_AXI_WSTRB);
assign in_angle_strb = apply_wstrb(in_angle_reg, S_AXI_WDATA, S_AXI_WSTRB);</pre>
```

Kod 4: Aplikowanie S\_AXI\_WSTRB do kabli, które następnie będą służyć do zapisu w rejestrach

#### 4.3.2 Dekodowanie i zapis

Dekodowanie adresów i zapis do rejestrów (a także resetowanie rejestrów) przedstawiono na listingu 5. W momencie kiedy moduł jest gotowy do zapisu (axil\_write\_ready opisane w sekcji 4.3.3) następuje zapisanie wskazanego przez adres rejestru wartością po zaaplikowaniu S\_AXI\_WSTRB.

```
// Write logic
           always @(posedge S_AXI_ACLK)
2
           if (!S_AXI_ARESETN)
           begin
           // Ctrl
                  ctrl_reg <= 0;
           // Input
                  in_angle_reg <= 0;</pre>
           end else if (axil_write_ready)
           begin
                  case(S_AXI_AWADDR[ADDR_WIDTH-1:2])
12
                  2'b00: ctrl_reg <= ctrl_strb;
13
                  2'b01: in_angle_reg <= in_angle_strb;
14
                  // out_sin_reg and out_cos_reg are ro (outputs)
15
                  endcase
16
           end
```

Kod 5: Zapis do rejestrów

### 4.3.3 Gotowość na zapis

Wyjścia S\_AXI\_WREADY oraz S\_AXI\_AWREADY powinny być zsynchronizowane i podniesione w momencie kiedy slave nie wykonuje operacji zapisu, natomiast master wystawi S\_AXI\_WVALID oraz S\_AXI\_AWVALID. Slave nie jest jednak gotowy na zapis kolejnej wartości do rejestrów w momencie kiedy wysoko jest sygnał S\_AXI\_BVALID lub nisko S\_AXI\_BREADY, ponieważ oznacza to, że master nie odczytał jeszcze odpowiedzi na poprzedni zapis (poprzednia transakcja nie została zakończona). Wprowadzono również opóźnienie nie pozwalające na wystawienie sygnałów gotowości do zapisu wysoko przez 2 cykle zegarowe pod rząd (jest to rejestr, więc gdyby tego nie zrobiono, to master mógłby w tym samym cyklu wystawić S\_AXI\_BVALID oraz zażądać następnej operacji zapisu). Opis w języku Verilog wygląda tak jak na listingu 6.

```
// Write ready signals
       always @(posedge S_AXI_ACLK)
       if (!S_AXI_ARESETN)
                  axil_awready <= 1'b0;</pre>
          else
                  axil_awready <= !axil_awready &&
                              (S_AXI_AWVALID && S_AXI_WVALID) &&
                              (!S_AXI_BVALID || S_AXI_BREADY);
       // AWREADY and WREADY are basically the same
10
       assign S_AXI_AWREADY = axil_awready;
       assign S_AXI_WREADY = axil_awready;
12
13
       assign axil_write_ready = axil_awready;
14
```

Kod 6: Sygnały S\_AXI\_WREADY oraz S\_AXI\_AWREADY

#### 4.3.4 Odpowiedź na zapis

Sygnał odpowiedzi na zapis ma na stałe przypisaną wartość 2'b00 (OKAY), która jest prawidłowa dopiero w momencie wystawienia sygnału S\_AXI\_BVALID, którego podniesienie następuje po podniesieniu sygnałów gotowości do zapisu, aby w następnym cyklu zegarowym zakończyć transakcję (jeżeli *master* trzyma wysoko sygnał S\_AXI\_BREADY). Sytuacja ta przedstawiona jest w kodzie 7 poniżej.

Kod 7: Sygnał S\_AXI\_BVALID

# 4.4 Operacja odczytu

### 4.4.1 Dekodowanie i wystawianie DWORD z rejestru

Listing 8 przedstawia logikę odczytu z rejestrów, która jest analogiczna jak zapis, z tą różnicą, że można odczytywać spod wszystkich adresów.

```
// Read logic
       always @(posedge S_AXI_ACLK)
       begin
       if (!S_AXI_ARESETN)
       begin
           axil_read_data <= 0;</pre>
           out_cos_reg <= 0;</pre>
           out_sin_reg <= 0;
       end else if (!S_AXI_RVALID || S_AXI_RREADY)
       begin
10
                   case(S_AXI_ARADDR[ADDR_WIDTH-1:2])
11
               2'b00: axil_read_data <= ctrl_reg;
               2'b01: axil_read_data <= in_angle_reg;
               2'b10: axil_read_data <= out_cos_reg;</pre>
               2'b11: axil_read_data <= out_sin_reg;
15
                   endcase
16
           end
17
       if (!axil_read_ready)
18
           axil_read_data <= 0;</pre>
19
       end
20
       assign S_AXI_RDATA = axil_read_data;
```

Kod 8: Dekodowanie adresu i operacja odczytu

### 4.4.2 Odpowiedź na odczyt

Podobnie jak w przypadku zapisu sygnał S\_AXI\_RVALID wystawiany jest w momencie kiedy pojawi się prawidłowy adres a *slave* jest gotowy na adres (dane na szynie S\_AXI\_RDATA wystawione są po otrzymaniu prawidłowego adresu), aby zakończyć transakcję w następnym cyklu zegara. Ustawienie S\_AXI\_ARREADY jako dopełnienia S\_AXI\_RVALID pozwala na niezwłoczne przejście z jednej operacji odczytu do drugiej.

```
// Read response
       always @(posedge S_AXI_ACLK)
       if (!S_AXI_ARESETN)
          axil_read_valid <= 1'b0;</pre>
       else if (axil_read_ready)
          axil_read_valid <= 1'b1;
       else if (S_AXI_RREADY)
          axil_read_valid <= 1'b0;
       assign S_AXI_RVALID = axil_read_valid;
10
       // We are ready for read once address is valid and we are ready for address
       assign axil_read_ready = (S_AXI_ARVALID && S_AXI_ARREADY);
13
14
       // We are ready for next read when rvalid is down
15
       always @(*)
16
              axil_arready = !S_AXI_RVALID;
17
          assign S_AXI_ARREADY = axil_arready;
```

Kod 9: Odpowiedź na odczyt

# 5 Analiza wyników

# 5.1 Operacja zapisu

### Zapis pełnej 32 bitowej liczby

Rysunek 1 przedstawia przebieg sygnałów podczas zapisu z wykorzystaniem opisanego modułu. Na przebiegu można zaobserwować, że *master* żądając zapisu wystawia adres, pod który chce zapisać na S\_AXI\_AWADDR, dane które chce zapisać na S\_AXI\_WDATA oraz oznacza, które bajty należy zapisać do rejestru ustawiając odpowiedni S\_AXI\_WSTRB (w tym przypadku 0xF oznacza binarne 1111, czyli wszystkie 4 bajty). Oprócz tego podnosi sygnały kontrolne: S\_AXI\_AWVALID, S\_AXI\_WVALID oraz S\_AXI\_BREADY, które oznaczają kolejno, że wystawiony adres jest prawidłowy, wystawione dane są prawidłowe oraz gotowość na przyjęcie odpowiedzi.



Rysunek 1: Przebieg sygnałów podczas operacji zapisu do rejestru ctrl\_reg (pierwszy takt zegara).

Podczas drugiego taktu (przebieg na rysunku 2) slave podnosi sygnały S\_AXI\_WREADY oraz S\_AXI\_AWREADY, co oznacza gotowość do zapisu i pozwala master'owi opuścić sygnały S\_AXI\_AWVALID oraz S\_AXI\_WVALID, a także zmienić dane na S\_AXI\_AWADDR, S\_AXI\_WDATA oraz S\_AXI\_WSTRB.



Rysunek 2: Przebieg sygnałów podczas operacji zapisu do rejestru ctrl\_reg (drugi takt zegara).

Trzeci takt zegara to wystawienie przez *slave'a* odpowiedzi na zapis na S\_AXI\_BRESP oraz potwierdzenie jej przez podniesienie S\_AXI\_BVALID. Sytuacja ta została przedstawiona na rysunku 3.



Rysunek 3: Przebieg sygnałów podczas operacji zapisu do rejestru ctrl\_reg (trzeci takt zegara).

### Zapis wybranych bajtów (wykorzystanie strobe'a)

Przebieg sygnałów I/O modułu nie różni się znacznie w przypadku zapisu z S\_AXI\_WSTRB innym niż 0xF. W przypadku przedstawionym na rysunku 4 jedyną różnicą jest S\_AXI\_WSTRB równy 0xC, oznacza to, że tylko 2 najstarsze bajty zostaną zapisane do rejestru pod adresem 4 (in\_angle\_reg). Z racji tego, że przed zapisem rejestr był wyzerowany, to zapisana w nim wartość po przedstawionej operacji wyniosła 0xFACE0000.



Rysunek 4: Zapis z wykorzystaniem S\_AXI\_WSTRB 0xC.

# 5.2 Operacja odczytu

### Odczyt spod adresu 0

Odczyt wartości rejestrów z wykorzystaniem AXI-Lite rozpoczyna się od wystawienia przez *master'a* adresu na S\_AXI\_ARADDR oraz podniesieniu sygnałów S\_AXI\_ARVALID i S\_AXI\_ARREADY.



Rysunek 5: Odczyt spod adresu 0 (pierwszy takt zegara).

W następnym takcie *slave* wystawia wartość rejestru na S\_AXI\_RDATA i odpowiedź na S\_AXI\_RRESP oraz podnosi S\_AXI\_RVALID, a *master* opuszcza S\_AXI\_ARVALID. Sytuację tą przedstawia przebieg na rysunku 6. Odczytana wartość jest zgodna z oczekiwaniami.



Rysunek 6: Odczyt spod adresu 0 (drugi takt zegara).

### Odczyt spod adresu 4

Rysunek 7 przedstawia przebiegi uzyskane w trakcie symulacji odczytu rejestru spod adresu 4. Zgodnie z oczekiwaniami otrzymana na S\_AXI\_RDATA liczba to 0xFACE0000.



Rysunek 7: Odczyt rejestru in\_angle\_reg.

# 6 Wnioski

W ramach laboratorium poszerzono wiedzę na temat działania protokołu AMBA AXI4-Lite. Z wykorzystaniem zdobytej wiedzy napisano prosty moduł *slave'a* korzystający z tego protokołu oraz zasymulowano jego działanie i przeanalizowano przebiegi sygnałów z symulacji w programie GTKWave.

# Literatura

- [1] ARM Limited. AMBA AXI Protocol Specification Version 1.0. ARM Limited, 2004. ARM IHI 0022B. URL: http://www.arm.com.
- [2] Ph.D. Dan Gisselquist. Building an axi-lite slave the easy way, Marzec 2020. URL: https://zipcpu.com/blog/2020/03/08/easyaxil.html.