

## Instituto Politécnico Nacional Escuela Superior de Cómputo M. en C. Victor Hugo García Ortega



Departamento de Ing. en Sistemas Computacionales Academia de Sistemas Digitales Arquitectura de Computadoras Tipo de Tarea: Equipo.

Para realizar la prueba de la memoria de datos usaremos la entidad siguiente:

```
entity Datos is

GENERIC(

DATA_N: INTEGER := 8;

ADDR_N: INTEGER := 8

);

Port (

WD, CLK: in STD_LOGIC;

A: in std_logic_vector (ADDR_N-1 downto 0);

Di: in std_logic_vector (DATA_N-1 downto 0);

Do: out std_logic_vector (DATA_N-1 downto 0)

);

end Datos;

El arreglo será declarado así:

TYPE MEMORIA IS ARRAY(0 TO 2**ADDR_N-1) OF STD_LOGIC_VECTOR( Di'RANGE);
```

En la práctica debe realizarse lo siguiente:

- 1. Realizar el programa en VHDL de la memoria de datos.
- 2. Hacer la simulación de la memoria de datos en vivado usando los vectores de prueba de la tabla 2.
- 3. Relizar la prueba de la memoria de datos usando el laboratorio remoto y los vectores de prueba de la tabla 1 1 .



## Instituto Politécnico Nacional Escuela Superior de Cómputo M. en C. Victor Hugo García Ortega



Departamento de Ing. en Sistemas Computacionales Academia de Sistemas Digitales Arquitectura de Computadoras Tipo de Tarea: Equipo.

| Vector de prueba 1 |           | Vector de prueba 7  |         |
|--------------------|-----------|---------------------|---------|
| Señales de entrada | Valores   | Señales de entrada  | Valores |
| Di                 | 0XA2      | Di                  | 0X45    |
| A                  | 0X23      | Α                   | 0X26    |
| WD                 | 0         | WD                  | 0       |
|                    |           |                     |         |
| Vector de prueba 2 |           | Vector de prue      | ba 8    |
| Señales de entrada | Valores   | Señales de entrada  | Valores |
| Di                 | 0XA2      | Di                  | 0X45    |
| A                  | 0X23      | Α                   | 0X26    |
| WD                 | 1         | WD                  | 1       |
|                    |           |                     |         |
| Vector de prueba 3 |           | Vector de pruek     | oa 9    |
| Señales de entrada | Valores   | Señales de entrada  | Valores |
| Di                 | 0X13      | Di                  | 0X32    |
| A                  | 0X24      | Α                   | 0X23    |
| WD                 | 0         | WD                  | 0       |
|                    |           |                     |         |
| Vector de prueba 4 |           | Vector de prueba 10 |         |
| Señales de entrada | Valores   | Señales de entrada  | Valores |
| Di                 | 0X13      | Di                  | 0X32    |
| Α                  | 0X24      | Α                   | 0X24    |
| WD                 | 1         | WD                  | 0       |
|                    |           |                     |         |
| Vector de p        |           | Vector de prueb     |         |
| Señales de entrada | Valores   | Señales de entrada  | Valores |
| Di                 | 0X98      | Di                  | 0X32    |
| Α                  | 0X25      | Α                   | 0X25    |
| WD                 | 0         | WD                  | 0       |
|                    |           |                     |         |
| Vector de prue     |           | Vector de prueb     |         |
| Señales de entrada | Valores   | Señales de entrada  | Valores |
| Di                 | 0X98      | Di                  | 0X32    |
|                    | 0.405     | Ι Λ                 | 0X26    |
| A<br>WD            | 0X25<br>1 | A<br>WD             | 0       |

Tabla 1: Vectores de prueba de la memoria de datos.



## Instituto Politécnico Nacional Escuela Superior de Cómputo M. en C. Victor Hugo García Ortega



Departamento de Ing. en Sistemas Computacionales Academia de Sistemas Digitales Arquitectura de Computadoras Tipo de Tarea: Equipo.

Completar la siguiente tabla:

| Recurso             | Usado  | Disponible | Porcentaje utilizado |
|---------------------|--------|------------|----------------------|
| No de LUT's         | Social | Вюротные   | T Groomaje atm2ddo   |
|                     |        |            |                      |
| No de FF's          |        |            |                      |
| No de Slices        |        |            |                      |
| No de RAM's de      |        |            |                      |
| un puerto           |        |            |                      |
| No de RAM's de      |        |            |                      |
| dos puertos         |        |            |                      |
| Diamonitivo vocale. |        |            |                      |

| Dispositivo usado:      |    |
|-------------------------|----|
| Tiempo del retardo mayo | r: |

## Entregar:

- Gráfica de simulación en pdf.
- La tabla de recursos, retardo mayor y dispositivo; en un archivo llamado estadisticas.pdf
- > Anexar código fuente del programa de implementación de la memoria de programa (.vhd).
- > Anexar código fuente del test bench (.vhd).
- > Entregar todos los archivos en un archivo llamado program\_memoryNoEquipo.zip. Por ejemplo para el equipo 5: program\_memory5.zip

Enviar a <u>vgarciaortega@yahoo.com.mx</u>, poner en asunto: "Data Memory".