## Arhitektura računala 2 2. blic – 2008/09 – grupa B

| 1. | (1 bo                                                                                                                                                                         | (1 bod) Teško rješivi hazardi tipa RAW tipično nastaju nakon:                                                                                                                                   |             |  |  |  |
|----|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------|--|--|--|
|    | a)<br>b)<br>c)<br>d)                                                                                                                                                          | instrukcija load<br>instrukcija store<br>cjelobrojnih aritmetičkih instrukcija<br>troadresnih registarskih instrukcija                                                                          | Rješenje: A |  |  |  |
| 2. | (1 bod) Pretpostavimo da računalo s dobro popunjenom 5-segmentnom protočnom strukturom preinačimo tako da dvostruko ubrzamo samo jedan segment. Efekt na performansu biti će: |                                                                                                                                                                                                 |             |  |  |  |
|    | a)<br>b)<br>c)<br>d)                                                                                                                                                          | dvostruko ubrzanje<br>nikakav<br>ubrzanje od 20%<br>ubrzanje od 10%                                                                                                                             | Rješenje:   |  |  |  |
| 3. | (1 bod) Slijed instrukcija load r5,20(rl); add r2, rl,r5 može rezultirati:                                                                                                    |                                                                                                                                                                                                 |             |  |  |  |
|    | a)<br>b)<br>c)<br>d)                                                                                                                                                          | hazardom tipa RAW<br>hazardom tipa WAR<br>hazardom tipa RAR<br>hazardom tipa WAW                                                                                                                | Rješenje:   |  |  |  |
| 4. | (1 bo                                                                                                                                                                         | d) Utjecaj podatkovnih hazarda RAW na performansu računala ne može se ublažiti:                                                                                                                 |             |  |  |  |
|    | a)<br>b)<br>c)<br>d)                                                                                                                                                          | povećanjem broja registara opće namjene<br>pažljivim rasporedom instrukcija<br>internim prosljeđivanjem rezultata<br>optimiranjem izvršnog koda                                                 | Rješenje: C |  |  |  |
| 5. | (1 bod) Zašto su arhitekture CISC manje pogodne za izvedbu protočnosti od arhitektura RISC?                                                                                   |                                                                                                                                                                                                 |             |  |  |  |
|    | a)<br>b)<br>c)<br>d)                                                                                                                                                          | zbog malog broja registara<br>zbog resursnih konflikata koje je teško zaobići<br>zbog mikroprogramiranog upravljanja<br>zato što imaju zakašnjelo grananje                                      | Rješenje:   |  |  |  |
| 6. | (1 bod) Koncept protočnosti je koristan jer omogućava:                                                                                                                        |                                                                                                                                                                                                 |             |  |  |  |
|    | a)<br>b)<br>c)<br>d)                                                                                                                                                          | iskorištavanje instrukcijskog paralelizma<br>CISC arhitekturama da se po performansi izjednače s RISC-om<br>istu performansu uz manji broj tranzistora<br>smanjivanje potrebnog broja registara | Rješenje: A |  |  |  |
| 7. | (1 bod) Ubrzanje arhitekture MIPS uslijed protočnosti je:                                                                                                                     |                                                                                                                                                                                                 |             |  |  |  |
|    | a)<br>b)<br>c)<br>d)                                                                                                                                                          | najviše 4 puta<br>najmanje 4 puta<br>najviše 5 puta<br>najmanje 5 puta                                                                                                                          | Rješenje: B |  |  |  |

| 8. | (1 bod) Kakvo prosljeđivanje može pomoći kod zakašnjele instrukcije čitanja (i označava redni bro instrukcije)? |                             |  |           |  |
|----|-----------------------------------------------------------------------------------------------------------------|-----------------------------|--|-----------|--|
|    | a)                                                                                                              | $ME[i+l] \rightarrow ID[i]$ |  |           |  |
|    | b)                                                                                                              | $EX[i] \rightarrow ID[i+I]$ |  |           |  |
|    | c)                                                                                                              | $ID[i] \rightarrow IF[i+2]$ |  | Diožonio  |  |
|    | d)                                                                                                              | $ME[i] \rightarrow ID[i+2]$ |  | Rješenje: |  |

- 9. (1 bod) Pojavu koja uzrokuje zastoj protočne arhitekture nazivamo:
  - a) prospojem za prosljeđivanje
  - b) iznimkom
  - c) hazardom
  - d) priključkom za grananje

Rješenje:

- 10. (1 bod) Arhitektura MIPS u svakom ciklusu signala takta izvrši:
  - a) najviše dva memorijska pristupa
  - b) uvijek točno dva memorijska pristupa
  - c) najviše jedan memorijski pristup
  - d) uvijek točno jedan memorijski pristup

Rješenje: